复位电路的制作方法

文档序号:7537077阅读:334来源:国知局
专利名称:复位电路的制作方法
技术领域
本实用新型涉及一种电视及消费电子产品的控制电路,特别是一种控制电路的复 位电路。
背景技术
现有技术的电视及消费电子产品主控芯片电路都设有复位电路,复位电路用于在 主控芯片电路上电后工作,保证芯片能够复位。而现有电路中,没有设置主控芯片与从模块 相关联的复位电路。要么从模块复位完全受控于主控芯片,由于从模块的工作完全受控于 主控芯片,所以从模块需要在主控芯片启动后才能复位,这样会导致从模块启动时间过长; 要么从模块复位与主控芯片没有关联,即从模块设有自己的硬件复位电路,但是从模块工 作异常后,如程序跑飞等,主控芯片无法使其复位,需要手动复位,或者从新开机使其复位。
发明内容本实用新型的目的是提供一种复位电路,要解决的技术问题是实现从模块复位。本实用新型采用以下技术方案一种复位电路,包括主控芯片的复位电路,其特征 在于所述复位电路连接组合肖特基二极管VI的1脚,主控芯片的I/O端口连接肖特基二 极管VI的2脚,输出端3脚分两路,一路经第一电阻R1分别连接从模块的复位输入端、第 三电阻R3及第四电阻(R4),所述第四电阻R4接地,另一路经第二电阻R2接三极管V2的基 极,三极管V2的发射极接地,三极管V2的集电极一路经第三电阻R3连接电源电压VCC,另 一路连接从模块的复位输入端。本实用新型的组合肖特基二极管VI采用型号为BAT54C的组合肖特基二极管。本实用新型的三极管V2采用型号为3904或NPN型的三极管。本实用新型与现有技术相比,主控芯片、从模块同时上电硬件复位,缩短了从模块 的启动时间,而且主控芯片可以对从模块实现受控软复位,可以有效提高复杂系统运行的
可靠性。

图1是本实用新型复位实施例电路原理图。
具体实施方式

以下结合附图和实施例对本实用新型做进一步说明。如图1所示,本实用新型的 复位电路包含组合肖特基二极管VI、三极管V2、第一电阻R1、第二电阻R2、第三电阻R3和 第四电阻R4,所述组合肖特基二极管VI的输入端1脚接主控芯片复位电路,输入端2脚接 主控芯片的I/O端口,输出端3脚分两路,一路经第一电阻R1分别连接从模块的复位输入 端、第三电阻R3及第四电阻R4,所述第四电阻R4接地,另一路经第二电阻R2接三极管V2 的基极,三极管V2的发射极接地,集电极分两路,一路经地2三电阻R3连接电源电压VCC,
3另一路连接从模块的复位输入端。本实用新型根据最终复位所需要的电平脉冲,有两种使用方式。VI、第一电阻R1 和第四电阻R4为一种使用方式(高电平脉冲复位);VI、第二电阻R2、第三电阻R3和三极 管V2是另一种使用方式(用于低电平脉冲复位)。低电平脉冲复位电路工作原理为,当整个系统上电时,从模块的硬件复位电路上 电复位并发出既定时间的高电平脉冲信号,高电平脉冲信号通过组合肖特基二极管VI后 经过第二电阻R2送至三极管V2基极,使三极管V2饱和导通,这时三极管V2的集电极为 低电平,从模块开始复位,当硬件复位电路变为低电平时三极管V2截止,复位完成。当从模 块工作异常需要复位时,主控芯片通过I/O端口发出一个既定时间的高电平脉冲信号,从 模块即可复位,这时复位过程与由硬件复位电路发出既定时间的高电平脉冲信号时完全相 同。高电平脉冲复位电路工作原理为,当整个系统上电时,从模块的硬件复位电路上 电复位并发出既定时间的高电平脉冲信号,高电平脉冲信号通过组合肖特基二极管VI后 经过第一电阻R1和第四电阻R4连接到从模块复位输入引脚,此时从模块复位端为高电平, 从模块开始复位;当硬件复位电路变为低电平时,组合肖特基二极管VI不导通,由于第四 电阻R4是对地电阻,所以从模块复位端得到低电平,复位完成。当从模块工作异常需要复 位时,主控芯片通过I/O端口发出一个既定时间的高电平脉冲信号,从模块即可复位,这时 复位过程与由硬件复位电路发出既定时间的高电平脉冲信号时完全相同。本实用新型采用两个肖特基二极管并联,因为肖特基二极管具有导通压降小和单 向导通的特性,保证了复位电平以及硬件复位电路和I/O控制信号不会互相影响。
权利要求一种复位电路,包括主控芯片的复位电路,其特征在于所述复位电路连接组合肖特基二极管(V1)的1脚,主控芯片的I/O端口连接肖特基二极管(V1)的2脚,输出端3脚分两路,一路经第一电阻(R1)分别连接从模块的复位输入端、第三电阻(R3)及第四电阻(R4),所述第四电阻(R4)接地,另一路经第二电阻(R2)接三极管(V2)的基极,三极管(V2)的发射极接地,三极管(V2)的集电极一路经第三电阻(R3)连接电源电压(VCC),另一路连接从模块的复位输入端。
2.根据权利要求1所述的复位电路,其特征在于所述组合肖特基二极管(VI)采用型 号为BAT54C的组合肖特基二极管。
3.根据权利要求2所述的复位电路,其特征在于所述三极管(V2)采用型号为3904或 NPN型的三极管。
专利摘要本实用新型公开了一种复位电路,要解决的技术问题是实现从模块复位。本实用新型采用以下技术方案一种复位电路,包括主控芯片的复位电路,其特征在于所述复位电路连接组合肖特基二极管V1的1脚,主控芯片的I/O端口连接肖特基二极管V1的2脚,输出端3脚分两路,一路经第一电阻R1分别连接从模块的复位输入端、第三电阻R3及第四电阻(R4),所述第四电阻R4接地,另一路经第二电阻R2接三极管V2的基极,三极管V2的发射极接地,三极管V2的集电极一路经第三电阻R3连接电源电压VCC,另一路连接从模块的复位输入端。与现有技术相比,主控芯片、从模块同时上电硬件复位,缩短了从模块的启动时间,有效提高复杂系统运行的可靠性。
文档编号H03K17/22GK201608694SQ20092026196
公开日2010年10月13日 申请日期2009年12月28日 优先权日2009年12月28日
发明者王捷 申请人:康佳集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1