一种分立器件滤波电路的制作方法

文档序号:7529821阅读:166来源:国知局
专利名称:一种分立器件滤波电路的制作方法
技术领域
一种分立器件滤波电路技术领域[0001]本实用新型涉及电源降噪技术领域,特别涉及一种分立器件滤波电路。
背景技术
[0002]一般的电路供电端口是并联去耦电容来达到滤波的效果,这种情况不能用于对噪声敏感的电路部分,因为并联电容降低的电源噪声是有限的。发明内容[0003]为了克服上述现有技术的不足,本实用新型的目的在于提供一种分立器件滤波电路,可有效降低该路电源的噪声干扰。[0004]为了实现上述目的,本实用新型采用的技术方案是:[0005]一种分立器件滤波电路,信号输入端通过并联的电容C2和极性电容Cl接地,信号输出端通过并联的电容C3和极性电容C4接地,信号输入端接三极管Ql的集电极和电阻Rl的一端,电阻Rl的另一端接稳压管Dl的阴极和三极管Ql的基极,稳压管Dl的阳极接地,三极管Ql的基极通过电容C5接地,三极管Ql的发射极接信号输出输出端。[0006]由于现有技术无Ql等元件,VIN的波动直接导致VOUT的波动,而本实用新型则可以有效降低该路电源的噪声干扰。


[0007]附图为本实用新型的结构示意图。
具体实施方式
[0008]
以下结合附图和实施例对本实用新型进行更详尽的说明。[0009]如图所示,本实用新型为一种分立器件滤波电路,信号输入端通过并联的电容C2和极性电容Cl接地,信号输出端通过并联的电容C3和极性电容C4接地,信号输入端接三极管Ql的集电极和电阻Rl的一端,电阻Rl的另一端接稳压管Dl的阴极和三极管Ql的基极,稳压管Dl的阳极接地,三极管Ql的基极通过电容C5接地,三极管Ql的发射极接信号输出输出端。[0010]本实用新型输入电压VIN经过C1\C2的滤波后,已经比较稳定,VIN存在时,Dl的稳压值Vl作用于Ql的基级,VOUT此时没有电压,这样Ql导通,VOUT=Vl-0.7V,经过C3和C4的滤波,VOUT的噪声达到要求。[0011]当VIN波动时,C1\C2会吸收一部分,由于Dl的存在,其上的电压Vl噪声稳定,C5用来降低随机的干扰等,最终达到VIN波动时候VOUT稳定输出的情况。[0012]本实用新型电路完全由二极管、三极管、电阻、电容组成,当输入Vin波动时,Vout是恒定的且噪声很小,可应用于对电源噪声敏感的器件。
权利要求1.一种分立器件滤波电路,信号输入端通过并联的电容C2和极性电容Cl接地,信号输出端通过并联的电容C3和极性电容C4接地,其特征在于,信号输入端接三极管Ql的集电极和电阻Rl的一端,电阻Rl的另一端接稳压管Dl的阴极和三极管Ql的基极,稳压管Dl的阳极接地,三极管Ql的基极通过电容C5接地,三极管Ql的发射极接信号输出输出端。
专利摘要一种分立器件滤波电路,信号输入端通过并联的电容C2和极性电容C1接地,信号输出端通过并联的电容C3和极性电容C4接地,信号输入端接三极管Q1的集电极和电阻R1的一端,电阻R1的另一端接稳压管D1的阴极和三极管Q1的基极,稳压管D1的阳极接地,三极管Q1的基极通过电容C5接地,三极管Q1的发射极接信号输出输出端,本实用新型则可以有效降低该路电源的噪声干扰。
文档编号H03H11/04GK203027219SQ20122063386
公开日2013年6月26日 申请日期2012年11月26日 优先权日2012年11月26日
发明者李程 申请人:西安威正电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1