ClassD消噪电路的制作方法

文档序号:7531017阅读:418来源:国知局
专利名称:Class D消噪电路的制作方法
技术领域
本实用新型涉及ClassD消噪电路。
背景技术
现有的CLASSD音频功放消噪电路大多采用PWM调制或一阶Σ - Λ (—阶Sigma-Delta)调制技术。PWM调制在实际电路中会增加固有的失真,其采用固定频率载波,会产生载波的多次谐波辐射,大量的EMI会对其它电路产生干扰;一阶Σ-Λ调制这种技术在一定程度上对噪声起到整形作用,但整形效果不是很明显,噪声较显著。

实用新型内容针对上述技术缺陷,本实用新型提出ClassD消噪电路。为了解决上述技术问题,本实用新型的技术方案如下:ClassD消噪电路,包括前置放大器、第一级积分器、第二级积分器、PWM调制器和驱动电路,所述前置放大器连接所述第一级积分器,所述第一级积分器连接所述第二级积分器,所述第二级积分器连接所述PWM调制器,所述PWM调制器连接所述驱动电路。进一步的,所述前置放大器包括运算放大器0Ρ1,两个输入电阻Rin,两个反馈电阻Rl ;所述两个输入电阻Rin分别连接运算放大器OPl正极输入端和负极输入端;运算放大器OPl正极输入端和运算放大器OPl的负极输出端Vopl之间串接一个反馈电阻R1,运算放大器OPl负极输入端和运算放大器OPl的正极输出端Vonl之间串接另一个反馈电阻Rl0进一步的,所述第一级积分器包括运算放大器0P2、两个输入电阻R2、两个反馈电阻R3及两个积分电容Cl,所述运算放大器OPl的正极输出端Vonl和负极输出端Vopl分别连接两个输入电阻R2,所述两个输入电阻R2分别连接运算放大器0P2正极输入端和负极输入端;运算放大器0P2正极输入端和运算放大器0P2的负极输出端Vop2之间串接一个积分电容Cl,运算放大器0P2负极输入端和运算放大器0P2的正极输出端Von2之间串接另一个积分电容Cl,所述运算放大器0P2正极输入端和驱动电路正极输出端之间串接一个反馈电阻R3,所述运算放大器0P2负极输入端和驱动电路负极输出端之间串接另一个反馈电阻R3。进一步的,所述第二级积分器包括运算放大器0P3、两个输入电阻R4、两个反馈电阻R5和两个积分电容C2,所述运算放大器0P2的正极输出端Von2和负极输出端Vop2分别连接两个输入电阻R4,所述两个输入电阻R4分别连接运算放大器0P3正极输入端和负极输入端;运算放大器0P3正极输入端和运算放大器0P3的负极输出端Vop3之间串接一个积分电容C2,运算放大器0P3负极输入端和运算放大器0P3的正极输出端Von3之间串接另一个积分电容C2,所述运算放大器0P3正极输入端和驱动电路负极输出端之间串接一个反馈电阻R5,所述运算放大器0P3负极输入端和驱动电路正极输出端之间串接另一个反馈电阻R5。[0010]进一步的,所述PWM调制器包括两个比较器comp和三角波发生器0SC,所述运算放大器0P3的负极输出端Vop3连接一个比较器comp的正极输入端,所述运算放大器0P3的正极输出端Von3连接另一个比较器comp的正极输入端,所述三角波发生器OSC连接两个比较器comp的负极输入端。进一步的,所述驱动电路包括两个门级驱动模块和第一大功率mos管、第二大功率mos管、第三大功率mos管、第四大功率mos管、,所述两个比较器comp的输出端分别各自连接两个门级驱动模块,一个门级驱动模块的两个输出端分别连接第一大功率mos管的栅极和第二大功率mos管的栅极,另一个门级驱动模块的两个输出端分别连接第三大功率mos管的栅极和第四大功率mos管的栅极,所述第一大功率mos管的源极接电源,所述第一大功率mos管的漏极接第二大功率mos管的漏极,第二大功率mos管的源极接地;所述第三大功率mos管的源极接电源,所述第三大功率mos管的漏极接第四大功率mos管的漏极,第四大功率mos管的源极接地。本实用新型的有益效果在于:本技术的CLASSD消噪电路采用远高于奈奎斯特(Nyquist)速率采样音频信号,采用二阶Σ-Λ结构音频噪声进行整形。音频信号的频率范围是20Hz 20KHz,电路音频采样的频率为300K,电路的量化噪声就平均分配在O 300KHz频率氛围内,高的采样率使分布在20Hz 20KHz声音频率范围内的量化噪声明显减少。二阶Σ-Λ技术对O 300KHz的噪声进行整形,把O 20KHz频率范围的噪声往更大程度的往高频部分推,但对音频信号没有影响,进一步起到消噪的作用。通过调节R5、R3、R4、R2、C2、C1的大小,可以把O 20KHz频率范围的噪声往高频部分推,但对音频信号没有影响,起到消噪的作用。Σ-Λ调制技术由于具有噪声整形特性,并且PWM调制使输出信号能量分布在很宽的频带范围内,所以在采样精度和抗EMI方面具有更好的性能。

图1为本实用新型的电路图。
图2为本实用新型简化后的电路图;图3为本实用新型的半边等效电路;图4为包含噪声源的简化电路小信号模型。附图标记:前置放大器I ;第一级积分器2 ;第二级积分器3 ;PWM调制器4 ;驱动电路5。
具体实施方式
下面将结合附图和具体实施例对本实用新型做进一步的说明。如图1所示,消噪电路结合PWM调制和二阶Σ-Λ结构。ClassD消噪电路,包括前置放大器、第一级积分器、第二级积分器、PWM调制器和驱动电路,所述前置放大器连接所述第一级积分器,所述第一级积分器连接所述第二级积分器,所述第二级积分器连接所述PWM调制器,所述PWM调制器连接所述驱动电路。所述前置放大器包括运算放大器0P1,两个输入电阻Rin,两个反馈电阻Rl ;所述两个输入电阻Rin分别连接运算放大器OPl正极输入端和负极输入端;运算放大器OPl正极输入端和运算放大器OPl的负极输出端Vopl之间串接一个反馈电阻R1,运算放大器OPl负极输入端和运算放大器OPl的正极输出端Vonl之间串接另一个反馈电阻R1。所述第一级积分器包括运算放大器0P2、两个输入电阻R2、两个反馈电阻R3及两个积分电容Cl,所述运算放大器OPl的正极输出端Vonl和负极输出端Vopl分别连接两个输入电阻R2,所述两个输入电阻R2分别连接运算放大器0P2正极输入端和负极输入端;运算放大器0P2正极输入端和运算放大器0P2的负极输出端Vop2之间串接一个积分电容Cl,运算放大器0P2负极输入端和运算放大器0P2的正极输出端Von2之间串接另一个积分电容Cl,所述运算放大器0P2正极输入端和驱动电路正极输出端之间串接一个反馈电阻R3,所述运算放大器0P2负极输入端和驱动电路负极输出端之间串接另一个反馈电阻R3。所述第二级积分器包括运算放大器0P3、两个输入电阻R4、两个反馈电阻R5和两个积分电容C2,所述运算放大器0P2的正极输出端Von2和负极输出端Vop2分别连接两个输入电阻R4,所述两个输入电阻R4分别连接运算放大器0P3正极输入端和负极输入端;运算放大器0P3正极输入端和运算放大器0P3的负极输出端Vop3之间串接一个积分电容C2,运算放大器0P3负极输入端和运算放大器0P3的正极输出端Von3之间串接另一个积分电容C2,所述运算放大器0P3正极输入端和驱动电路负极输出端之间串接一个反馈电阻R5,所述运算放大器0P3负极输入端和驱动电路正极输出端之间串接另一个反馈电阻R5。所述PWM调制器包括两个比较器comp和三角波发生器0SC,所述运算放大器0P3的负极输出端Vop3连接一个比较器comp的正极输入端,所述运算放大器0P3的正极输出端Von3连接另一个比较器comp的正极输入端,所述三角波发生器OSC连接两个比较器comp的负极输入端。所述驱动电路包括两个门级驱动模块和第一大功率mos管、第二大功率mos管、第三大功率mos管、第四大功率mos管、,所述两个比较器comp的输出端分别各自连接两个门级驱动模块,一个门级驱动模块的两个输出端分别连接第一大功率mos管的栅极和第二大功率mos管的栅极,另一个门级驱动模块的两个输出端分别连接第三大功率mos管的栅极和第四大功率mos管的栅极,所述第一大功率mos管的源极接电源,所述第一大功率mos管的漏极接第二大功率mos管的漏极,第二大功率mos管的源极接地;所述第三大功率mos管的源极接电源,所述第三大功率mos管的漏极接第四大功率mos管的漏极 ,第四大功率mos管的源极接地。 整个电路采用全差分的结构,可以减少共模干扰,如电源电压的波动,外面的共模噪声等。电路由前置放大器、第一级积分器、第二级积分器、PWM调制器、驱动电路组成。差分音频信号输入端为VIN+、VIN_,差分音频信号输出端为Vo+、Vo_,三角波发生器OSC为300K的三角波输入信号。前置放大器对输入差分信号(VIN+、VIN_)进行一定倍数的放大;前置放大器的输出信号(V—、Vonl)跟差分音频输出信号(Vo+、V0J作为第一级积分器的输入信号;第一级积分器的输出信号(V—、Von2)跟差分音频输出信号(Vo+、V0J作为第二级积分器的输入信号;第二级积分器的输出信号(vop3、Von3)及OSC产生的三角波波信号作为PWM调制器的输入信号;PWM调制器的输出信号则为驱动电路的输入信号。由第一级积分器、第二级积分器、PWM调制器和驱动电路组成的整个环路构成二阶Σ-Δ电路对输入音频信号的噪声进行噪声整形并对输入音频信号完成第二次放大。若将PWM调制电路、驱动电路作为一个模块,并假设该模块的相移为0,增益为Gpwm,则该系统可以简化为图2所示结构。利用“半边等效电路”分析方法,并假设积分器的运算放大器增益无穷大、带宽远大于环路带宽,则上述全差分系统可进一步简化为图3所示结构,图中运算放大器的输入端可看作“虚地”。[0025]由图3所示的半边等效电路可知,从V1到\的增益为
权利要求1.Class D消噪电路,其特征在于,包括前置放大器、第一级积分器、第二级积分器、PWM调制器和驱动电路,所述前置放大器连接所述第一级积分器,所述第一级积分器连接所述第二级积分器,所述第二级积分器连接所述PWM调制器,所述PWM调制器连接所述驱动电路。
2.根据权利要求1所述的ClassD消噪电路,其特征在于,所述前置放大器包括运算放大器0P1,两个输入电阻Rin,两个反馈电阻Rl ;所述两个输入电阻Rin分别连接运算放大器OPl正极输入端和负极输入端;运算放大器OPl正极输入端和运算放大器OPl的负极输出端Vopl之间串接一个反馈电阻Rl,运算放大器OPl负极输入端和运算放大器OPl的正极输出端Vonl之间串接另一个反馈电阻Rl。
3.根据权利要求2所述的ClassD消噪电路,其特征在于,所述第一级积分器包括运算放大器0P2、两个输入电阻R2、两个反馈电阻R3及两个积分电容Cl,所述运算放大器OPl的正极输出端Vonl和负极输出端Vopl分别连接两个输入电阻R2,所述两个输入电阻R2分别连接运算放大器0P2正极输入端和负极输入端;运算放大器0P2正极输入端和运算放大器0P2的负极输出端Vop2之间串接一个积分电容Cl,运算放大器0P2负极输入端和运算放大器0P2的正极输出端Von2之间串接另一个积分电容Cl,所述运算放大器0P2正极输入端和驱动电路正极输出端之间串接一个反馈电阻R3,所述运算放大器0P2负极输入端和驱动电路负极输出端之间串接另一个反馈电阻R3。
4.根据权利要求3所述的ClassD消噪电路,其特征在于,所述第二级积分器包括运算放大器0P3、两个输入电阻R4、两个反馈电阻R5和两个积分电容C2,所述运算放大器0P2的正极输出端Von2和负极输出端Vop2分别连接两个输入电阻R4,所述两个输入电阻R4分别连接运算放大器0P3正极输入端和负极输入端;运算放大器0P3正极输入端和运算放大器0P3的负极输出端Vop3之间串接一个积分电容C2,运算放大器0P3负极输入端和运算放大器0P3的正极输出端Von3之间串接另一个积分电容C2,所述运算放大器0P3正极输入端和驱动电路负极输 出端之间串接一个反馈电阻R5,所述运算放大器0P3负极输入端和驱动电路正极输出端之间串接另一个反馈电阻R5。
5.根据权利要求4所述的ClassD消噪电路,其特征在于,所述PWM调制器包括两个比较器comp和三角波发生器0SC,所述运算放大器0P3的负极输出端Vop3连接一个比较器comp的正极输入端,所述运算放大器0P3的正极输出端Von3连接另一个比较器comp的正极输入端,所述三角波发生器OSC连接两个比较器comp的负极输入端。
6.根据权利要求5所述的ClassD消噪电路,其特征在于,所述驱动电路包括两个门级驱动模块和第一大功率mos管、第二大功率mos管、第三大功率mos管、第四大功率mos管,所述两个比较器comp的输出端分别各自连接两个门级驱动模块,一个门级驱动模块的两个输出端分别连接第一大功率mos管的栅极和第二大功率mos管的栅极,另一个门级驱动模块的两个输出端分别连接第三大功率mos管的栅极和第四大功率mos管的栅极,所述第一大功率mos管的源极接电源,所述第一大功率mos管的漏极接第二大功率mos管的漏极,第二大功率mos管的源极接地;所述第三大功率mos管的源极接电源,所述第三大功率mos管的漏极接第四大功率mos管的漏极,第四大功率mos管的源极接地。
专利摘要本实用新型公开了Class D消噪电路,包括前置放大器、第一级积分器、第二级积分器、PWM调制器和驱动电路,所述前置放大器连接所述第一级积分器,所述第一级积分器连接所述第二级积分器,所述第二级积分器连接所述PWM调制器,所述PWM调制器连接所述驱动电路,本技术的CLASS D消噪电路采用远高于奈奎斯特(Nyquist)速率采样音频信号,采用二阶Σ-Δ结构音频噪声进行整形,音频信号的频率范围是20Hz~20KHz,电路音频采样的频率为300K,电路的量化噪声就平均分配在0~300KHz频率氛围内,高的采样率使分布在20Hz~20KHz声音频率范围内的量化噪声明显减少,二阶Σ-Δ技术对0~300KHz的噪声进行整形,把0~20KHz频率范围的噪声往更大程度的往高频部分推,但对音频信号没有影响,进一步起到消噪的作用。
文档编号H03F1/26GK203135796SQ20132012840
公开日2013年8月14日 申请日期2013年3月20日 优先权日2013年3月20日
发明者戴忠伟, 陈家驹 申请人:微动科技(杭州)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1