时钟占空比校准及倍频电路的制作方法

文档序号:13736978研发日期:2016年阅读:418来源:国知局
技术特征:
1.一种时钟占空比校准及倍频电路,其特征在于,包括:选通模块,用于根据第一控制信号V1对输入的第一时钟信号CKin做反相后输出第二时钟信号CK2;校准模块,用于根据第二控制信号V2对第二时钟信号CK2进行占空比的调节,最终输出50%占空比的第三时钟信号CK3;延迟模块,用于根据第三控制信号V3对第三时钟信号CK3进行延迟操作后输出第四时钟信号CK4;检测模块,用于对输入的第三时钟信号CK3和第四时钟信号CK4进行比对,并根据比对的结果输出反馈信号Va;控制模块,用于根据输入的反馈信号Va,输出第一控制信号V1、第二控制信号V2及第三控制信号V3;倍频模块,用于对第三时钟信号CK3进行倍频操作,输出第五时钟信号CKout。2.如权利要求1所述的时钟占空比校准及倍频电路,其特征在于,所述校准模块包括第一延迟单元和第二延迟单元及门电路,其中第一延迟单元和第二延迟单元并联后连接门电路,所述第一延迟单元和第二延迟单元为相同的可调延迟单元。3.如权利要求2所述的时钟占空比校准及倍频电路,其特征在于,所述门电路为与门电路或者或门电路。4.如权利要求1所述的时钟占空比校准及倍频电路,其特征在于,所述延迟模块包括:第三延迟单元,用于对第三时钟信号CK3进行延迟处理;第四延迟单元,用于对经第三延迟单元延迟过后的第三时钟信号CK3再进\t行延迟处理,输出第四时钟信号CK4;所述第三延迟单元和第四延迟单元串接,且为相同的可调延迟单元。5.如权利要求1所述的时钟占空比校准及倍频电路,其特征在于,所述检测模块包括:第一边沿触发器,用于比对第三时钟信号CK3和第四时钟信号CK4的相位差是否为360度,将比对结果作为反馈信号输出。6.如权利要求5所述的时钟占空比校准及倍频电路,其特征在于,在第三时钟信号CK3和第四时钟信号CK4的相位差不为360度时,第三延迟单元和第四延迟单元调整同样的延迟值。7.如权利要求1所述的时钟占空比校准及倍频电路,其特征在于,所述检测模块还包括:第二边沿触发器,用于比对第三时钟信号CK3和经由第三延迟单元延迟后的时钟信号两者的方波上升沿是否对齐下降沿,将比对结果作为反馈信号输出。8.如权利要求7所述的时钟占空比校准及倍频电路,其特征在于,在第三时钟信号CK3和第四时钟信号CK4的相位差为360度时,若第二边沿触发器的反馈信号与预设值不同,选通器使第一时钟信号CKin反向通过;所述预设值为第一时钟信号CKin的占空比符合校准模块门电路的运算规则时第二边沿触发器的反馈信号值。9.如权利要求8所述的时钟占空比校准及倍频电路,其特征在于,在第三时钟信号CK3和经由第三延迟单元延迟后的时钟信号两者的方波上升沿不对齐下降沿时,第一延迟单元或第二延迟单元调整延迟值。10.如权利要求1所述的时钟占空比校准及倍频电路,其特征在于,所述倍频\t模块包括:固定延迟单元,用于对第三时钟信号CK3进行延迟处理;异或门电路,用于将第三时钟信号CK3和固定延迟单元延迟过后的第三时钟信号CK3进行异或运算获得倍频的第五时钟信号CKout。
当前第2页1 2 3 
网友询问留言 留言:0条
  • 还没有人留言评论。精彩留言会获得点赞!