Polar码编译码方法及装置与流程

文档序号:15454697发布日期:2018-09-15 00:48阅读:252来源:国知局
本发明实施例涉及无线通信领域,更具体地,涉及polar码编译码方法及装置。
背景技术
:通信系统通常采用信道编码提高数据传输的可靠性,以保证通信的质量。土耳其教授arikan提出的极化码(英文:polarcodes)是第一个理论上证明可以达到香农容量且具有低编译码复杂度的好码。polar码是一种线性块码,其编码矩阵为gn,编码过程为其中是一个二进制的行矢量,长度为n(即母码长度);gn是一个n×n的矩阵,且定义为log2n个矩阵f2的克罗内克(kronecker)乘积。上述矩阵传统polar码的编码过程中,中的一部分比特用来携带信息,称为信息比特,这些比特的索引的集合记作另外的一部分比特设置为收发端预先约定的固定值,称之为固定比特或冻结比特(frozenbits),其索引的集合用的补集表示。polar码的编码过程相当于:这里,gn.(a)是gn.中由集合a中的索引对应的那些行得到的子矩阵,gn(ac)是gn中由集合ac中的索引对应的那些行得到的子矩阵。为中的信息比特集合,信息比特个数为k;为中的冻结比特集合,冻结比特个数为(n-k),是已知比特。这些冻结比特的值通常被设置为0,但是只要收发端预先约定,固定比特可以被任意设置。固定比特设置为0时,polar码的编码输出可简化为:是一个k×n的矩阵。polar码的构造过程即集合的选取过程,决定了polar码的性能。polar码的构造过程通常是,根据母码码长n确定共存在n个极化信道,分别对应编码矩阵的n个行,计算极化信道可靠度,将可靠度较高的前k个极化信道的索引作为集合a的元素,剩余(n-k)个极化信道对应的索引作为固定比特的索引集合的元素。集合a决定了信息比特的位置,集合决定了固定比特的位置。在译码端,polar码可以采用串行抵消(英文:successivecancellation,简称sc)译码算法,从第1个比特开始顺序译码。串行抵消列表(英文successivecancellationlist,简称scl)译码算法是对sc译码算法的改进,在译码过程中保留多个候选译码结果。scl把译码过程看成一个路径搜索过程,即以第1个比特作为根结点进行路径扩展,采用一个度量值对该路径进行评估,该度量值随着路径的扩展按照预定的规则动态更新。每一次扩展(译码下一个比特)时,保留当前层中具有最优路径度量的l条候选路径,直到扩展到最后一层(译码最后一个比特)。最终输出l条候选路径中度量值最优的路径作为译码输出。scl译码算法可以获得最大似然译码性能。为了提高polar码的性能,现有技术对polar码进行改进,提出了ca-polar码。ca-polar码是级联crc(英文:cyclicredundancycheck,循环冗余校验)的polar码,简称ca-polar码。通过对信息块进行crc编码,再将crc编码后的比特映射到信息比特中。相应的,译码的时候采用ca-scl(crc-aidedsuccessivecancellationlist)译码算法进行译码,即在scl译码输出的l条候选路径中选择crc通过的候选路径作为译码输出。如果在ca-scl译码的中间节点,正确路径因为度量值较差而被删除,则后续的crc校验无法提升scl译码的性能。技术实现要素:本申请实施例提供polar码编码方法及编码装置、译码方法及译码装置,能够进一步提高ca-polar码的性能。第一方面,提供一种polar编码方法,包括:对信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度。第二方面,提供一种编码装置,包括:crc编码单元,用于对信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;交织单元,对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;polar编码单元,用于将所述交织单元交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中,所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度。第三方面,提供一种编码装置,包括:存储器,用于存储程序;处理器,用于执行所述存储器存储的所述程序,当所述程序被执行时,所述处理器用于对信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度。第四方面,提供一种编码装置,包括:至少一个输入端,用于接收信息块;信号处理器,用于对所述信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度;至少一个输出端,用于输出信号处理器得到的polar编码码字。第五方面,提供一种polar译码方法,包括:获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,lpc为大于0小于lcrc的整数;采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;对所述t个候选路径进行crc校验,将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。第六方面,提供一种译码装置,包括:获取单元,用于获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,lpc为大于0小于lcrc的整数;译码单元,采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;交织单元,对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;crc校验单元,用于对所述t个候选路径进行crc校验,将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。第七方面,提供一种译码装置,包括:存储器,用于存储程序;处理器,用于执行所述存储器存储的所述程序,当所述程序被执行时,所述处理器用于获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,lpc为大于0小于lcrc的整数;采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;对所述t个候选路径进行crc校验,将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。第八方面、提供一种译码装置,包括:至少一个输入端,用于接收待译码比特信息;信号处理器,用于获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,lpc为大于0小于lcrc的整数;采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;对所述t个候选路径进行crc校验;至少一个输出端,用于将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。结合以上所有方面,在第一种可能的实现方式中,所述对crc编码后的编码块进行交织包括:采用交织序列π=[π1,π2,...,πn]对crc编码后的编码块进行交织,将crc编码后的比特序列[b1,b2,...,bn]变换为bπ1,bπ2,...,bπn;其中n为大于0小于等于b的整数,πn的值表示交织后的编码块中的第n个比特在交织之前的编码块中的比特位置序号。结合以上所有方面以及第一种可能的实现方式,在第二种可能的实现方式中,lpc、lcrc、t以及通信系统规定的虚警概率上限far满足以下关系:lpc≤lcrc-log2t+log2far。结合以上所有方面以及所有可能的实现方式,在第三种可能的实现方式中,所述lcrc为27,lpc为8;或者lcrc为24,lpc为6;或者,lcrc为22,23,14或15,lpc为4;或者。结合第五至第八方面的任意方面,在第四种可能的实现方式中,所述度量值为路径值pm。结合第五至第八方面的任意方面或第四种可能的实现方式,在第五种可能的实现方式中,若t条候选路径的crc校验均未通过,t条候选路径中度量值最优的路径的信息块作为译码输出或者确定为译码失败。结合第一至第四方面,在第六种可能的实现方式中,所述crc编码为:一次crc编码。只需要按照lcrc的长度进行一次crc编码,得到crc编码后的编码块。结合以上所有方面以及所有可能的实现方式,在第六种可能的实现方式中,lcrc和lpc满足以下关系:lcrc-lpc=10;或者lcrc-lpc=18。结合以上所有方面以及所有可能的实现方式,在第七种可能的实现方式中,lpc=1,lcrc=11;或者lpc=2,lcrc=12;或者lpc=4,lcrc=14;或者lpc=6,lcrc=16;或者lpc=8,lcrc=18。结合以上所有方面以及所有可能的实现方式,在第八种可能的实现方式中,lpc=1,lcrc=19;或lpc=2,lcrc=20;或lpc=4,lcrc=22;或lpc=6,lcrc=24;或lpc=8,lcrc=26。本申请的第九方面提了供一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面或各种可能的实现方式所述的编码方法或译码方法。本申请的又一方面提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述各方面或各种可能的实现方式所述的编码方法或译码方法。本申请的又一方面提供了一种计算机程序,当其在计算机上运行时,使得计算机执行上述各方面或各种可能的实现方式所述的编码方法或译码方法。本申请实施例在crc编码后,对crc编码后的编码块进行交织,使得交织后的编码块中的部分crc比特分布于信息块的比特之间,且该部分crc比特中的每个crc比特位于其所校验的所有比特之后,也就是说该部分crc比特仅校验位于其之前的信息块的比特。在译码过程中,该部分crc比特当做奇偶校验比特译码,如果前面的信息比特译码有错,根据前面的信息比特计算得到的crc比特的值与接收到的llr不符的可能性更大,使得该路径的度量值变劣,从而在候选路径的度量值排序时更可能把该错误路径删除,提高了ca-scl译码的性能。附图说明图1是无线通信发送端和接收端的基本流程示意图;图2a是本申请实施例中当前比特的llr大于0的情况下,路径扩展及度量值计算示意图;图2b是本申请实施例中当前比特的llr小于0情况下,路径扩展及度量值计算示意图;图3是scl译码的一种路径扩展和pm值更新的示意图;图4是ca-polar编码的过程示意图;图5是ca-polar构造的示意图;图6是本申请实施例提供的编码过程示意图;图7是本申请实施提供的一种编码装置的结构示意图;图8是本申请实施提供的一种编码方法的流程示意图;图9是本申请实施例的各个特殊crc比特与其之前信息比特的校验关系示意图;图10是本申请实施例提供的一种ca-polar构造的示意图;图11是本申请实施例提供的另一种编码方法的流程图;图12是本申请实施提供的又一种编码装置的结构示意图;图13是本申请实施提供的又一种编码装置的结构示意图;图14是本申请实施提供的一种译码装置的结构示意图;图15是本申请实施提供的一种译码方法的流程示意图;图16是本申请实施例提供的scl译码的一种路径扩展和路径值更新的示意图;图17(a)是list=8,k=32时,本申请的方案与传统的ca-polar在awgn信道下的性能对比;图17(b)是k=48时本申请的方案与传统的ca-polar在awgn信道下的性能对比;图18是本申请实施提供的又一种译码装置的结构示意图;图19是本申请实施提供的又一种译码装置的结构示意图;具体实施方式本申请实施例的技术方案可以应用5g通信系统或未来的通信系统,也可以用于其他各种无线通信系统,例如:全球移动通讯(gsm,globalsystemofmobilecommunication)系统、码分多址(cdma,codedivisionmultipleaccess)系统、宽带码分多址(wcdma,widebandcodedivisionmultipleaccess)系统、通用分组无线业务(gprs,generalpacketradioservice)、长期演进(lte,longtermevolution)系统、lte频分双工(fdd,frequencydivisionduplex)系统、lte时分双工(tdd,timedivisionduplex)、通用移动通信系统(umts,universalmobiletelecommunicationsystem)等。图1是无线通信的基本流程,在发送端,信源依次经过信源编码、信道编码、数字调制后发出。在接收端,依次经过数字解调、信道译码、信源解码输出信宿。信道编解码可以采用polar码,而在信道解码的时候,可以采用sc译码以及scl译码。scl译码算法是对sc译码算法的改进,在译码过程中保留多个候选路径,最后根据每个候选路径的度量值选择一个路径作为译码结果。第l条路径的度量值pml(i),即路径值(英文:pathmetric,简称pm)在译码到第i个比特时的度量值的如公式(1)所示(设定llr>0对应的值为0,llr<0对应的值为1):其中,llr(i)是当前比特的对数似然比(英文:log-likelihoodratio,简称llr)。llr对应的值可以是0也可以是1,例如,当llr<0时对应的值为1,当llr>0时对应的值为0。当然,在实际应用时也可以采用其它的方式,例如将llr<0对应的值设置为0,将llr>0对应的值设置为1。llr=0时,可以认为其对应的值是0也可以认为其对应的值是1,在实际应用时可以根据需要进行设置。如果当前比特的llr对应的值与判决结果一致,pm不变;如果当前比特的llr对应的值(0或1)与判决结果不一致,pm增加惩罚值|llr(i)|,即惩罚值为当前比特的llr的绝对值。从pm的计算公式可以看出,pm越小,表示该路径对应的码字与接收信号越近,代表该路径的度量值越优,因此最后可以输出pm最小的路径作为译码结果。公式(1)中如果当前比特的llr对应的值(0或1)与判决结果不一致,pm也可以改为减去惩罚值|llr(i)|,即pml(i)=pml(i-1)-|llr(i)|,相应的,选择最优度量值的路径即表示选择pm最大的路径。本申请以公式(1)为例进行描述。在scl译码过程,如果当前比特是信息比特,每条路径会扩展成2条路径,总共扩展出2l条路径,l是最终需要保留的候选路径个数。每个节点的判决结果分别为0和1,并根据上式计算各路径的pm,然后对扩展后的路径根据pm进行排序,保留pm最小的l条路径,删除其余l条路径,也叫做剪枝。如果当前比特是冻结比特,各条路径中的相应节点不进行扩展,直接判决为相应的已知的固定值,并根据式(1)计算各路径的pm。为方便描述,下面都以llr<0时对应的值为1,llr>0时对应的值为0作为例子进行描述。如图2(a)所示,若当前译码比特的llr(i)大于0(对应的值为0),在路径扩展过程中,若当前比特是信息比特,则需要扩展两条路径,若判决结果也为0,则判决结果与llr对应的值一致(图2中以“√”表示),此种情况下pm(i)=pm(i-1);若判决结果为1,则判决结果与llr对应的值不一致(图2中以“x”表示),此种情况下pm(i)=pm(i-1)+|llr(i)|。若当前比特是冻结比特,则对路径不进行扩展,按照已知的固定值计算pm,若已知的固定值是0,llr对应的值也为0,则该已知的固定值与llr对应的值一致,此种情况下pm(i)=pm(i-1);若已知的固定值是1,则该已知的固定值与llr对应的值不一致,此种情况下pm(i)=pm(i-1)+|llr(i)|。如图2(b)所示,若当前译码比特的llr(i)小于0(对应的值为1),在路径扩展过程中,若当前比特是信息比特,则需要扩展两条路径,若判决结果为0,则判决结果与llr对应的值不一致,此种情况下pm(i)=pm(i-1)+|llr(i)|;若判决结果为1,则判决结果与llr对应的值一致,此种情况下pm(i)=pm(i-1)。若当前比特是冻结比特,不进行扩展,按照已知的固定值计算pm,若已知的固定值是0,llr对应的值也为1,则该已知的固定值与llr对应的值不一致,pm(i)=pm(i-1)+|llr(i)|;若已知的固定值是1,则该已知的固定值与与llr对应的值一致,pm(i)=pm(i-1)。图3是scl译码算法list=2的示例,在译码过程中保留2个候选路径。通常前面的几个比特是冻结比特,设置为固定的值,如0。因此实际上从第一个信息比特开始译码。图2中通过在每次扩展的时候,保留pm值最小的路径,最后得到如箭头所示的两条候选路径l1和l2。路径l1最终的pm值为0.0,另一条路径l2的pm值最终为0.2,因此选择pm较小的0.0那条路径l1作为译码输出,译码得到的信息比特的值为0011。对polar码级联crc(cyclicredundancycheck,循环冗余校验),简称ca-polar,并通过crc校验在scl译码输出的候选路径中选择crc通过的路径作为译码输出,ca-scl(crc-aidedsuccessivecancellationlist)译码算法,能显著提高polar码的性能。ca-polar码构造过程:假设信息块大小为kinfo,crc长度为kcrc,polar编码的母码码长为n,则需要从n个极化信道中选择kinfo+kcrc个可靠度最高的作为信息比特,其余的作为冻结比特。ca-polar编码过程如图4所示,先对信息块进行crc编码,然后将crc编码后的比特映射到信息比特的位置,在冻结比特的位置放置发送端和接收端约定的固定值,然后再进行polar编码,得到ca-polar的编码块。scl译码过程中,信息块和crc比特均未知,按照正常的scl译码过程进行译码。在scl译码结束后,得到l个候选译码结果,译码结果中包括信息块和crc比特。从pm最小的路径开始,对每个候选结果进行crc校验,如果校验通过,则将该路径的信息块作为译码输出;如果crc校验均未通过,将pm最小的路径的信息块作为译码输出,或者也可以直接指示译码失败。如图5所示,在ca-polar的编译码过程中,crc比特均作为信息比特处理,在scl译码结束时crc比特用于辅助选择路径。但是在scl的中间节点,正确路径可能因为pm较大被删除。本申请实施例在ca-polar中,通过交织将使得部分crc比特被移动到信息块的比特中间,该部分crc比特的值由其前面的信息块的比特的值确定,也就是说,利用该crc比特对前面的信息比特进行奇偶校验,用于辅助ca-polar的scl译码,在中间节点提高删除错误路径的概率,提高ca-polar的性能。这部分crc比特也可以叫做奇偶校验(pc)比特或者特殊crc比特,无论如何称呼,这些特殊crc比特满足这样的条件:按照编码顺序(交织后的顺序),位于信息块的比特中间,仅校验其之前的信息块的比特。特殊crc比特的校验方程通过crc编码确定,即它们用于校验哪些比特是在crc编码过程中确定的。交织并不会改变某个特殊crc比特所校验的比特,只是改变了所校验的比特的位置,使得某个特殊crc比特所校验的比特都位于该特殊crc比特之前。这样在译码的时候,译到该特殊crc比特的时候,该特殊crc比特的值直接根据其之前所校验的比特确定。每次发送的信息块长度、crc长度、crc生成多项式等参数不同,特殊crc比特所处的位置会改变,并不一定总是固定在某个位置。特殊crc比特的个数也可以根据实际需要设定不同的数量。为了便于描述,以下统一称作特殊crc比特。如图6所示,编码过程包括:(1)crc编码:对信息块进行crc编码,得到crc编码后的编码块。(2)交织:对crc编码后的编码块进行交织。由于使用串行的scl译码算法,部分crc比特当做pc校验的话,这些crc比特仅与之前的译码比特相关。通过交织可以确保部分分布在信息块的比特中间的crc比特校验的信息比特在该crc比特之前。(3)polar编码:将交织后的编码块映射到信息比特的位置上(极化信道可高度较高的比特位置)。剩余的极化信道对应冻结比特的位置,设置为约定的固定值,例如都是0或者都是1。对信息比特和冻结比特进行polar编码,得到polar编码码字。接收端译码时,采用scl译码算法进行译码,对信息比特进行路径扩展,根据路径值进行判决,但是对于分布在信息块中间且校验的信息比特都在其之前的特殊crc比特,不需要进行路径扩展,该特殊crc比特的值由其前面译码得到的信息比特确定。对冻结比特作不进行路径扩展,直接译为约定的固定值。scl译码结束后,得到l条候选路径,对l条候选路径的部分或者全部进行解交织,得到信息块和crc比特,对每条路径进行crc校验,从候选路径中选择crc校验通过的最优路径作为译码输出。译码时,crc比特既可以用于从候选路径中挑选译码结果,也可以用于检错即判断译码结果正确与否。特殊crc比特可以在译码的过程中当作pc比特译码辅助scl译码,提高删除错误路径的概率。也可以在译码过程中进行检错,一旦发现所有的扩展路径均无法通过crc比特的校验,停止后续的译码,即终止译码,并确定为译码失败由于特殊crc比特的值由前面译码得到的信息比特的值确定,一旦前面译码的信息比特有误,那么在译码该特殊crc比特时,该特殊crc比特通过信息比特计算得到的值与接收的llr对应的值不一致性的可能增大,相应的在计算该条路径的pm值时,根据前述公式(1)的计算,pm值会加上该特殊crc比特llr的绝对值,从而加大了该路径的pm值,该路径在后续译码过程中被删除的可能性加大。如图7所示的编码装置700可以执行如图7所示的编码方法,该编码装置700包括crc编码单元701,交织单元702和polar编码单元703。如图7所示,本申请实施例的编码方法可以包括以下过程:801、对信息块进行循环冗余校验crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc。crc编码单元701对待发送的信息块进行crc编码,得到k+lcrc个crc编码比特。crc的生成多项式为[c0,c1,...,cn-k],k为信息块长度,n=k+lcrc,crc编码的一种原始生成矩阵是k*n的矩阵:通过高斯消元法,对上述生成矩阵简化为:g=[ip],i是k*k的单位矩阵,p是k*lcrc的矩阵。矩阵g是k*n的矩阵,每一行的行号可以理解为对应信息块的一个比特的序号,每一列的列号可以理解为对应crc编码后输出的比特序号,crc编码后的每个比特的值为该列中值为1的所有行对应的比特值相加。因此,矩阵p每一列对应crc比特,每一列中1所在的行号对应的比特作为该crc比特所校验的信息块的比特。以lcrc=4,k=12为例,根据crc-4的生成多项式[10011],计算生成矩阵g=[ip]如表1所示。这里对信息块进行一次crc编码即可。表1k=12,crc长度为4的crc生成矩阵序列[a1,a2,...,a12]表示信息块,[b1,b2,...b16]表示crc编码后的编码块,其中b13,b14,b15,b16为crc比特,从表中可以看出来,b13所在列的值为1对应的信息块的比特分别为a2,a3,a4,a5,a7,a9,a10,对应的crc编码后的比特是b2,b3,b4,b5,b7,b9,b10,因此b13=b2+b3+b4+b5+b7+b9+b10,校验方程为:b2+b3+b4+b5+b7+b9+b1+b13=0,可以用序列[2,3,4,5,7,9,10,13]表示校验方程。同理,对于b14,b15,b16,根据表1可得校验方程分别表示为:[3,4,5,7,9,10,11,14],[4,5,6,7,9,11,12],和[1,2,3,4,6,8,9,12]。不同的crc长度,具有不同的crc生成多项式;同一种crc长度,也可以有多种不同的多项式。以下列举几种crc长度和对应的生成多项式。假设lcrc长度为14,对应的crc生成多项式包括:[100111110011111][101000101010011][110111111011111][100000000101011][111010101110111][110100100101111][100111011010011][101010010011111][100011001000101][100011000111101][110011101010111][100000000000111][110111111111111][100100000000101][110111001010111][101111111110111][100001111010001][101000111011101][101010110011101][111110111011111][100001001011011][100011011100011][101110111111011]假设lcrc长度为15,对应的crc生成多项式包括:[1001111001000111][1011111111111111][1001111010100011][1011011010101111][1001011111110011][1001101001111001][1010100110101101][1000000000000011][1011010010001111][1000011000001101][1010111111001111][1110111101111111][1100111101001011][1100011000010111][1000000000101001][1011100110111101][1001001011101101][1001101011001011][1011011110101011][1101010100011011][1010111001110101][1100010110011001][1001000010111001][1110100000010101]假设lcrc长度为18,对应的crc生成多项式包括:[1000111001011110011][1000000000000100111][1000111000101111101][1011010000100111111][1000011011101010111][1010111110110101101][1011101110010010011][1001101010001111011][1010000111101110011][1000000000000110001][1001011111010100111][1011100111110111101][1001111011101111001][1100101100011010011][1110010101010100111][1001011111011010101]假设lcrc长度为19,对应的crc生成多项式包括:[11011111011010101111][10010000000100111111][10000001001101110101][11011010001001100111][10001011111000111001][11101010111001111111][10011110110101000101][10000000000000100111][10010111010110011001][11101111011000011111][10000000000000101001][10100011101011110011][10001001111011101011][10101101000010110101][10100001011010010011][11101111001110001111]假设lcrc长度为22,对应的crc生成多项式包括:[11000010001111110100111][11011011100100000000001][10100101001101010101001][11100100010101111010011][10011100101001101101011][11101111000011000101101][11111011111000101100011][10010111101111011111011][11011011100000100110001][11100010110000110100101][10000000000000000000011][10101011101101110100111][11011011110110001001111][10010010000111100101001][10000000000000010001111][11100101011011010100111][10101010010101001010101][10110111001110100100011][10100010011100111111101][10010001111011110001001][10001011101111101101111]假设lcrc长度为23,对应的crc生成多项式包括:[101010000001101111100001][100101101011000010110001][101101100111100101001001][110011100110001011100011][100011010110001101010111][100001010010111101100001][100001001001111001110111][101111001111011001000111][100000000000000000100001][100000000000001010101001][100000000000000000110111][100100110101101010100101][101001111011111011011101][100101101111001110100011][110101111000000111101011][101111000100100000110011][100011010011101011111001][100011000111011011101111]假设lcrc长度为26,对应的crc生成多项式包括:[110011110000011001111011111][111010011001101110010011111][100111111010110111101100111][101001000010100010111110101][110110010010101010110010111][111011011000010100011001111][111110100110010001001010111][101001010011110111100111101][101110100000001111101001111][101101100000111011100111111][111010010010111110010011111][100000000000000000001000111][110000011011111110011101011][100111100010110100100101011][100000000000000000000010011][100011101110110110000100101][110001000111101001101011011][100101000111110110011010111][100001100001101100001100001][101100010001010100010001101][101011110110001001001110111][100100100011010011101111101][101011111110111101100011111][110010110111101111011010011]假设lcrc长度为27,对应的crc生成多项式包括:[1011110000001000110001101011][1000100001010010110100001101][1000000000000000000000100111][1101001100001100011000100111][1110100010111101000101111111][1000000000000000000000100011][1101010011000010001101111111][1010001101011111111100110101][1100101101111010101000100111][1011000011010010101111000111][1101100001111111111000011011][1001100101101100101100011111][1010010000111110110010010111][1000010010110001100000011111][1000111010011111101010001111]802、对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后。交织单元702对crc编码后的编码块进行交织,交织的结果使得其中有lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,lpc为大于0小于lcrc的整数。交织单元702可以所述对crc编码后的编码块进行交织包括:采用交织序列π=[π1,π2,...,πn]对crc编码后的编码块进行交织,将crc编码后的比特序列[b1,b2,...,bn]变换为bπ1,bπ2,...,bπn;其中n为大于0小于等于b的整数,πn的值表示交织后的编码块中的第n个比特在交织之前的编码块中的比特位置序号。如图9所示,交织后部分crc比特分布于信息块的比特之间,且部分crc比特中的每一个crc比特校验其之前的信息块的比特,如图9中的箭头所示。部分特殊crc比特数量lpc的设置,可以是大于0小于lcrc中的任意整数。例如,lcrc=27,则lpc可以选1-26的任意数值,例如可以选8。例如lcrc为22,23,14或15,lpc为4。也可以规定为,如果lcrc在某个范围之间,lpc的值是固定的,例如lcrc小于等于23的话,lpc统一取为4。如果考虑虚警概率(far),则lpc的值与crc长度lcrc、scl译码后通过crc辅助译码的路径数t、对虚警概率(falsealarmrate,far)的要求有关。虚警概率指译码结果出错,但crc校验通过的事件出现的概率。例如,lpc的值可以参考以下公式(2)选取:lpc≤lcrc-log2t+log2far(2)公式(2)中,lpc是部分crc长度,lcrc是crc总长度,其中t是预先约定的在译码时需通过crc校验而选择译码结果的候选路径数量。若候选路径有l个,则t为大于0小于等于l的整数。通信系统中可能规定有虚警概率上限。举例而言,假设5gnr中的下行控制信道要求的虚警概率小于等于2-16(不考虑盲检),polar码的scl译码后通过crc进行辅助译码的路径数t为4,crc长度lcrc为24,则可用作奇偶校验的crc比特的数量为lpc≤(24-2-16)=6个;上行控制信道要求的虚警概率小于等于2-8,polar码的scl译码后通过crc进行辅助译码的路径数t为8,crc长度为lcrc24,则可用作奇偶校验的crc比特的数量为lpc≤24-3-8=13个。在一个实施方式中,lcrc和lpc可以通过lpc=lcrc-log2t+log2far计算出固定的值,也就是lcrc-lpc=log2t-log2far,例如,若far=2-16,t=4,则lcrc-lpc=18;若far=2-8,t=4,则lcrc-lpc=10;far=2-16,t=8,则lcrc-lpc=19;若far=2-8,t=8,则lcrc-lpc=11。当然,t和far取不同的值,(lcrc-lpc)的值也会不同。也可以根据(lcrc-lpc)的值设置不同的组合,并保存在编译码端。例如,当lcrc-lpc=10时,lpc和lcrc可以为:lpc=1,lcrc=11;或者lpc=2,lcrc=12;或者lpc=4,lcrc=14;或者lpc=6,lcrc=16;或者lpc=8,lcrc=18。当lcrc-lpc=18时,lpc和lcrc可以为lpc=1,lcrc=19;或lpc=2,lcrc=20;或lpc=4,lcrc=22;或lpc=6,lcrc=24;或lpc=8,lcrc=26。crc编码后的crc比特位于通常位于编码块的最后位置,如表1所示,b13,b14,b15,b16位于b1,b2,...,b12的后面。在译码端等所有信息块和crc比特译码结束之后,再进行crc校验。为了使得部分crc比特能在译码结束之前就能进行校验,可以通过交织改变信息块的比特和crc比特的位置,使得部分crc比特位于信息比特之间,并且所校验的信息块的比特也在该crc比特之前。交织可以采用交织序列π=[π1,π2,...,πn]对crc编码后的编码块[b1,b2,...bn]进行交织,其中π中每个元素的取值是crc编码后的编码块的序号,表示交织后的编码块c=[c1,c2,...,cn]=[bπ1,bπ2,...,bπn]。以表1所示的例子为例,交织序列可以为:π=[2,3,4,5,7,9,10,13,8,6,11,14,12,1,15,16],表示交织后的序列c=[c1,c2,...,c12]=[b2,b3,b4,b5,b7,b9,b10,b13,b8,b6,b11,b14,b12,b1,b15,b16],其中划线的比特是crc比特,交织前后的比特对应关系如表2所示。可以看到,crc比特b13被交织到了c8的位置,c8之前的b2,b3,b4,b5,b7,b9,b10是b13校验的所有比特,分别对应c1,c2,c3,c4,c5,c6,c7。b14被交织到了c12的位置,b3,b4,b5,b7,b9,b10,b11是b14校验的所有比特,分别对应交织后的c2,c3,c4,c5,c6,c7,c9,c10,c11,也都位于b14之前。b15和b16的位置没有变动,但其所校验的比特位置发生了变动,b15校验的比特b4,b5,b6,b7,b9,b11,b12对应交织后的c3,c4,c10,c5,c6,c11,c13。b16校验的比特b1,b2,b3,b4,b6,b8,b9,b12对应交织后的c14,c1,c2,c3,c10,c9,c6,c13。针对交织后的编码块的序号,校验方程分别更新为:c1+c2+c3+c4+c5+c6+c7+c8=0;c2+c3+c4+c5+c6+c7+c9+c10+c11+c12=0;c3+c4+c10+c5+c6+c11+c13+c15=0;c14+c1+c2+c3+c10+c9+c6+c13+c16=0;用序列表示的校验方程分别为:[1,2,3,4,5,6,7,8];[2,3,4,5,6,7,9,10,11,12];[3,4,10,5,6,11,13,15];[14,1,2,3,10,9,6,13,16]。b2b3b4b5b7b9b10b13b8b6b11b14b12b1b15b16c1c2c3c4c5c6c7c8c9c10c11c12c13c14c15c16表2表2的例子中,b13是移动到了其校验的所有比特之后中尽量靠前的位置,但并不限制于此,例如b13也可以移动到靠后一些的位置,例如移动到b8之后。b14也是如此,也可以移动到b12之后。b13和b14称为特殊crc比特,经过交织后他们分布于信息块的比特之间,并且其所校验的信息块的比特均在该特殊crc比特之前。剩余的crc比特b15和b16可不做特殊crc比特,当做正常的crc比特,用于crc校验。由于crc校验是在译码结束后用于挑选候选路径,那么交织过程中这两个crc比特的位置位于最后,也可以移动到任何其他的位置。例如,可以采用交织序列π=[2,3,15,4,5,16,7,9,10,8,13,6,11,14,12,1],相比于表3所示的交织方式,b13移动到了b8之后,b15和b16也分布于信息块的比特之间。b2b3b15b4b5b16b7b9b10b8b13b6b11b14b12b1c1c2c3c4c5c6c7c8c9c10c11c12c13c14c15c16表3803、将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字。polar编码单元703将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,并对信息比特、冻结比特进行arikanpolar编码,得到polar编码的码字。编码得到的码字也可以叫做编码块、编码序列等。信息比特的位置对应polar码的极化信道中按照可靠度高低排序后的前b个极化信道,剩余的(n-b)个极化信道对应的比特作为冻结比特,设置为约定的固定值,这里n是polar码的母码长度。如图10所示,本申请实施例构造的polar码,信息块和crc比特一起分布在最可靠的极化信道上,冻结比特分布在可靠度低于信息比特的极化信道上;经过交织后的编码块,映射到极化信道对应的信息比特位置后,crc比特分布于信息块的比特之间。在译码的时候将部分crc比特作为奇偶校验比特,可以提高在ca-scl译码过程中删除错误路径的概率,另外剩余的crc仍然可以用于crc校验。由于特殊crc比特的校验方程是通过crc校验过程确定的,不需要单独设置校验方程。步骤802中,交织序列可以是计算好后预先设置好,也可以在编码过程中实时计算。确定交织序列的方式有多种,下面举一些例子。根据crc的生成矩阵、crc长度lcrc、信息比特长度k和特俗crc比特个数lpc,计算交织序列π,过程可以包括如下:(1)对crc生成矩阵g=[ip]进行初等行交换,得到g=[i’p’]。a)、通过行交换,使得p’的第1列的前p1行为1,之后所有元素为0;第2列的第(p1+1)到第(p1+p2)行为1,之后所有元素为0;以此类推,第n-1列的(p1+p2...+pn-1+1)的行为1,之后所有元素为0。b)、根据i’每一行的元素1的列序号,得到初始交织序列π0。(2)对p’插入lpc行,得到p”。选择p’中的lpc列对应特殊crc比特,然后针对所有crc比特对应的列按照以下方式逐列处理p’:a)若第i列对应特殊crc比特,在第i列最后一个元素1所在的行之后插入行,记录插入行号;插入的行的第i个元素为1,其余为0。b)若第i列对应普通crc比特,在任意行后插入一行,记录插入行号,插入的行的第i个元素为1,其余为0。(3)读取p”。对p”中与特殊crc比特的lpc列,逐列读取元素1所在的行序号集合。对第i列,读取的集合为代表校验方程pcfi。(4)根据步骤(2)中记录的插入行的行号,将序列πp=[k+1,k+2,...,k+lcrc],依次插入初始交织序列π0,获得最终的交织序列π=[π1,π2,...,πn],并得到最终的校验方程。注意到,步骤(1)-(2)中对矩阵p的操作过程并不唯一,只需保证其中与特殊crc比特对应的lpc列的每一列,最后一个元素1位于步骤(2)中插入的行。下面以crc-4举例,介绍交织序列的一种生成过程。(1)根据crc-4的生成多项式[10011],对k=12,计算生成矩阵g=[ip],如表1所示。对生成矩阵g进行行交换。根据第13列中元素1所在的行号将第2,3,4,5,7,9,10行交换到第1,2,3,4,5,6,7行,根据第14列中1所在的行号将11行交换到第10行;根据第15列中1所在的行号将第12行交换到第11行,最后得到g=[i’p’],如表4所示。根据g’左侧方阵i’,逐行读取元素1所在的列序号,得到初始交织序列π0=[2,3,4,5,7,9,10,8,6,11,12,1],π0表示对信息块的初始交织。表4(2)对p’插入行,得到p”。插入行的元素1可与p′中该列最后一个元素1相邻,也可与p’中该列最后一个元素1间隔若干行。插入的行代表的是交织后crc比特的位置,例如依次对矩阵p’在第8、12、14、16行插入行,插入的行号序列是[8,12,14,16],如表5所示。(3)将crc比特[13,14,15,16]按照[8,12,14,16]的位置插入到初始交织序列,得到最终的交织序列π=[2,3,4,5,7,9,10,13,8,6,11,14,12,15,1,16]。四个crc比特的校验方程可依次表示为:[1,2,3,4,5,6,7,8]、[2,3,4,7,9,10,11,12]、[3,4,5,6,10,11,13,14]、[1,2,3,6,9,10,13,15,16]。插入行的位置不做限定,可以在满足校验的信息块的比特在特殊crc比特之前,尽量向前,对于普通crc比特则插入位置是可以任意的。例如,还可以依次对矩阵p’在第9、13、14、16行插入行,插入的行号序列是[9,13,14,16],如表6所示。将crc比特[13,14,15,16]按照[9,13,14,16]的位置插入到初始交织序列,得到最终的交织序列π=[2,3,4,5,7,9,10,8,13,6,11,12,14,15,1,16]。四个crc比特的校验方程可依次表示为:[1,2,3,4,5,6,7,9]、[2,3,4,7,8,10,11,13]、[3,4,5,6,10,11,13,14]、[1,2,3,6,9,10,13,15,16]。表5表6图11是本申请实施例提供的又一种编码方法的流程示意图,该方法可以由图7、图12或图13所示的编码装置执行。该方法包括:1101:获取crc长度lcrc和crc多项式,该步骤可以由图7的获取单元701、图12的处理器1202或图13的信号处理器1302执行。crc长度lcrc通常可以在通信系统的收发端中预先配置好。1102:对信息块进行crc编码。该步骤可以由图7的crc编码单元701、图12的处理器1202或图13的信号处理器1302执行。假设a=k,b=k+lcrc,crc编码的输入是序列a0,a1,a2,...,aa-1,crc编码后生成的校验比特是p0,p1,...,plcrc-1,crc编码后输出序列是b1,b2,...,bb-1。crc编码得到的序列满足公式(3)。1103:获取交织序列π=[π1,π2,...,πb],交织序列可以是预先设置好的,也可以是根据crc生成矩阵、信息块长度和crc长度lcrc计算得到。通过交织,可以使得lpc个crc比特位于信息块的比特之间,且其校验的信息比特位于该crc比特之前。lpc可以选取小于lcrc的数量,也可以可以根据公式(2)确定的范围选择。lpc根据预定的规则选好,可以配置在通信系统的收发端中。1104:根据交织序列对crc编码后输出序列是b1,b2,...,bb-1进行交织,得到交织后的序列c0,c1,..,cc-1,c=b。c0,c1,c2,...,cc-1序列的值对应bπ1,bπ2,...,bπb。1105:设置信息比特和冻结比特的值,得到d0,d1,d2,dd-1,d=n,n为polar编码的母码长度。该步骤可以由图7的polar编码单元703、图12的处理器1202或图13的信号处理器1302执行。设置信息比特和冻结比特的值根据公式(4)获得。1106:arikanpolar编码,输出的编码序列为e0,e1,e2,...,ee-1其中e=n。polar编码的计算过程可以由以下公式(5)表示。该步骤可以由图7的polar编码单元703执行。可选的,该方法还可以包括步骤1105:对编码序列进行速率匹配,输出速率匹配后的编码序列f0,f1,f2,...,ff-1,f=m,m为目标码长。若目标码长m与母码长度n不相同,则对1105得到的编码序列进行速率匹配,例如通过重复、缩短或者打孔的方法进行速率匹配。当母码长度n小于目标码长m时,可以将编码序列重复(m-n)个比特,得到目标码长m的编码序列。若母码长度n大于目标码长m,可以通过打孔或者缩短(n-m)个比特,得到目标码长m的编码序列,打孔或者缩短的的方案可以预先设置好。步骤2105可以由图7的编码装置中的速率匹配单元(图中未示出)、图11的处理器1102或图12的信号处理器1202执行。如图12所示,本申请提供了另一种可以实施本申请的编码方法的编码装置1200。该编码装置1200包括:存储器1201,用于存储程序;处理器1202,用于执行所述存储器存储的所述程序,当所述程序被执行时,执行图8所示的编码方法。例如,该方法包括:对信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度。有关特殊crc比特的数量lpc、交织序列及生成方式等内容可以参照前述的编码方法。存储器1201可以是物理上独立的单元,也可以与处理器1202集成在一起。涉及编码方法的其他内容,可以参见图8以及图8对应实施例相关部分,此处不再赘述。图12的编码装置还可以进一步包括发送器(图中未示出),用于发送处理器1102对所述信息比特和冻结比特进行polar编码后得到的编码块。如图13所示,本申请提供了另一种可以实施本申请的编码方法的编码装置1300。该编码装置1300包括:至少一个输入端(input)1301,用于接收信息块;信号处理器1302,用于对信息块进行crc编码,得到长度为b的crc编码后的编码块,其中crc长度为lcrc,信息块长度为k,b=k+lcrc;对crc编码后的编码块进行交织,交织后的编码块中的lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中lpc为大于0小于lcrc的整数;将交织后的编码块映射到信息比特,冻结比特设置为约定的固定值,对所述信息比特和所述冻结比特进行polar编码,得到polar编码码字;其中所述信息比特的位置为可靠度最优的b个极化信道对应的位置;所述冻结比特的位置为剩下的n-b个极化信道对应的位置,n为polar码母码长度;至少一个输出端(output)1303,用于输出信号处理器1302得到的编码块。有关特殊crc比特的数量lpc、交织序列及生成方式、等内容可以参照前述的编码方法。可选的,上述信号处理器1302可以是通过硬件实现的,例如,基带处理器,处理电路,编码器,或者编码电路。涉及编码方法的其他内容,可以参见图8以及图8对应实施例相关部分,此处不再赘述。图12的编码装置还可以进一步包括发送器(图中未示出),用于发送输出端(output)1303输出的编码块。本申请中的编码装置可以是任何具有无线通信功能的设备,例如接入点、站点、用户设备、基站等。图14所示的译码装置1400可以用来执行本申请的译码方法。如图15所示,译码过程包括以下过程:1501、获取待译码比特中信息比特和冻结比特的位置。获取单元1401获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后。获取单元1401可以根据极化信道的可靠度排序获取信息比特和冻结比特的位置,所述信息比特对应的极化信道的可靠度高于所述冻结比特对应的极化信道的可靠度。具体的,获取单元1401根据极化信道的可靠度排序,从中选择k+lcrc个最可靠的作为信息比特,剩余的极化信道作为冻结比特,k是信息块的大小,lcrc是crc比特的个数。1502、采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径。译码单元1402采用串行抵消列表scl译码算法按顺序对所述待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码。在scl译码过程中,将crc比特作为信息比特译码,是未知比特,在译码过程中需要进行路径扩展。由于在编码端,通过交织使得部分crc比特的值是只由其前面的信息比特确定的,因此若该部分crc比特作为奇偶校验比特,译码同冻结比特一样,作为已知比特进行译码,在译码过程中不进行路径扩展,只是该部分crc比特译码结果用前面已经译码的信息比特和校验方程确定。冻结比特则不需要进行路径扩展,只要在译码过程中将对应的比特直接设置为约定的固定值。具体的译码过程参考图2和图3及其相应的描述。1503、对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数。解交织单元1403对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数。也就是说,解交织单元1403可以对全部的l个候选路径都进行解交织(t=l),也可以选择部分路径进行解交织(t<l)。在给定的lrc,lpc和虚警概率的上限下,t的数值可以参考公式(2)确定。1504、对所述t个候选路径进行crc校验。crc校验单元1404可以从度量值最优的候选路径开始,依次对t条候选路径进行crc校验。crc校验单元1404可以对所有t条候选路径都分别进行crc校验,得出校验通过或者校验失败的结果。也可以得到第一个crc校验通过的候选路径后,不再校验剩余的候选路径。1505、将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。输出单元1405选择将通过crc校验且路径度量最优的候选路径,其中的信息比特对应的信息块作为本次译码的输出。若crc校验单元1404是从度量值最优的候选路径开始进行crc校验,则可以直接将crc校验通过的第一个候选路径作为译码结果,输出其中的信息块。步骤1501还可以包括获取校验方程。校验方程的确定可以通过crc多项式和交织序列确定。crc多项式确定的生成矩阵决定了各个crc校验的信息比特,而交织序列可以确定每个crc校验的信息比特在交织后的位置,从而得到交织后的校验方程。图16是scl译码算法list=2的示例,在译码过程中保留2个候选路径。通常前面的几个比特是冻结比特,设置为固定的值,如0或者1。因此实际上从第一个信息比特开始译码。图16中,pm值的计算采用公式(1)计算,通过在每次扩展的时候保留pm值最小的路径,后得到如箭头所示的两条候选路径l1和l2。路径l1最终的pm值为0.3,另一条路径l2的pm值最终为0.2。从pm最小(度量值最优)的路径l2先进行crc校验,若校验通过则选择l2作为译码输出。若l2路径校验不通过,继续校验l1路径,若校验通过,选择l1作为译码输出。若l1和l2均校验未通过,可以选择pm较小的(度量值最优)的l2路径作为译码结果输出。若l1和l2均校验未通过,也可以确认为本次译码失败。在译码过程中,list的取值可以不同,比如list=8,16,32,或64等。图16中标示的第i个比特是本申请所说的部分crc比特(特殊crc比特),两个箭头1601表示该特殊crc比特的值是由第i-3个比特(信息比特)确定。可以看到在译码第i个比特的时候,不需要进行路径扩展,第i个比特的值由该路径中第i-3个比特的值确定,因此路径l1中的特殊crc比特的值是0,l2中的特殊crc比特的值是1。图16和图3的区别在于,第i个比特在图3中对应的是冻结比特,而在图15中对应的是特殊crc比特。图16中,pm值在译码到校特殊crc比特的时候,pm值与图3相比发生了变化。具体的,图16中假设l1和l2路径的特殊crc比特的llr(i)小于0,假设llr(i)小于0对应的值是1,l1路径中的i比特的译码结果0与llr(i)的结果不一致,根据公式(1)pm值加|llr(i)|,假设为0.3。l2路径中,i比特的译码结果1与llr(i)对应的值一致,根据公式(1),pm(i)=pm(i-1)=0.2。如果l1前面的译码有误,那么该特殊crc比特i根据前面译码得到的结果确定,也可能是有误的,这样就会导致i比特的译码结果与llr(i)对应的值不一致的概率增加,pm(i)就会加上惩罚值|llr(i)|,导致该路径的pm值加大,在译码过程中该错误路径被删除的概率也加大,因为本例中pm值越小,表示所在的路径才是越优的,pm值越大,表示所在的路径越劣。图17(a)是list=8,k=32时,本申请的方案与传统的ca-polar在awgn信道下的性能对比。图17(b)是k=48时本申请的方案与传统的ca-polar在awgn信道下的性能对比。在传统的ca-polar中,所有的crc比特均用做crc校验,进行纠错或者检错。本申请的方案则是将部分crc比特交织到信息块之间的比特,并且所校验的信息块的比特均在crc比特之前,在译码的时候当做pc比译码特。在图17(a)和图17(b)中,实线所表示的性能曲线对应crc长度27,其中的8比特交织并作为pc比特辅助scl译码,剩余的crc比特用于在scl译码后挑选路径;虚线为crc长度27,全部用于在scl译码后挑选路径。可以看到,本申请方案相对ca-polar,对k=32的情况有超过0.4db的性能增益,对k=48的情况有超过0.1db的增益。如图18所示的译码装置1800也可以用于执行译码方法,该译码装置1800包括:存储器1801,用于存储程序;处理器1802,用于执行所述存储器存储的所述程序,当所述程序被执行时,执行图15所示的译码方法。该方法包括:获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,其中lpc为大于0小于lcrc的整数;采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;对所述t个候选路径进行crc校验,将通过crc校验且路径度量最优的候选路径中的信息块作为译码输出。若t条候选路径的crc校验均未通过,可以选择度量值最优的路径作为译码输出,也可以确认为译码失败。有关特殊crc比特的数量lpc、交织序列及生成方式、crc校验数量等内容可以参照前述的编码方法和译码方法的实施例。存储器1801可以是物理上独立的单元,也可以与处理器1802集成在一起。图18的译码装置还可以进一步包括接收器(图中未示出),用于接收待译码的比特信息。如图19所示,本申请提供了另一种可以实施本申请的编码方法的译码装置1900。该译码装置1900包括:至少一个输入端(input)1901,用于接收待译码比特信息;信号处理器1902,用于获取待译码比特中信息比特和冻结比特的位置,信息比特包括信息块的k个比特和lcrc个crc比特,其中,lpc个crc比特位于信息块的比特之间,且lpc个crc比特中的每个crc比特位于其所校验的所有比特之后,其中,lpc为大于0小于lcrc的整数;采用串行抵消列表scl译码算法按顺序对待译码比特进行译码,输出度量值最优的l条候选路径,其中,在译码过程中每条候选路径中的冻结比特的值设为约定的固定值,lpc个crc比特中的每个crc比特的值根据位于该crc比特之前的其所校验的信息块的比特的值确定,剩余的(lcrc-lpc)个crc比特按照信息比特进行译码;对l个候选路径中的度量值最优的t个候选路径进行解交织,t为大于0小于等于l的整数;对所述t个候选路径进行crc校验;至少一个输出端(output)1903,用于将crc校验通过的第一个候选路径中的信息块作为译码输出。有关特殊crc比特的数量lpc、交织序列及生成方式、crc校验数量等内容可以参照前述的编码方法和译码方法的实施例。可选的,上述信号处理器1902可以是通过硬件实现的,例如,基带处理器,处理电路,解码器,或者解码电路。图19的译码装置还可以进一步包括接收器(图中未示出),用于接收待译码的比特信息。本申请实施例的译码装置可以是任何具有无线通信功能的设备,例如接入点、站点、用户设备、基站等。本申请实施例所说的信息块,指的是待发送的信息比特(informationbits),也可以叫做信息比特序列(informationbitsequence)、待编码比特序列(to-be-codedbitsequence)、数据块(datablock)、数据比特(databits)、信息比特集合(informationbitset)、信息比特向量(informationbitvector)等。相应的,信息块长度可以叫做信息块大小,指的是信息比特序列中的比特个数、待编码比特序列中待编码比特的个数、数据块中的比特个数、数据比特个数或信息比特集合中的元素个数。本申请实施例所说的编码块(codedblock),也可以称作编码比特(codedbits)、编码比特序列(codedbitsequence)等。本申请实施例所说的串行抵消列表scl译码算法,包括其他按顺序译码、提供多条候选路径的类似scl的译码算法或者对scl译码算法的改进算法。本申请实施例所说的编码装置或译码装置,在实际使用中可能是分别独立的设备;也可能是集成在一起的设备,用于待发送信息进行编码后发送,或者对接收到的信息进行译码。本申请实施例描述的各示例的单元及方法过程,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能。在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。例如多个单元或组件可以结合或者可以集成到另一个系统。方法中的一些步骤可以忽略,或不执行。此外,各个单元相互之间的耦合或直接耦合或通信连接可以是通过一些接口实现,这些接口可以是电性、机械或其它的形式。作为分离部件说明的单元可以是或者也可以不是物理上分开的,既可以位于一个地方,也可以分布到多个网络单元上。另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者通过所述计算机可读存储介质进行传输。所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(dsl))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心、等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带、u盘、rom、ram等)、光介质(例如,cd、dvd等)、或者半导体介质(例如固态硬盘solidstatedisk(ssd))等。以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1