方波发生器的制作方法

文档序号:14914133发布日期:2018-07-11 00:12阅读:446来源:国知局

本发明涉及一种方波发生电路,尤其是一种便于控制方波信号的高电平时间和低电平时间的电路。



背景技术:

现有的方波发生电路,方波信号的高电平时间和低电平时间控制较为不易;之前设计的电路,采用环路发生器产生方波,不能或者不易控制高电平时间和低电平时间;然后借助数字逻辑电路,产生可控的方波,增加了电路的复杂程度,也增加了成本。



技术实现要素:

针对现有技术中存在的不足,本发明提供一种方波发生器,实现了方波信号的高电平和低电平时间可以简单控制。本发明采用的技术方案是:

一种方波发生器,包括:上升沿延迟电路D1、下降沿延迟电路D2、第一反相器D4、第二反相器D6、选通器D3、输出电路D5;

上升沿延迟电路D1和下降沿延迟电路D2的输入端分别接输出电路D5的输出端;上升沿延迟电路D1的输出端接第一反相器D4的输入端,第一反相器D4的输出端接选通器D3的第一输入端;下降沿延迟电路D2的输出端接第二反相器D6的输入端,第二反相器D6的输出端接选通器D3的第二输入端;

选通器D3的输出端接输出电路D5的输入端,输出电路D5的输出端接选通器D3的控制端;输出电路D5的输出端输出方波信号clk。

进一步地,输出电路D5采用缓冲器。

进一步地,选通器D3的控制端为高电平时,选通第一输入端和输出端;选通器D3的控制端为低电平时,选通第二输入端和输出端。

本发明的优点在于:

1)电路简单,极易控制方波高低电平时间。

2)可应用该方波发生器控制电机驱动电路中开关管的导通时间和截止时间。

附图说明

图1为本发明的电原理图。

图2为本发明的信号示意图。

具体实施方式

下面结合具体附图和实施例对本发明作进一步说明。

如图1所示,本发明提供的一种方波发生器,包括:上升沿延迟电路D1、下降沿延迟电路D2、第一反相器D4、第二反相器D6、选通器D3、输出电路D5;其中输出电路D5可采用缓冲器;

上升沿延迟电路D1和下降沿延迟电路D2的输入端分别接输出电路D5的输出端;上升沿延迟电路D1的输出端接第一反相器D4的输入端,第一反相器D4的输出端接选通器D3的第一输入端;下降沿延迟电路D2的输出端接第二反相器D6的输入端,第二反相器D6的输出端接选通器D3的第二输入端;

选通器D3的输出端接输出电路D5的输入端,输出电路D5的输出端接选通器D3的控制端;输出电路D5的输出端输出方波信号clk;

选通器D3的控制端为高电平时,选通第一输入端和输出端;选通器D3的控制端为低电平时,选通第二输入端和输出端;

T1为D1的上升沿延迟时间,T2为D2的下降沿延迟时间;

如图2所示,本发明的原理为:首先方波信号clk为上升沿,clk为高电平时,选通器D3选通第一输入端和输出端,D3导通a1信号为输出,信号clk为上升沿延迟电路D1输入,上升沿后通过D1延迟T1后经第一反相器a1变为低电平信号,这时a1低电平信号传输给clk,clk变低后,D3导通a2信号为输出,这时clk为下降沿延迟电路D2输入,下降沿后通过D2延迟T2后经第二反相器a2变为高电平信号,这时a2高电平信号传输给clk,clk又迎来了上升沿,如此循环。

延迟电路的设计,有很多种,通常可以用电流源,对电容充电,让电容上的电压,达到一个设定的,对电容的充电时间,就是延迟时间。也有其他的方式到达电路延迟。延迟电路的延迟时间通常很容易控制,比如可以调节充电电流,或者调节设点的电压阈值。

因此clk信号就是一个完全可控的方波,高电平时间和低电平时间可分别通过上升沿延迟电路D1和下降沿延迟电路D2设定。

在电机驱动电路中,为了高可靠驱动控制,可以用该方波发生器产生的方波来控制开关管的导通时间和关断时间。

最后所应说明的是,以上具体实施方式仅用以说明本发明的技术方案而非限制,尽管参照实例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换,而不脱离本发明技术方案的精神和范围,其均应涵盖在本发明的权利要求范围当中。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1