使用代码调制的多输入数据转换器的制作方法

文档序号:17922086发布日期:2019-06-15 00:10阅读:144来源:国知局
使用代码调制的多输入数据转换器的制作方法

本专利申请要求于2017年12月6日提交的名称为“使用代码调制的多输入数据转换器”的美国临时专利申请序列号62/595,470的优先权和权益,该临时专利申请的全部内容结合于此。

本公开涉及集成电路领域,尤其涉及使用代码调制的多输入数据转换器。



背景技术:

在许多电子应用中,模数转换器(adc)将模拟输入信号转换为数字输出信号,例如,用于通过数字电子设备进行进一步的数字信号处理或存储。一般而言,adc可以转换表示现实世界现象的模拟电信号,例如光、声音、温度、电磁波或压力,以用于数据处理目的。例如,在测量系统中,传感器进行测量并产生模拟信号。然后,模拟信号将作为输入提供给adc,以产生数字输出信号,以便进一步处理。在另一个例子中,发射器使用电磁波产生模拟信号以在空中传送信息,或者发射器发送模拟信号以通过电缆传送信息。然后将模拟信号作为输入提供给接收器处的adc,以产生数字输出信号,例如,用于由数字电子设备进一步处理。

由于它们在许多应用中的广泛适用性,adc可以在诸如宽带通信系统、音频系统、接收器系统等的地方找到。adc中的设计电路是一项非常重要的任务,因为每个应用可能在性能、功耗、成本和尺寸方面都有不同的需求。adc广泛应用于通信、能源、医疗保健、仪器仪表和测量、电机和电源控制、工业自动化和航空航天/国防。随着需要adc的应用的增长,对快速而准确的转换的需求也在增长。



技术实现要素:

本公开提供了一种多输入模数转换器(adc),包括:并联开关电容器网络,其中:每个并联开关电容器网络包括用于使用相应的代码序列对相应的输入信号进行编码的电路;和所述并联开关电容器网络通过所述并联开关电容器网络中的采样电容器的电荷再分配在公共节点处组合编码的输入信号;和量化器,基于所述公共节点处的多路复用编码的信号产生数字输出信号。

本公开提供了一种用于在模数转换器中多路复用输入的方法,该方法包括:在相应的并联信号路径中使用相应的代码序列编码相应的输入信号;通过所述并联信号路径中的并联采样电容器的电荷再分配来复用编码的输入信号;和通过量化器将多路复用的编码输入信号转换为数字输出信号。

本公开提供了一种多输入多输出模数转换器,包括:并联通道,采样相应的输入信号并编码所述相应的输入信号;公共节点,通过所述并联通道中的采样电容器的电荷再分配来复用编码的输入信号;模数转换器,将所述多路复用编码的信号转换为数字输出信号;和并联解复用器,解复用所述数字输出信号。

附图说明

为了更完整地理解本公开,特征和优点,结合附图参考以下描述,其中相同的附图标记表示相同的部分,其中:

图1示出了根据本公开的一些实施例的驱动时间交织adc的m个adc的跟踪和保持电路;

图2示出了根据本公开的一些实施例的具有两个缓冲器和其间的开关电容器网络的示例性跟踪和保持电路;

图3示出了根据本公开的一些实施例的具有缓冲器、开关电容器网络和放大器的示例性跟踪和保持电路;

图4示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的一个示例性开关电容器网络。

图5示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的另一示例性开关电容器网络。

图6示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的又一示例性开关电容器网络。

图7示出了根据本公开的一些实施例的示例性多输入adc;

图8示出了根据本公开的一些实施例的用于使用斩波器实现编码的电路;

图9示出了根据本公开的一些实施例的另一示例性多输入adc;

图10示出了根据本公开的一些实施例的又一示例性多输入adc;

图11示出了根据本公开的一些实施例的另一示例性多输入adc;

图12示出了根据本公开的一些实施例的另一示例性多输入adc;

图13-15示出了根据本公开的一些实施例的图12中的多输入adc的交错采样网络;

图16示出了根据本公开的一些实施例的又一示例性多输入adc;

图17是说明根据本发明的一些实施例的图16中的开关的时序的时序图;

图18示出了根据本公开的一些实施例的另一示例性多输入adc;

图19示出了根据本公开的一些实施例的又一示例性多输入adc;

图20示出了根据本公开的一些实施例的用于在模数转换器中复用输入的方法的流程图;

图21示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的示例性开关电容器网络。

图22示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的示例性开关电容器网络。

图23示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的示例性开关电容器网络。

图24示出了根据本公开的一些实施例的示例性跟踪和保持电路,其示出了具有采样和抖动注入的示例性开关电容器网络。

具体实施方式

综述

多输入adc,即单个adc,可以接收多个模拟输入信号并产生多个数字输出。为了将多个模拟输入信号组合成单个多输入adc,多输入adc通常包括多个跟踪和保持(t/h)电路和加法器,这可能消耗大量功率并导致大量成本开销。一种改进的方法是通过adc前端的独特t/h电路组合多个输入。多个模拟输入信号可以使用代码序列进行聚合,而不需要大量的外部电路。

高速adc

adc是将模拟信号携带的连续物理量转换为表示数量幅度的数字输出或数字(或携带该数字数字的数字信号)的电子设备。adc可以通过以下应用要求来定义:其速度(每秒采样数)、功耗、带宽(可以正确转换为数字信号的模拟信号的频率范围)及其分辨率(离散电平的数量,最大模拟信号可以分成数字信号并在数字信号中表示)。adc还具有各种规格来量化adc动态性能,包括信噪比和失真比sinad、有效位数enob、信噪比snr、总谐波失真thd、总谐波失真加噪声thd+n、无杂散动态范围sfdr。adc具有许多不同的设计,可根据应用要求和规格进行选择。

为了实现更高的速度,交错用于提高adc的采样率。时间交错adc可以使用madc对模拟输入信号进行采样,以产生数字输出。以时间交织的方式操作的madc(在此称为m切片或m通道)与仅一个adc的采样速度相比可以将采样速度提高若干倍。madc可以用于并联,其中madc可以以时间交错的方式一个接一个地对模拟输入进行采样。使用适当的时钟来控制adc可以大大提高adc的有效组合采样率。在某些情况下,一个接一个地依次选择madc以对输入信号进行采样。在一些其他情况下,可以以伪随机方式选择madc。由于并非所有madc都精确匹配或相同,如果选择是顺序的,例如,根据固定序列使用madc,则将存在离散音调(杂散)。伪随机化有助于将离散失配误差音调扩展到adc输出频谱的本底噪声中。

高速adc通常以每秒千兆采样的速度运行,在通信和仪器仪表等领域尤为重要。输入信号可以具有千兆赫兹范围内的频率,并且adc可能需要在每秒千兆采样的范围内进行采样。高频输入信号可对接收输入信号的电路,即adc的“前端”电路提出许多要求。该电路不仅必须快速,对于某些应用,电路需要满足某些性能要求,例如snr和sfdr。设计满足速度、性能、面积和功率要求的adc并非易事,因为更快的速度和更高的性能通常以面积和功耗为代价。

高速跟踪和保持(t/h)电路

跟踪和保持(t/h)电路可以是adc输入电路的重要组成部分。t/h电路将连续时间输入信号转换为跟随t/h电路的adc的离散时间保持信号。adc可以基于t/h电路提供的离散时间保持信号执行转换。对于具有madc的交错式adc,可以为每个madc提供单独的t/h电路,其中各个t/h电路可以以madc的(较慢)速度运行。以madc的速度运行它们可以使t/h电路设计更简单。然而,将t/h电路分配到m信道意味着m信道之间可能存在定时和/或带宽不匹配,因为对于m信道,t/h电路可能不完全相同。时序和带宽不匹配可能非常难以测量和解决,尤其是在高速时。

不同的方法是将单个或专用t/h电路用于多个时间交织的adc,以避免信道之间的定时和/或带宽不匹配。图1示出了根据本公开的一些实施例的驱动时间交织adc的madc的跟踪和保持电路。图1示出了根据本公开的一些实施例的驱动以时间交织方式操作的madc的t/h电路104,如时间交错adc的片1021、片1022、...片102m所示。在该示例中,t/h可以以采样率fs(或时间交织的adc的全速)操作,而每个切片可以以较慢的速率操作,例如fs/m。t/h电路104的输出是保持信号,并且每个切片由相同的保持信号驱动。因此,可以消除切片之间的定时和带宽(bw)不匹配的影响。

快速t/h电路的设计非常简单。在某些情况下,高速t/h电路会受到非常高的功耗、高噪声和低性能的影响。选择使用更快的t/h电路来驱动多个adc片是在模拟电路中优化什么和校准固定之间的慎重决定。由于难以解决时序和/或带宽不匹配问题,因此可以设计t/h电路和adc的其余部分以避免时序和/或带宽不匹配问题。增益和偏移不匹配可以与校准更兼容。这里描述的各种t/h电路被设计成便于增益和偏移失配的数字校准,同时通过有意的模拟电路设计避免定时和带宽失配问题。

这里,t/h电路的实现以单端形式示出。实际上,可以差分地实现t/h电路以抑制可能的偶次谐波。

改进跟踪和保持电路允许抖动注入

由于全速t/h电路可能很复杂且耗电,因此需要做出某些设计决策,以确保t/h电路能够在不消耗太多功率的情况下实现目标性能。在电路中实现更好性能的一种方法是使用校准来线性化t/h电路。为了进行校准,t/h电路设计为将添加剂和乘法抖动注入t/h电路,以便能够校准注入抖动的下游电路。

例如,电路的校准可以包括基于加性抖动和/或乘法抖动来提取和校准t/h电路中的非理想性。此外,校准可以包括提取和校准切片之间的偏移和增益失配。例如,将伪随机信号(抖动)添加到输入信号使得能够校准时间交织的adc中的增益失配。此外,抖动可用于校准t/h电路的非线性和adc非线性。有利地,t/h电路中的附加抖动可以:

启用t/h电路保持相非线性的非线性校准:

t/h电路的功率较低,

更好的二次谐波(hd2)和三次谐波(hd3)性能,以及

更简单的开关=>时钟功耗更低,

启用adc切片非线性的非线性校准:

降低adc片中的功率(例如,参考缓冲器、放大器等),

降低时钟和切换功率,以及

adc片中更好的hd2、hd3性能',

在adc片中启用交错增益失配校准:

对输入信号的存在不敏感,

对输入信号频率不敏感,和

更强大的校准,和

保持阶段刺激抖动。

此外,乘法抖动(例如,随机斩波)可用于校准偏移和偏移失配。有利地,t/h电路中的乘法抖动可以:

实现adc切片之间偏移失配的可靠校准:

独立于输入信号,和

对“坏”频率不敏感(例如,fs/m,m是adc切片的数量),

保护直流(dc)输入不被清零,

抖动任何剩余的偏移、闪烁噪声、偏移不匹配、热漂移等,以及

避免了对偏移不匹配的核心随机化的需要。

可以注入附加抖动以校正以下一项或多项:非线性校准、记忆效应校准、斩波非理想校准、增益误差校准、交错adc中增益失配校准以及跟踪/采样存储器校准。乘法抖动可用于以下一项或多项:校正偏移失配并校正偶数阶失真。

图2示出了根据本公开的一些实施例的示例性t/h电路200,其具有两个缓冲器,缓冲器-1202和缓冲器-2206,以及两个缓冲器之间的开关电容器网络204。可以在开关电容器网络204中注入抖动,并且抖动可以用于在t/h电路200之后校准缓冲器-2206和adc。如前所述,抖动可以是加性抖动或乘法抖动。缓冲器-1202接收(电压)输入vin,并缓冲输入。可以在开关电容器网络204上对缓冲的输入进行采样。例如,开关电容器网络204可以使用合适的开关将缓冲的输入采样到电容器上。缓冲器-2206可以缓冲采样的输入并将保持的信号vs-h提供给adc(图2中未示出)。

t/h电路200可以看作是开环t/h电路。开关电容器网络204可以是采样网络。缓冲区-1202可以是采样缓冲区,缓冲区-2206可以是保持缓冲器。缓冲器是可选的,并且可以包括在内以提供不同电路级之间的隔离。缓冲器可以是源跟随器、射极跟随器、推挽拓扑或任何其他合适的缓冲器结构。可以优化缓冲器-1202以用于采样线性。缓冲器-2206可针对低功耗、小尺寸、小输入电容和良好隔离进行优化。缓冲器-2206的隔离可以帮助减少跟随t/h电路200的adc的输入参考噪声。缓冲器-2206的线性度不如缓冲器-1202的线性度那么关键,因为缓冲器-2206处理并缓冲保持的信号。另外,由于抖动被注入开关电容器网络204,因此可以校准缓冲器-2206的非线性,这有助于进一步降低缓冲器-2206的功率和尺寸。此外,由t/h电路驱动的adc片之间的增益和失调失配可以通过在开关电容器网络204中注入抖动来校准。可以通过在驱动adc切片的共享t/h电路200中注入的抖动来测量adc切片的不同增益。

对t/h电路的三部分电路设计的一个见解来自于实现如何降低必须驱动madc片的t/h电路的功耗。过去,输入缓冲器必须驱动madc片,输入缓冲器必须非常线性,并且可能消耗大量功率。利用图2中所示的三部分电路设计,采样缓冲器(缓冲器-1202)仅需要驱动一个采样网络(或者,在一些情况下,取决于实现,在一些情况下,需要2到4个采样网络)。采样缓冲器上的(电容)负载可以更小,因此即使采样缓冲器采样射频(rf)或高频信号,采样缓冲器也可以消耗更少的功率,同时实现相当或更好的性能。保持缓冲器(缓冲器-2206)正在驱动一个保持信号,保持缓冲器的任何问题都可能更加温和。保持缓冲器的主要要求是保持缓冲器的输出结果如何。此外,保持缓冲器没有输入频率灵敏度。尽管保持缓冲器可能必须驱动madc片,但保持缓冲器的线性度并不是非常关键,因为可以通过在采样网络中注入抖动来校准保持缓冲器。因此,仍然可以实现节能。

放大跟踪和保持电路

通常对于高速adc,输入电路中不能进行放大,因为开环放大可能非常非线性。图3示出了根据本公开的一些实施例的示例性t/h电路300,其具有缓冲器302、开关电容器网络204和放大器304。将t/h电路300与图2的t/h电路200进行比较,缓冲器302可以类似于缓冲器-1202,但缓冲器-2206由放大器304代替。由于放大器304可以是开环的放大器,放大器304可能遭受差的线性。通过在开关电容器网络204中进行抖动注入,可以校准放大器304,并且可以解决与放大器304相关联的任何可能的非线性。在t/h电路300中提供放大的能力是有利的,因为它极大地放宽了对提供给t/h电路300的输入信号的要求。此外,放大器304可以像图2的缓冲器-2206一样,减小跟随t/h电路300的adc的输入参考噪声。

除了提供放大之外,放大器304可以是vga或提供可变增益。增益可以基于一个或多个条件而变化和/或由一个或多个指定参数设置。增益控制信号“gain”可以用于改变放大器304提供的增益。在一些实施例中,可以实现信号电平检测器306以产生增益控制信号“gain”以基于信号电平条件控制放大器304。例如,如果信号电平检测器306检测到过载情况(例如,非常大的输入信号vin),则信号电平检测器306可以产生适当的增益控制信号“gain”以减小放大器304的增益。

尽管未示出为放大器,但是在某些情况下,缓冲器302可以实现为放大器。代替缓冲器302的放大器可以是可变增益放大器(例如,可由信号电平检测器306控制)。根据实现,放大器是开环放大器或闭环放大器。闭环放大器可能是优选的,因为它们可以比开环放大器更精确。在某些情况下,缓冲器302之前可以是单独的放大器(开环或闭环)。采样侧的放大还可以放宽对提供给t/h电路300的输入信号的要求。

应当理解,本文所示的具有诸如“缓冲器-2”的保持缓冲器的各种实施例可以用放大器304代替,如图3所示。

这里示出的具有采样缓冲器的各种实施例可以用放大器或可变增益放大器替换。然而,这种放大器的线性度可能是关键的,并且可能需要使用适当的校准方案来校准或线性化放大器。以类似的方式,信号电平检测器可用于调节这种可变增益放大器的增益。

采用抖动注入的采样网络

可以通过本文描述的不同电路拓扑将抖动注入到t/h电路的开关电容器网络的节点中。抖动是随机信号。抖动可以有不同的级别。在一个示例中,抖动可以由数模转换器生成,该数模转换器接收数字输入(数字形式的抖动)并生成模拟输出(模拟形式的抖动)。数模转换器的模拟输出可以注入t/h电路的开关电容器网络。在一些情况下,抖动可以在正或负之间随机变化(例如,在+1和-1或+v或-v之间随机变化,其中v是标称值)。被注入的抖动的类型可以根据要执行的期望校准或要实现的效果而不同。

图4示出了根据本公开的一些实施例的示例性t/h电路400,其示出了具有采样和抖动注入的一个示例性开关电容器网络。抖动被注入节点vr处的开关电容器网络,并且可以用于在t/h电路400之后校准缓冲器-2206和adc。开关电容器网络具有用于对输入进行采样的电容器c402、用于从缓冲器-1202接收(缓冲的)输入的输入开关404、采样开关406和抖动注入开关408。在图中,与开关相邻的各个相位φ符号表示指示给定开关何时闭合的相位或定时。电容器c的顶板和底板分别表示为“t”和“b”。

在采样阶段期间,具有相位φ1_btst的输入开关404和具有相位φ1a的采样开关406闭合。输入开关404可以是自举开关(即,自举到缓冲输入)以实现良好的线性。具有相位φ1a的采样开关406被提前(在输入开关404打开之前打开)以实现底板采样。具有相位φ2的抖动注入开关408在采样阶段期间打开。在采样阶段结束时,输入信号被采样到电容器c402上。

在保持阶段期间,具有相位φ1_btst的输入开关404和具有相位φ1a的采样开关406都被打开。具有相位φ2的抖动注入开关408闭合以将电容器c402的顶板连接到节点vr。因此,可以在开关电容器网络中注入附加抖动。t/h电路400在输出端保持采样电压(采样输入信号)加上注入的加性抖动为vs-h。在该实施例中,缓冲器-1202的输出偏置点不需要与缓冲器-2206的输入偏置点兼容。图4中的输出vs-h是输入vin的反相版本加上在节点vr处注入的加性抖动。

图5示出了根据本公开的一些实施例的示例性t/h电路500,其示出了具有采样和抖动注入的另一示例性开关电容器网络。与图4类似,在开关电容器网络中注入附加抖动,并可用于在t/h电路500之后校准缓冲器-2206和adc。开关电容器网络具有用于对输入进行采样的电容器c502、用于从缓冲器-1202接收(缓冲的)输入的输入开关504、采样开关510、抖动注入开关508和输出开关506。

在采样阶段期间,具有相位φ1_btst的输入开关504和具有相位φ1a的采样开关510闭合。输入开关504可以是自举开关(即,自举到缓冲输入)以实现良好的线性。具有相位φ1a的采样开关510被提前(在输入开关504打开之前打开)以实现底板采样。具有相位φ2的抖动注入开关508和具有相位φ1_btst的输出开关506在采样阶段期间打开。在采样阶段结束时,输入信号被采样到电容器c502上。

在保持阶段期间,具有相位φ1_btst的输入开关504和具有相位φ1a的采样开关510都被打开。具有相位φ2的抖动注入开关508闭合以将电容器c502的底板连接到节点vr。因此,可以在开关电容器网络中注入附加抖动。具有相位φ2_btst的输出开关506也闭合以将电容器c502连接到缓冲器-2206。输出开关506可以可选地是自举开关以实现良好的线性。t/h电路500将采样电压(采样输入信号)加上注入的附加抖动作为vs-h保持在输出端。在该实施例中,缓冲器-1202的输出偏置点优选地与缓冲器-2206的输入偏置点兼容。输出vs-h是输入vin的非反相版本加上在节点vr处注入的加性抖动。

与图4中的t/h电路400相比,t/h电路500可以具有两个自举开关,这可以更复杂和昂贵。然而,具有两个自举开关可以提供更好的隔离,并且如果需要,可以使用具有相同的缓冲器-2206的多个采样网络(例如,多个交换式网络采样以交错方式进行采样)来实现更高的速度。

输出开关506不必是自举的,因为被注入的抖动可以用于校准输出开关506。如果确实输出开关506被自举,则可能不需要校准,因为输出开关506足够线性。如果输出开关506未被自举(例如,仅被提升),则可以使用校准来解决输出开关506的非线性。

图6示出了根据本公开的一些实施例的示例性t/h电路600,其示出了具有采样和抖动注入的又一示例性开关电容器网络。抖动被注入开关电容器网络,并可用于校准缓冲器-2206和跟随t/h电路600的adc。开关电容器网络具有用于对输入进行采样的电容器c602、用于从缓冲器-1202接收(缓冲的)输入的输入开关604、采样开关606、抖动注入开关608和输出开关610。t/h电路600可被视为图4的t/h电路400和图5的t/h电路500的混合。采样以类似于图4的方式进行,但是另外的开关(即,输出开关610)与电容器c602串联存在,以在保持阶段期间连接电容器c602并将开关电容器网络与缓冲器-2206隔离。

在采样阶段期间,具有相位φ1_btst的输入开关604和具有相位φ1a的采样开关606闭合。输入开关604可以是自举开关,以实现良好的线性。具有相位φ1a的采样开关606前进(在输入开关604打开之前打开)以实现底板采样。具有相位φ2的抖动注入开关608和具有相位φ2的输出开关在采样阶段期间打开。在采样阶段结束时,输入信号被采样到电容器c602上。

在保持阶段期间,具有相位φ1_btst的输入开关604和具有相位φ1a的采样开关606都被打开。具有相位φ2的抖动注入开关608闭合以将电容器c602的顶板连接到节点vr。因此,可以在开关电容器网络中注入附加抖动。具有相位φ2的输出开关610也闭合以将电容器c502连接到缓冲器-2206。在一些情况下,输出开关610可以是自举开关以实现良好的线性。在某些情况下,输出开关不是自举的。在这种情况下,引导输出开关610不太重要,因为可以使用注入的附加抖动来校准输出开关610。t/h电路600在输出端作为vs-h保持采样电压(采样输入信号)加上注入的加性抖动。在该实施例中,缓冲器-1202的输出偏置点不需要与缓冲器-2206的输入偏置点兼容。输出vs-h是输入vin的反相版本加上在节点vr处注入的加性抖动。

在t/h电路中复用多个输入

如上所述,全速t/h电路可用于驱动高速adc。高速adc可以具有单个采样adc或madc片段(时间交错以实现更高的采样率或转换速度)。在一些应用中,通常希望将多个输入信号组合成单个adc以产生多个数字输出,同时最小化它们之间的干扰。这里示出和设想的t/h或输入电路可以被调整或配置为包括允许扩频和码分多路复用的电路,使得多个输入可以被多路复用或组合在一起以形成用于遵循t/h或输入电路的量化器的单个信号。除了扩频和码分复用之外,t/h或输入电路可以被调整或配置为包括允许空间复用的电路,其中编码用于在空间上复用信号(与在频域中复用信号相反)。更广泛地说,该电路可以允许涉及编码的各种形式的多路复用。因此,具有t/h或输入电路的高速adc可以接收多个输入,使其成为多输入adc。适当的编码还意味着多路复用编码的信号可以被多路分解成多个信号。因此,高速adc可以产生多个输出,使其成为多输入、多输出adc。由此产生的adc前端(t/h或输入电路)可以聚合多个输入信号,对它们进行编码,并以最小的功率开销将它们组合在一起。adc还可以以最小的功率开销对信号进行解复用。

为了适应编码,例如码分多路复用或其他合适的基于代码的多路复用方案、多输入adc的t/h电路或输入电路可以通过提供多个采样缓冲器(例如,缓冲器-1)和多个开关电容器网络来复用多个输入。并联中提供了采样缓冲器和开关电容器网络对,以处理并联中的多个输入。

图7示出了根据本公开的一些实施例的示例性多输入adc700。多输入adc700具有可以执行编码和多路复用的输入电路、用于在公共节点720处基于多路复用编码的信号生成数字输出信号的量化器724、以及将来自量化器724的数字输出信号多路分解成单独的数字输出信号的数字电路。在该示例中,多输入adc700可以接收并复用n个输入,例如,在该图中的三个输入vin1、vin2、vin3。在该示例中,n是3(即,多输入adc接收3个输入),但是本领域技术人员可以理解,多输入adc700(或本文所述的其他多输入adc)可以被配置为接收其他数量的输入(具有n的其他值)。

用于多输入adc700的总t/h或输入电路可以被视为分离t/h结构,其中t/h电路的一部分被分成n个并联路径。t/h电路的采样缓冲器被分离/扩展为n=3个并联缓冲器,例如,缓冲器-1702,缓冲器-1704和缓冲器-1706。t/h电路也具有n=3的并联开关电容器网络。注意,t/h电路的采样网络也被分割/扩展为n=3的并联开关电容器网络。n并联开关电容器网络具有n并联电容,例如c708、c710和c712。在该示例中,并联开关电容器网络利用图5中所示的电路结构,可以理解可以使用用于对来自缓冲器-1的信号进行采样的其他开关电容器电路拓扑(例如,在图4或图5中看到的拓扑,或本文描述的其他t/h电路)。

并联采样缓冲器,即缓冲器-1702、缓冲器-1704和缓冲器-1706,可以是可选的。并联采样缓冲器可以在相应的缓冲输入信号被采样到并联开关电容器网络中的相应采样电容器之前缓冲相应的输入信号。

由n并联开关电容器网络形成的n并联路径中的信号通过并联电容(例如c708、c710和c712)的电容电荷再分配进行组合。换句话说,n开关电容器网络中的n个采样信号通过电荷再分配在公共节点720处求和(并且可选地按比例缩小)。当并联电容(即并联开关电容器网络中的采样电容器)通过公共节点720在并联连接在一起时,发生电荷再分配。公共节点720处的信号,通过电荷再分配,将变为信号,其代表并联电容上的组合电荷。因此,n并联路径上的信号在公共节点720处被组合在一起。

可选地,公共节点720处的组合信号由单个保持缓冲器(即缓冲器-2722)缓冲。缓冲器-2722的输出,例如vs-h,作为输入提供给量化器724以进行转换。量化器724基于公共节点720处的多路复用编码的信号生成数字输出信号。

为了多路复用多个信号并在稍后对多路复用信号进行多路分解,n代码序列可用于编码相应的n个输入。例如,正交伪随机数(pn)序列对于扩频和用于在频域中复用信号的码分复用特别有用。因此,每个并联开关电容器网络包括用于使用相应的正交伪随机数序列对相应的输入信号进行编码并生成编码的输入信号的电路。然后并联开关电容器网络可以通过并联开关电容器网络中的采样电容器的电荷再分配在公共节点处组合编码的输入信号,以产生多路复用编码的信号。通常,取决于应用,可以使用不同的编码方案。示例性合适的编码方案包括:沃尔什、pn、空间复用等。

在相应的n个输入上执行编码的一种方法是使用斩波电路。斩波电路集成在开关电容器网络中。在所示的例子中,n个并联斩波电路,例如斩波器714、斩波器716和斩波器718,在保持阶段执行编码。在这个例子中,斩波电路由相应的正交pn序列控制,该序列可以相应地编码相应的输入。斩波电路可以与由φ2_bst(开关电容器电路的输出开关)控制的开关集成,以根据相位φ2_bst和正交pn序列的值交换差分信号的极性。斩波电路可以由合适的代码序列控制,以执行基于代码的多路复用。

图8示出了根据本公开的一些实施例的用于使用斩波器实现编码的电路。例如,由正交pn序列控制的斩波器802可以基于正交pn序列的值交换信号的差分信号路径。示例性正交pn序列可以具有包括0和1的值的序列。斩波器的功能相当于将模拟信号乘以-1pn,其中pn是正交pn序列的值。这意味着斩波器802将信号乘以1或-1。斩波器802与基于相位φ2_bst和正交pn序列的值的差分信号的极性交换由φ2_bst控制的开关集成时。当斩波器802将信号乘以-10=1时,保持差分信号的极性。当斩波器802将信号乘以-11=-1时,差分信号的极性被交换。在图8的右侧示出了等效于由相位φ2_bst控制的开关的电路和由正交pn序列pn控制的斩波器802(相当于将信号乘以-1pn)。φ2_bst和pn值一起控制一对开关(由φ2_bst·pn控制),其通过差分信号而没有串联极性和一对开关(由φ2_bst·pn′控制),其交换差分信号路径以交换极性。

相同/对应的代码序列,例如n个正交pn序列,可用于在量化器724的输出处对信号进行解码或解复用。量化器724将组合的保持信号vs-h(包括多路复用在一起的n编码的输入信号的组合/和)转换成数字输出。数字输出可以提供给n并联解码器,例如解码器726、解码器728、解码器730,以便可以分离或解复用n个输入。在数字域中,用于编码信号的相同n个正交pn序列用于分离n个信号。解码器可以基于pn序列的值以数字方式(例如,通过翻转符号位)改变数字信号的极性。解码器相当于将数字信号乘以-1pn,其中pn是正交pn序列的值。可以在多输入多输出adc的输出处获得n个数字输出,例如vout1、vout2、vout3。

根据多路复用方案,其他特殊的代码序列(如空时码)可与斩波器一起使用,以对通道中的模拟输入信号进行编码。可以使用相同的特殊代码序列或相应的代码序列来解复用/分离数字域中的信号。例如,可以设计其他特殊代码序列以实现空间复用以在空间和时间维度中对模拟输入信号进行编码。

采样和保持电压vs-h由下式给出:

vs-h=g(vin1·-1pn1+vin2·-1pn2+vin3·-1pn3+…+vinn·-1pnn)(等式1)

其中:

c是并联电容的单位电容,n是输入数,cp是第二/保持缓冲器输入端的寄生电容。增益因子或比例因子g是在输入电路中的各种电容中发生的电荷再分布的结果。

在某些情况下,斩波电路包含在采样缓冲器的输出端(例如,缓冲器-1),而不是保持缓冲器的输入端。这样的斩波电路将在样本阶段执行编码。图9示出了根据本公开的一些实施例的另一示例性多输入adc900。在所示的例子中,n并联斩波电路,例如斩波器902、斩波器904和斩波器906,在样本相位中执行编码。斩波电路由例如相应的正交pn序列控制,该pn序列可以相应地对输入进行编码。与图7中的相同,斩波器的功能相当于将模拟信号乘以-1pn,其中pn是正交pn序列的值。斩波电路可以与由φ1_btst(开关电容器电路的输入开关)控制的开关集成,以基于正交pn序列的相位φ1_btst和值交换差分信号的极性。

图10示出了根据本公开的一些实施例的又一示例性多输入adc1000。与图9类似,在采样阶段中执行斩波/编码,其中斩波电路(例如,斩波器902、斩波器904和斩波器906)位于采样缓冲器(例如,缓冲器-1702、缓冲器1704和缓冲器-1706)的输出处。斩波电路可以与由φ1_btst(开关电容器电路的输入开关)控制的开关集成,以基于正交pn序列的相位φ1_btst和值交换差分信号的极性。图10中所示的电路利用图4中的t/h电路所示的电路拓扑,并且可以减少实现开关电容器网络所需的开关数量(可以具有比图7和9中所示的结构更少的开关)。。特别地,图10中的公共节点720表示连接到并联采样电容708、710和720的所有底板的节点。需要一个单个底板开关1002(而不是每个通道一个)以执行底板采样。

图11示出了根据本公开的一些实施例的另一示例性多输入adc1100。与图7类似,斩波/编码在保持阶段中执行,其中斩波电路(例如,斩波器714、斩波器716和斩波器718)位于保持缓冲器(例如,缓冲器-2722)的输入处。斩波电路可以与由φ2_bst(开关电容器电路的输出开关)控制的开关集成,以基于正交pn序列的相位φ2_bst和值交换差分信号的极性。在图11所示的配置中,开关电容器网络实现反向采样(即,采样值被反转)和底板采样。标记为s2的开关(例如,并联开关电容器电路的输出开关)可以用于隔离,并且是可选的。

取决于应用,用于编码多个信号的电路可以利用本文各种图中所示的t/h电路中的任何一个或多个以及本公开所设想的t/h电路的其他变型。

并联通道内的时间交织

图12示出了根据本公开的一些实施例的另一示例性多输入adc1200。每个输入(例如,vin1、vin2、vin3)由并联交织采样网络(例如,交织采样网络1202、交织采样网络1204和交织采样网络1206)进行采样。通过交织采样网络内的时间交织,可以提高每个交织采样网络的速度和性能。给定的交织采样网络(例如,交织采样网络1202、交织采样网络1204或交织采样网络1206)可以包括多时间交错的采样网络。

图13-15分别示出了根据本公开的一些实施例的图12中的多输入adc1200的交错采样网络1202、1204和1206。交错采样网络包括多时间交错的采样网络。例如,图13示出了三个时间交织的采样网络。图14还有三个时间交织的采样网络。图15还具有三个时间交织的采样网络。在该实施例中,交织采样网络的多时间交错采样网络可以以时间交织的方式(例如,一次一个地、一个接一个地)对交织采样网络的输入进行采样,以增加采样率(与仅使用一个采样网络相比)。在某些情况下,在给定的交织采样网络中使用三个采样网络,可以实现双向(乒乓式)时间交织方案,第三个采样网络用于实现随机化以在噪声基底中扩展残留交织错误。

在图13-15中,可以在保持阶段执行斩波/编码,如图所示。然而,可以设想在样本阶段中执行斩波/编码。而且,在图13-15中,使用具有底板采样的反向采样网络执行采样。可以设想,使用具有底板采样的非反向采样网络进行采样也是可能的。代码序列,例如,用于多路复用输入的正交码对于交错采样网络内的每个采样网络和/或对多输入adc1200的每个输入可以是唯一的。在图13中,交织采样网络1202中的三个多时间交错的采样网络使用第一码正交pn序列pn1。在图14中,交织采样网络1204中的三个多时间交错的采样网络使用第二代码正交pn序列pn2。在图15中,交织采样网络1206中的三个多时间交错的采样网络使用代码正交pn序列pn3。

扩频因子

通常,为了实现期望的扩频因子,保持/扩展速率(在此称为fs2)应该高于输入采样速率(在此称为fs1)。两个速率之间的比率表示扩频因子f,其通常等于在样本相中复用的输入的数量。如果在采样阶段中多路复用的输入数是n,则f等于fs2/fs1,其预期等于n.

为了实现扩频因子,在给定的采样网络中并联使用多个电容。电容的数量通常等于输入的数量或扩频因子。所有电容器在fs1同时采样,然后它们以更快的fs2速率顺序保持。

图16示出了根据本公开的一些实施例的又一示例性多输入adc1600。在图16所示的例子中,多输入adc1600具有在保持阶段使用斩波/编码的分离t/h结构和具有底板采样的反相采样网络。多输入adc1600的采样网络被配置或适于支持不同的采样和保持率(不同的fs1和fs2)。例如,为了支持4的扩频因子,每个输入/通道的采样电容包括4个并联电容c<1∶4>,以fs1的采样速率同时采样输入,并按顺序保持以支持fs2=4fs1的保持率(是采样率fs1的4倍)。注意,4个并联输入开关用于4个并联电容,4个并联输入开关由相位φ1_btst<1∶4>控制。如果在采样网络内实现抖动注入,则还存在4个相应的抖动注入开关,由相位φ2<1∶4>控制以将相应的并联电容的顶板连接到节点vr。4个并联电容也有4个并联输出开关,4个并联输出开关由相位φ2_b<1∶4>控制。

例如,对于第一输入vin1,采样网络中的(聚合)采样电容1602具有4个并联电容c<1∶4>。还有4个输入开关对应于由各相位φ1_btst<1∶4>控制的4个并联电容,4个抖动注入开关对应于由各相位φ2<1∶4>控制的4个并联电容,4个输出开关对应于由各相位φ2_b<1∶4>控制的4个并联电容,4个底板采样开关对应于由各相位φ1a<1∶4>控制的4个并联电容。这同样适用于采样电容1604和采样电容1606。

图17是说明根据本发明的一些实施例的在图16中用不同相位/时序标记的开关的时序的时序图。从时序图可以看出,多输入adc1600可以在fs1执行采样并且保持在fs2=4fs1。返回参考采样电容1602,控制4个输入开关的相位φ1_btst<1∶4>是相同的并且以采样率fs1运行。控制4个底板采样开关的相位φ1a<1:4>也相同,并以保持率fs2=4fs1运行。控制4个抖动注入开关的相位φ2<1:4>也相同,并以保持率fs2=4fs1运行。控制各个输出开关的相位/时钟φ2_b<1>,φ2_b<2>,φ2_b<3>,φ2_b<4>具有相应的脉冲(保持率fs2=4fs1),它们相对于彼此相移。相应的相位φ2_b<1∶4>的脉冲可以与控制4个底板采样开关的相位φ1a<1∶4>中的脉冲重叠,有意地重置保持缓冲器的输入上的电荷(例如,缓冲器-2722)。通过仔细对准时钟φ2_b<1∶4>和φ1a<1∶4>的边缘,可以通过重叠相位φ2_b<1∶4>和φ1a<1∶4>的时钟/脉冲并通过部分(或完全)重置保持缓冲器(例如,缓冲器-2722)输入端的寄生电容来减少记忆效应。

图18示出了根据本公开的一些实施例的另一示例性多输入adc1800。多输入adc1800示出了可以实现扩频因子f的不同方案。开环t/h电路1802、1804和1806支持低于保持率fs2的采样率fs1。在所示的例子中,代替使用采样缓冲器(缓冲器-1),输入分别采样并由开环t/h电路1802、1804和1806以采样率fs1保持。然后,在fs2处操作的采样网络以fs2(保持率)的速率对t/h电路1802、1804和1806的保持输出进行上采样和编码。由于t/h电路1802、1804和1806的输出是保持信号,因此t/h电路之后的采样电路(开关电容器网络)可以以不同/更高的速率对保持的信号进行采样。在某些情况下,并联电容可用于在图18中的fs2处执行上采样和编码,但由于t/h电路1802、1804和1806提供保持信号,因此不必具有并联电容。

幅度或峰值检测和自动增益控制

可以对每个输入信号(例如,vin1、vin2、vin3)采用幅度(峰值或信号电平)检测,以便测量rssi(相对接收信号强度)。为了执行幅度或峰值检测,可以为一个或多个输入信号提供峰值检测器,以通过给定的输入信号分别检测给定输入信号的过度测量条件或特定阈值(例如,信号电平)的交叉。模拟峰值检测器、比较器(例如,闪速adc)和/或上述的合适组合可用于检测这些条件。根据实现,峰值检测器可以直接在输入上(直接在多输入adc的输入端)、采样输入(例如,采样路径中的任何合适节点)和/或保持输入上(例如,在采样/开关电容器电路的输出处)操作。

峰值检测器可以对每个通道/输入或总和电压(在多个编码的输入信号被多路复用和组合的节点处)进行操作。峰值检测器可以生成标志(或位)以指示信号电平。标志可用于自动增益控制(agc),以实现快速控制环路,防止adc过度测量并改善其噪声性能。agc可以通过将位提供给驱动adc的放大器或将其馈送到内部可变增益放大器来完成。

图19示出了根据本公开的一些实施例的又一示例性多输入adc1900。在该示例中,峰值检测器1904耦合到并联通道的输入以测量信号电平(分别针对每个输入)。峰值检测器(标志/位)的输出可以从adc1900中提取出来用于agc控制,例如,馈送到多输入adc1900外部的放大器(驱动多输入adc1900的放大器或电路)。峰值检测器1904的输出还可以(替代地或另外地)用于控制多输入adc1900内的可变增益放大器1902的增益(作为采样/开关电容器网络和量化器724之间的阶段并替换保持缓冲器“缓冲器-2”)。在该示例中,t/h的第二缓冲器被放大器替换。

这些峰值检测器可以包括在本文描述和设想的各种多输入adc中。

示例性方法

图20示出了图示根据本公开的一些实施例的用于在模数转换器中复用输入的方法的流程图。在2002,使用相应的代码序列对相应的并联信号路径中的相应的输入信号进行编码。在2004,编码的输入信号通过并联信号路径中并联采样电容器的电荷再分配进行多路复用。在2006,量化器可以将多路复用编码的输入信号转换为数字输出信号。在2008,可以使用相应的代码序列(或者等效地,对应于相应的代码序列的代码序列)将数字输出信号多路分解成单独的数字输出信号。

t/h电路的例子

例子1是跟踪和保持电路,包括采样缓冲器、从采样缓冲器接收缓冲输入的采样网络、以及从采样网络接收保持信号的保持缓冲器。

在例子2中,例子1的跟踪和保持电路可以进一步包括用于接收附加抖动的节点的采样网络。

在例子3中,例子1或2的跟踪和保持电路还可以包括与采样网络集成的斩波器。

在例子4中,例子1-3中任何一个的跟踪和保持电路还可以包括并联中的一个或多个其他采样网络。

在例子5中,例子4的跟踪和保持电路还可以包括采样网络以时间交织的方式对来自采样缓冲器的缓冲输入进行采样。

在例子6中,例子4或5的跟踪和保持电路还可以包括采样网络以随机时间交织的方式对来自采样缓冲器的缓冲输入进行采样。

在例子7中,例4-6中任何一个的跟踪和保持电路还可以包括采样网络,其可配置为以不同模式对缓冲输入进行采样。

在例子8中,例子1-7中任何一个的跟踪和保持电路还可以包括一个或多个其他保持缓冲器。

在例子9中,例子4-7中任何一个的跟踪和保持电路还可以包括一个或多个另外的保持缓冲器,每个保持缓冲器专用于每个采样网络。

例子101是一种方法,包括:缓冲输入信号;在采样阶段,将缓冲的输入信号采样到电容器上;在保持阶段,将具有抖动信号的节点连接到电容器,以输出具有抖动信号的保持信号;缓冲保持的信号。

在例子102中,例子101的方法还可以包括在缓冲所保持的信号之前随机地斩波所保持的信号。

在例子103中,例子101或102的方法还可以包括驱动以时间交织的方式操作的多个adc。

如图4-7、9-11、13-16、18和19所示,使用也对输入信号进行采样的电容器注入附加抖动(例如,图4中的c402、图5中的c502、图6中的c602)。请注意,通过使用同样对输入信号进行采样以注入抖动的电容器,抖动可能会保留在电容器上并导致反冲错误。该实现可以称为共享电容器抖动注入。或者,可以使用与对输入信号进行采样的电容器分开的抖动电容器在t/h电路的开关电容器网络中注入添加剂抖动。该实现可以称为分离电容器抖动注入。抖动电容器可以连接到开关电容器网络的求和节点。使用单独的电容器可以使抖动与对输入信号进行采样的电容器隔离,并避免反冲错误。

当使用相同的电容器对输入信号进行采样并注入添加剂抖动时,需要考虑几个因素。在保持阶段进行稳定更快。由于连接到开关电容器网络的求和节点的电容器较少(即,缓冲器-2206的输入),因此存在更好/更低的损耗。控制开关所需的开关和时钟信号更少,这意味着更低的功耗和更低的复杂性。如前所述,当从保持阶段切换到采样阶段时,抖动不会从也执行采样的电容器中移除。抖动可以踢出输入并且可能需要反冲校准来消除由反冲引起的误差以实现一定程度的性能(并且减少失真)。

当使用与执行采样的电容器分开的抖动电容器时,还需要考虑几个因素。在保持阶段中的稳定较慢,因为在保持阶段期间需要对抖动电容器充电以注入抖动。由于更多的电容器连接到开关电容器网络的求和节点(即,缓冲器-2206的输入),所以损失更大/更多。具有单独的抖动电容器还意味着需要更多的开关和时钟信号来控制开关,这意味着更多的功耗和更多的复杂性。如前所述,单独的抖动电容器可以将抖动与电容器隔离,从而对输入信号进行采样,这意味着可以防止反冲。此外,抖动电容器的隔离允许抖动的重置/移除,这意味着抖动和输入之间的相互作用较少。

图21示出了根据本公开的一些实施例的示例性t/h电路2100,其示出了具有采样和抖动注入的一个示例性开关电容器网络。类似于图4,开关电容器网络具有用于对输入进行采样的电容器c402、用于从缓冲器-1202接收(缓冲的)输入的输入开关404、采样开关406。与图4不同的是抖动注入开关电容器网络被添加到开关电容器网络。抖动注入开关电容器网络被添加到开关电容器网络的求和节点2120,其位于缓冲器-2206的输入端。抖动注入开关电容器网络包括抖动电容器cd2102、用于将抖动电容器cd2102的第一极板(标记为“1”)连接到地的复位开关2104、用于将抖动电容器cd2102的第一极板连接到节点vr的抖动注入开关2106。此外,添加转换开关2108以将电容器c402的顶板连接到地。

在开关电容器网络中,在缓冲器-2206的输入处的开关电容器网络中使用抖动电容器cd2102注入在节点vr处提供的抖动电压电平,缓冲器-2206也是电容器c402的底板。抖动电压电平可以在节点vr处提供。抖动可用于校准缓冲器-2206和跟随t/h电路2100的adc。抖动电容器cd2102的第二板(标记为“2”)连接到电容器c402的底板,其也是求和节点2120。抖动电容器cd2102的第一板(标记为“1”)在(样本阶段)期间接地。抖动电容器cd2102的第一板在(保持阶段)期间连接到节点vr。

在采样阶段期间,具有相位φ1_btst的输入开关404和具有相位φ1a的采样开关406闭合。输入开关404连接电容器c402的顶板以对输入信号(例如,对缓冲器-1202的输出进行采样)进行采样到电容器c402上。采样开关406将电容器c402的底板连接到地。输入开关404可以是自举开关(即,自举到缓冲输入)以实现良好的线性。具有相位φ1a的采样开关406被提前(在采样开关404在采样阶段结束时打开之前打开)以实现底板采样。具有相位1的复位开关2104闭合,并且在采样阶段开始时具有相位1a的采样开关406也是如此。当复位开关2104和采样开关406分别闭合时,抖动电容器cd2102的第一极板接地,抖动电容器cd2102的第二极板接地。闭合复位开关2104和采样开关406因此清除/复位抖动电容器cd2102。具有相位φ2的抖动注入开关2106打开,并且具有相位φ2的转换开关2108在采样阶段期间打开。在采样阶段结束时,输入信号被采样到电容器c402上,并且抖动电容器cd2102被清零/复位。

在保持阶段期间,具有相位φ1_btst的输入开关404,具有相位φ1a的采样开关406和具有相位φ1的复位开关2104被打开。具有相位φ2的抖动注入开关2106闭合以将抖动电容器cd2102的第一极板连接到节点vr。具有相位φ2的转换开关2108闭合以将电容器c402的顶板连接到地,以将采样的输入传送到求和节点2120。可以在开关电容器网络中注入加法抖动,并将其添加到求和节点2120。因此,输入信号和附加抖动出现在开关电容器电路的求和节点2120(即,缓冲器-2206的输入)。

t/h电路2100,例如开关电容器网络和缓冲器-2206,在输出端作为vs-h保持采样电压(采样输入信号)加上注入的加性抖动。在该实施例中,缓冲器-1202的输出偏置点不需要与缓冲器-2206的输入偏置点兼容。图21中的输出vs-h是输入vin的反相版本在节点vr处加上加法抖动注入。

图22示出了根据本公开的一些实施例的示例性t/h电路2200,其示出了具有采样和抖动注入的又一示例性开关电容器网络。图22类似于图21,其中图22添加输出开关2202。样本相位和保持阶段操作与图21相同,但是在求和节点2120处提供附加开关(即,输出开关2202)。具有相位φ2的输出开关2202在采样阶段期间从缓冲器-2206的输入断开求和节点2120,即电容器c402的底板和电容器φ2的第二板。当输出开关2202打开时,输出开关2202可以将开关电容器网络与缓冲器-2206隔离(反之亦然)。具有相位φ2的输出开关2202在保持阶段期间将求和节点2120(即电容器c402的底板和电容器φ2的第二板)连接到缓冲器-2206的输入。输出开关2202因此将出现在求和节点2120处的输入信号和加性抖动传送到缓冲器-2206。如果使用附加抖动来校准输出开关2202的非线性,则输出开关2202不必为了线性而被自举。

图23示出了根据本公开的一些实施例的示例性t/h电路2300,其示出了具有采样和抖动注入的另一示例性开关电容器网络。类似于图21和22,在开关电容器网络中注入附加抖动,并且可以用于校准注入抖动的节点下游的电路,例如缓冲器-2206和跟随t/h电路2300的adc。类似图5,开关电容器网络具有用于对输入进行采样的电容器c502、用于接收来自缓冲器-1202的(缓冲的)输入的输入开关504、采样开关510和输出开关506。与图5不同的是,抖动注入开关电容器网络添加到开关电容器网络。抖动注入开关电容器网络被添加到开关电容器网络的求和节点2320,该求和节点2320位于缓冲器-2206的输入端,并且位于输出开关506的下游。抖动注入开关电容器网络包括抖动电容器cd2302、用于将抖动电容器cd2302的第一板(标记为“1”)连接到地的第一复位开关2306、用于将抖动电容器cd2302的第一极板连接到节点vr的抖动注入开关2304、将抖动电容器cd2302的第二板(标记为“2”)连接到地的第二复位开关2308、以及用于将抖动电容器cd2302的第二极板连接到求和节点2320的抖动转换开关2310。此外,添加转换开关2312以将电容器c502的底板连接到地。

在开关电容器网络中,使用缓冲器-2206的输入处的开关电容器网络中的抖动电容器cd2302注入在节点vr处提供的抖动电压电平。可以在节点vr处提供抖动电压电平。抖动可用于校准缓冲器-2206和跟随t/h电路2300的adc。抖动电容器cd2302的第二板(标记为“2”)在φ1(采样阶段)期间接地。抖动电容器的第二板在相位φ2(保持阶段)期间连接到求和节点2320。抖动电容器cd2102的第一板(标记为“1”)在φ1(采样阶段)期间接地。在φ2(保持阶段)期间,抖动电容器cd2102的第一板连接到节点vr。

在采样阶段期间,具有相位φ1_btst的输入开关504和具有相位φ1a的采样开关510闭合。输入开关504连接电容器c502的顶板以对输入信号(例如,对缓冲器-1202的输出进行采样)进行采样到电容器c502上。采样开关510将电容器c502的底板连接到地。输入开关504可以是自举开关(即,自举到缓冲输入)以实现良好的线性。具有相位φ1a的采样开关510被提前(在输入开关504在采样阶段结束时打开之前打开)以实现底板采样。具有相位φ1的第二复位开关2308闭合,并且在采样阶段开始时具有相位φ1a的第一复位开关2306也闭合。具有相位φ1a的第一复位开关2306被提前(在采样阶段结束时第二复位开关2308打开之前打开)以实现底板采样。当第一复位开关2306和第二复位开关2308分别闭合时,抖动电容器cd2302的第一板接地,抖动电容器cd2302的第二板接地。关闭第一复位开关2306和第二复位开关2308因此清除/复位抖动电容器cd2302。具有相位φ2的抖动注入开关2304、具有相位φ2的抖动转换开关2310、具有相位φ2_btst的输出开关506和具有相位φ2的转换开关2312在样品阶段期间打开。在采样阶段结束时,输入信号被采样到电容器c502上,并且抖动电容器cd2302被清零/复位。

在保持阶段期间,具有相位φ1_btst的输入开关504、具有相位φ1a的采样开关510、具有相位φ1a的第一复位开关2306和具有相位φ1的第二复位开关2308被打开。具有相位φ2的抖动注入开关2304闭合以将抖动电容器cd2302的第一板连接到节点vr。具有相位φ2的抖动转换开关2310闭合以将抖动电容器cd2306的第二板连接到求和节点2320以将抖动(或将抖动添加)转移到求和节点2320。输出开关506也闭合以连接顶部电容器502的板到求和节点2320。具有相位φ2的转换开关2312闭合以将电容器c502的底板连接到地,以将采样的输入传送到求和节点2320。因此,输入信号和加性抖动在开关电容器电路的求和节点2320处(即,缓冲器-2206的输入)出现。

t/h电路2300,例如开关电容器网络和缓冲器-2206,在输出端作为vs-h保持采样电压(采样输入信号)加上注入的加性抖动。在该实施例中,缓冲器-1202的输出偏置点优选地与缓冲器-2206的输入偏置点兼容。输出vs-h是输入vin的非反相版本加上在节点vr处注入的加性抖动。。

输出开关506可以可选地是自举开关,以实现良好的线性。与图21中的t/h电路2100相比,t/h电路2300可以具有两个自举开关(而不是仅一个),这可能更复杂和昂贵。然而,具有两个自举开关可以提供更好的隔离,并且如果需要,可以使用相同的缓冲器-2206来使用多于一个的采样网络(例如,以交错方式的多于一个的开关帽网络采样),实现更高的速度。

图24示出了根据本公开的一些实施例的示例性t/h电路2400,其示出了具有采样和抖动注入的另一示例性开关电容器网络。类似于图23,在开关电容器网络中注入附加抖动,并且可以用于校准注入抖动的节点下游的电路,例如缓冲器-2206和跟随t/h电路2400的adc。与图23的不同之处在于,在图23中,抖动注入开关电容器网络被添加到求和节点2420(其也是电容器c502的顶板),其在输出开关506的上游。具有相位φ2的抖动转换开关2310在保持阶段期间将抖动电容器cd2302的第二板连接到求和节点2420以将抖动添加到求和节点2420。具有相位φ2的输出开关506将电容器c502的顶板(其也是求和节点2420)连接到缓冲器-2206的输入。

通过在输出开关506的上游添加抖动,抖动可以用于校准输出开关506,并且可以避免使输出开关506被自举的需要。输出开关506不必是自举的,因为被注入的抖动可以用于校准输出开关506。如果确实输出开关506被自举,则可能不需要校准,因为输出开关506足够线性。如果输出开关506没有自举(例如,刚刚升压),如图24所示,则可以使用校准来解决输出开关506的非线性。

在一些实施例中,底板采样是可选的。当实施底板采样时,输入信号到电容器的采样以及抖动电容器的均匀清除/复位可以受益于减少的失真。

在一些实施例中,图中所示的输出开关2202和输出开关506可以与斩波器集成以注入乘法抖动(例如,如图8所示)。在一些实施例中,在图22-24中看到的输出开关2202和输出开关506可以与斩波器集成以在保持阶段期间实现编码,如关于多输入t/h电路所描述的。在一些实施例中,图21-24的输入开关404和输入开关504也可以与斩波器集成以在采样阶段期间实现编码,如关于多输入输入电路所描述的。

例子201是低功率跟踪和保持电路,低功率跟踪和保持电路包括:采样缓冲器;采样网络,用于将来自采样缓冲器的缓冲输入信号采样到电容器上,其中采样网络包括抖动电容器,用于在采样网络的求和节点处注入加性抖动;和保持缓冲器,用于从采样网络接收保持信号。

在例子202,例子201的低功率跟踪和保持电路可以选择地包括:与采样网络集成的斩波器,用于注入乘法抖动。

在例子203中,例子201或202的低功率跟踪和保持电路可以选择地包括:与采样网络集成的斩波器,用于将缓冲的输入信号乘以代码。

在例子204中,例子201-203中任一项的低功率跟踪和保持电路可任选地包括:包括开关电容器网络的采样网络,用于将来自采样缓冲器的缓冲输入信号采样到一个或多个电容器上。

在例子205,例子201-204中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括:输入开关,用于从采样缓冲器接收缓冲的输入信号;以及采样开关,用于在采样阶段将缓冲的输入信号采样到电容器上。

在例子206,例子201-205中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括耦合到求和节点的抖动注入开关电容器网络。

在例子207,例子201-206中任一项低功率跟踪和保持电路可任选地包括:抖动电容器连接到电容器板,在求和节点处对缓冲的输入信号进行采样。

在例子208,例子201-207中任一项的低功率跟踪和保持电路可任选地包括:抖动电容器在保持阶段期间连接到求和节点。

在例子209,例子201-208中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括第一开关,用于在采样阶段期间将抖动电容器的第一和第二极板连接到地。

在例子210,例子201-209中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括转换开关,用于连接电容器的板,在保持阶段期间将缓冲的输入信号采样到地。

在例子211,例子201-210中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括抖动转换开关,用于在保持阶段期间将抖动电容器的板连接到具有抖动电压电平的节点。

在例子212,例子201-211中任一项的低功率跟踪和保持电路可任选地包括:采样网络包括抖动注入开关,用于在保持阶段将抖动电容器的板连接到具有抖动电压电平的节点。

在例子213,例子201-212中任一项的低功率跟踪和保持电路,其中采样网络包括抖动转换开关,用于在保持阶段期间将抖动电容器的板连接到求和节点。

在例子214,例子201-213中任一项的低功率跟踪和保持电路可任选地包括:求和节点位于电容器的底板上,对缓冲的输入信号进行采样。

在例子215,例子201-214中任一项的低功率跟踪和保持电路可任选地包括:求和节点位于输出开关的下游,该输出开关将缓冲的输入信号和附加抖动传送到保持缓冲器。

在例子216,例子201-213中任一项的低功率跟踪和保持电路可任选地包括:求和节点位于输出开关的上游,该输出开关将缓冲的输入信号和附加的抖动传送到保持缓冲器。

例子217是一种对输入信号进行采样的方法,该方法包括:缓冲输入信号;在第一阶段,将缓冲的输入信号采样到采样网络中的电容器上并复位抖动电容器;在第二阶段期间,将缓冲的输入信号传送到求和节点,使用抖动电容器将加性抖动信号注入求和节点,并输出具有缓冲的输入信号和加性抖动信号的保持信号;缓冲所保持的信号以产生用于驱动一个或多个模数转换器的缓冲信号。

在例子218,例子217的方法可任选地包括:基于乘法抖动随机地截取采样网络中的缓冲输入信号。

在例子219,例子217或218的方法可任选地包括:基于代码序列将采样网络中的缓冲输入信号相乘。

例子220是低功率跟踪和保持电路,低功率跟踪和保持电路包括:采样缓冲器;采样网络,用于将来自采样缓冲器的缓冲输入采样到电容器上,并将缓冲的输入传送到求和节点,其中,采样网络包括抖动注入开关电容器网络,以向求和节点添加抖动;和保持缓冲器,用于从求和节点接收保持信号。

多输入adc的例子

一些多输入adc不使用夏季和单独的t/h电路或单独的采样保持电路来接收和组合多个输入。相反,这里描述的许多多输入adc利用分离t/h电路来容纳和多路复用多个输入,其中信号通过采样电容的电荷再分配而组合(不需要加法器)。具有单独的全t/h电路会消耗更多功率。添加多个输入信号(可能具有不同频率)的加法器可能会产生聚合信号,这将需要具有非常宽动态范围的量化器。利用分离t/h电路中的扩频编码,可以在多输入adc的前端电路中高效且有效地多路复用信号。

例子301是多输入模数转换器(adc),包括:并联开关电容器网络,其中:每个并联开关电容器网络包括用于使用相应的代码序列对相应的输入信号进行编码的电路;和并联开关电容器网络通过所述并联开关电容器网络中的采样电容器的电荷再分配在公共节点处组合编码的输入信号;和量化器,基于所述公共节点处的多路复用编码的信号产生数字输出信号。

在例子301中,例子301的多输入adc可任选地包括:并联采样缓冲器,在相应的缓冲的输入信号被采样到所述并联开关电容器网络中的相应采样电容器之前,缓冲相应的输入信号。

在例子303中,例子301或302的多输入adc可任选地包括:保持缓冲器,在缓冲的多路复用编码的信号被所述量化器数字化之前缓冲所述公共节点处的多路复用编码的信号。

在例子304中,例子301-303中任一项所述的多输入adc可任选地包括:并联解码器,使用所述相应的代码序列将来自所述量化器的数字输出信号解复用为单独的数字输出信号。

在例子305中,例子301-304中任一项所述的多输入adc可任选地包括:使用相应的代码序列对相应的输入信号编码的电路包括集成在给定的并联开关电容器网络内的斩波电路。

在例子306中,例子301-305中任一项所述的多输入adc可任选地包括:并联开关电容器网络中的每一个包括多时间交错的采样网络。

在例子307中,例子306-306中任一项所述的多输入adc可任选地包括:所述并联开关电容器网络中的每一个包括实现扩频因子的并联采样电容器,其中扩频因子是保持率和采样率之间的比值。

在例子308中,例子301-307中任一项所述的多输入adc可任选地包括:并联开环跟踪和保持电路,向相应的并联开关电容器网络提供相应的保持信号。

在例子309中,例子308所述的多输入adc可任选地包括:所述相应的并联开关电容器网络对所述相应的保持信号进行上采样以实现扩频因子;和所述扩频因子是保持率和采样率之间的比值。

在例子310中,例子301-309中任一项所述的多输入adc可任选地包括:峰值检测器,检测所述相应的输入信号的相应信号电平。

在例子311中,例子310所述的多输入adc,其中所述峰值检测器将相应的标志输出到驱动所述多输入adc的外部电路以执行自动增益控制。

在例子312中,例子310或311所述的多输入adc还包括:可变增益放大器,放大所述公共节点处的多路复用编码的信号;其中所述峰值检测器控制所述可变增益放大器的增益。

例子313是一种用于在模数转换器中多路复用输入的方法,该方法包括:在相应的并联信号路径中使用相应的代码序列编码相应的输入信号;通过所述并联信号路径中的并联采样电容器的电荷再分配来复用编码的输入信号;和通过量化器将多路复用的编码输入信号转换为数字输出信号。

在例子314中,例子313所述的方法可任选地包括:使用所述相应的代码序列将来自所述量化器的数字输出信号多路分解成单独的数字输出信号。

在例子315中,例子313或314所述的方法可任选地包括:编码给定的输入信号包括基于给定的代码序列的值串换差分信号路径。

在例子316中,例子313-315中任一项所述的方法可任选地包括:在相应的并联开关电容器网络中,将相应的输入信号取样到相应的并联采样电容器上。

在例子317中,例子313-316中任一项所述的方法可任选地包括:在转换多路复用编码的输入信号之前缓冲所述多路复用编码的输入信号。

例子318是多输入多输出模数转换器,包括:并联通道,采样相应的输入信号并编码所述相应的输入信号;公共节点,通过所述并联通道中的采样电容器的电荷再分配来复用编码的输入信号;模数转换器,将所述多路复用编码的信号转换为数字输出信号;和并联解复用器,解复用所述数字输出信号。

在例子319中,例子318所述的多输入多输出模数转换器可任选地包括:并联峰值检测器,检测所述相应的输入信号的信号电平并调整相应的输入信号的相应增益。

在例子320中,例子318或319所述的多输入多输出模数转换器可任选地包括:用于对所述并联通道中的相应的输入信号进行编码的编码方案可配置为适合以下一个或多个:所述多输入多输出模数转换器的信号条件和要求。

例子1001是一种多输入adc,包括并联开关电容器网络和用于产生数字输出的量化器,其中每个开关电容器网络包括用于使用相应的正交伪随机数序列对相应的输入信号进行编码的电路,并联开关电容器网络通过并联开关电容器网络中的采样电容器的电荷再分配在节点处组合编码的输入信号。

在例子1002中,例子101的多输入adc还可以包括多个并联采样缓冲器,用于在将相应的缓冲输入信号采样到相应的并联开关电容器网络中的采样电容器之前缓冲相应的输入信号。

在例子1003中,例子101或102的多输入adc还可以包括保持缓冲器,用于在节点处缓冲多路复用信号,并向量化器提供缓冲的多路复用信号,用于数字化缓冲的多路复用信号。

在例子1004中,例子101-103中任一个的多输入adc还可以包括并联解码器,用于使用相应的正交伪随机数序列将数字输出解复用成单独的数字输出。

在例子1005中,例子101-104中任一个的多输入adc还可以包括用于对在保持阶段期间执行编码的相应的输入信号进行编码的电路。

在例子1006中,例子101-104中任一个的多输入adc还可以包括用于对在采样阶段期间执行编码的相应的输入信号进行编码的电路。

在例子1007中,例子101-106中任一项的多输入adc还可以包括用于对包括斩波电路的相应的输入信号进行编码的电路。

在例子1008中,例子101-107中任一项的多输入adc还可以包括执行非反相采样的并联开关电容器网络。

在例子1009中,例子101-108中任一项的多输入adc还可以包括执行反相采样的并联开关电容器网络。

在例子1010中,例子101-109中任何一个的多输入adc还可以包括执行底板采样的并联开关电容器网络。

在例子1011中,例子101-110中任何一个的多输入adc还可以包括具有多时间交错的采样网络的并联开关电容器网络。

在例子1012中,例子101-111中任一个的多输入adc还可以包括具有实现扩频因子的并联采样电容器的并联开关电容器网络,并且扩频因子是保持率和采样率之间的比率。

在例子1013中,例子101-112中任何一个的多输入adc还可以包括并联开环跟踪和保持电路,用于向相应的并联开关电容器网络提供相应的保持信号,并联开关电容器网络对所保持的信号进行上采样以实现扩频因子,并且扩频因子是保持率和采样率之间的比率。

在例子1014中,例子101-113中任一个的多输入adc还可以包括用于检测输入信号的相应信号电平的峰值检测器。

在例子1015中,例子114的多输入adc,其中相应的峰值检测器将标志/位输出到驱动多输入adc的外部电路以执行自动增益控制。

在例子1016中,例子114或115的多输入adc,其中相应的峰值检测器将标志/比特输出到可变增益放大器,放大节点处的多路复用信号。

有利地,多输入adc的各种实施例可以用在多输入多输出(mimo)应用和多频带接收器中。大规模mimo系统和多频带需求可能带来可扩展性挑战。这些应用可受益于多输入,多输出adc能够高效且有效地多路复用多个输入。编码方面为5g和大规模mimo提供空间分集预编码。在5g和大规模mimo的背景下,空间复用可以用于使用特定定义的代码在空间上复用信号。多输入多输出adc中的电路可以很容易地适应于使用特定定义的代码在t/h电路中(即,在并联开关电容器网络中)空间复用信号并对数字域中的信号进行解复用。此外,多输入adc可灵活分配adc容量,并可更有效地利用通道容量。

代码调制可用于在同一adc中多路复用多个输入,同时对输入进行过采样。它将采样率fs1与量化率fs2解耦。与代码调制和扩频编码相关的优点可包括以下任何一个或多个:

adc的动态范围要求随着n的平方根(n是扩频因子)而增加。

利用扩频编码,整个系统的动态范围和噪声频谱密度提高了10logn(n是扩频因子)。

偶数阶失真得到改善。

可以对输入信号进行过采样(fs2>fs1)。

如果n=4,则整个adc的总动态范围/噪声频谱密度优于6db。因此,存在6db的灵活性/可重配置性范围。换句话说,可以灵活地分配动态范围(10logn)。

多输入adc可以从单adc到n通道adc进行重新配置(通道数可以配置)。

编码方案可以用于其他类型的编码,例如:大规模mimo中的空间复用预编码。

多输入adc架构可以缓解采用多频段接收机的一些障碍:高效聚合、adc动态范围、agc以及谐波引起的带间干扰。

可以动态分配每个输入的增益,以更好地利用adc和通道容量。当扩频编码用于多路复用多个输入时,可以根据信号条件和/或应用要求动态调整各个输入的增益。可以调整输入的各个增益,以更有效地利用adc的信道容量和/或动态范围。使用峰值检测器(例如,如图19所示),可以调整各个输入的增益,和/或可以调整多路复用信号的增益。

可以通过编程方式或使用软件关闭多输入adc的输入。例如,可以利用t/h电路中的信道子集,而以编程方式关闭其余信道。在特殊情况下,多输入adc可以接收单个模拟输入信号。可以关闭编码,并且可以关闭t/h电路中的其他未使用的通道。

所使用的编码方案可以从多个编码方案中选择,或者被调整以适应信号条件和/或应用的要求。

变化和实施

例子a是一种装置,包括用于实现/执行本文所述的任何一种方法的装置。

图21-24中所示并由例子201-220和c示出的附加抖动注入的替代实施方式是互补的,并且可以以适当的方式与关于各种t/h电路例子描述的特征组合,包括在例子1-9、例子101-103中说明的一个或更多的特征。图21-24中所示并由例子201-220和c示出的附加抖动注入的替代实施方式是互补的,并且可以以适当的方式与关于示例性多输入adc的各种t/h输入电路的例子描述的特征组合,包括在例子301-320和1001-1016中示出的一个或多个特征。

本公开还设想了利用本文的教导在无sha的adc(没有采样和保持放大器的adc)中使用的其他结构。然而,它们可能比本文描述的实施例效率低。

这里,开关(例如,图中所示的开关)代表可以被控制以传导电流或不传导电流的电子电路。实际上,可以使用晶体管来实现开关。通过适当地偏置晶体管,晶体管可以传导电流或不传导电流(分别“接通”或“断开”)。当开关闭合或“接通”时,电流导通以完成电路路径。当开关打开或“关闭”时,电流不导通,电路路径打开。开关可以有效地将电路的一部分连接到电路的另一部分,或者将电路的一部分断开到电路的另一部分。

注意,上面参考附图讨论的活动适用于涉及处理模拟信号并使用一个或多个adc将模拟信号转换成数字数据的任何集成电路。在某些情况下,本文讨论的特征通常涉及adc,包括例如各种类型的adc,包括流水线adc、δ-σadc、逐次逼近寄存器adc、多级adc、时间交错adc、随机时间交错adc等。换句话说,量化器可以基于不同的adc架构来实现。

这些特性对于高速adc特别有用,其中输入频率在千兆赫兹范围内相对较高。adc可应用于医疗系统、科学仪器、无线和有线通信系统(尤其是需要高采样率的系统)、雷达、工业过程控制、音频和视频设备、仪器仪表以及其他使用adc的系统。高速adc提供的性能水平特别有利于高速通信、医疗成像、合成孔径雷达、数字波束形成通信系统、宽带通信系统、高性能成像和高级测试/测量系统(示波器)等高要求市场中的产品和系统。

本公开涵盖可以执行本文描述的各种方法的装置。这些装置可包括附图所示和本文所述的电路。各种装置的部件可包括执行本文所述功能的电子电路。该电路可以在模拟域、数字域或混合信号域中操作。在一些情况下,装置的一个或多个部分可以由专门配置用于执行本文描述的功能的处理器提供(例如,控制相关功能、定时相关功能)。在某些情况下,处理器可以是带有adc的片上处理器。处理器可以包括一个或多个专用组件,或者可以包括可编程逻辑门,其被配置为执行本文描述的功能。在一些实例中,处理器可以被配置为通过执行存储在非暂时性计算机介质上的一个或多个指令来执行本文描述的功能。

在一个例子实施例中,附图的任何数量的组件可以在相关电子设备的板上实现。该板可以是通用电路板,其可以保持电子设备的内部电子系统的各种组件,并且还提供用于其他外围设备的连接器。更具体地,电路板可以提供电连接,系统的其他部件可以通过电连接进行电气通信。任何合适的处理器(包括数字信号处理器、微处理器、支持芯片组等)、计算机可读的非暂时性存储器元件等可以基于特定的配置需求、处理需求、计算机设计等适当地耦合到板。其他组件,例如外部存储器、附加传感器用于音频/视频显示器的控制器和外围设备可以作为插入式卡,通过电缆或集成到板本身中而附接到板上。在各种实施例中,本文描述的功能可以以仿真形式实现为在以支持这些功能的结构布置的一个或多个可配置(例如,可编程)元件内运行的软件或固件。提供仿真的软件或固件可以在非暂时性计算机可读存储介质上提供,该非暂时性计算机可读存储介质包括允许处理器执行那些功能的指令。

在另一个例子实施例中,附图的组件可以被实现为独立模块(例如,具有相关组件和被配置为执行特定应用或功能的电路的设备)或者被实现为插件模块到电子设备的专用硬件中。注意,本公开的特定实施例可以部分地或整体地容易地包括在片上系统(soc)封装中。soc表示将计算机或其他电子系统的组件集成到单个芯片中的集成电路。它可能包含数字、模拟、混合信号和rf功能:所有这些功能都可以在单芯片基板上提供。其他实施例可以包括多芯片模块(mcm),其中多个单独的ic位于单个电子封装内并且被配置为通过电子封装彼此紧密地交互。在各种其他实施例中,校准功能可以在专用集成电路(asic)、现场可编程门阵列(fpga)和其他半导体芯片中的一个或多个硅芯中实现。

还必须注意,本文概述的所有规范、尺寸和关系(例如,处理器的数量、逻辑操作等)仅出于例子和教学的目的而提供。在不脱离本公开的精神或所附权利要求(如果有的话)或本文所述的例子的范围的情况下,可以显着地改变这样的信息。该规范仅适用于一个非限制性例子,因此,它们应该如此解释。在前面的描述中,已经参考特定处理器和/或组件布置描述了实例。在不脱离所附权利要求(如果有的话)或本文所述的例子的范围的情况下,可以对这些实施例进行各种修改和改变。因此,说明书和附图应被视为说明性的而非限制性的。

注意,对于本文提供的众多例子,可以根据两个、三个、四个或更多个电子组件或部件来描述交互。然而,这仅仅是出于清楚和仅限例子的目的而进行的。应该理解,系统可以以任何合适的方式合并。沿着类似的设计替代方案,附图中的任何所示组件、模块、块和元件可以以各种可能的配置组合,所有这些配置显然都在本说明书的宽范围内。在某些情况下,仅通过参考有限数量的电气元件来描述给定流程集的一个或多个功能可能更容易。应当理解,附图及其教导的电路易于扩展,并且可以容纳大量部件,以及更复杂/复杂的布置和配置。因此,所提供的例子不应限制范围或抑制可能应用于无数其他架构的电路的广泛教导。

注意,在本说明书中,对“一个实施例”、“例子实施例”、“实施例”、“另一个实施例”、“一些实施例”、“各种实施例”、“其他实施例”、“替代实施例”等中包括的各种特征(例如,元件、结构、模块、组件、步骤、操作、特性等)的引用旨在表示任何这样的特征包括在本公开的一个或多个实施例中,但是可以或可以不必在相同的实施例中组合。同样重要的是要注意,这里描述的功能仅示出了可由图中所示的系统/电路执行或在其内执行的一些可能功能。可以在适当的情况下删除或移除这些操作中的一些,或者可以在不脱离本公开的范围的情况下显着地修改或改变这些操作。此外,这些操作的时间可能会大大改变。为了例子和讨论的目的,提供了前面的操作流程。本文描述的实施例提供了实质的灵活性,因为可以提供任何合适的布置、时间顺序、配置和定时机制而不脱离本公开的教导。本领域技术人员可以确定许多其他改变、替换、变化和修改,并且本公开涵盖落入所附权利要求或本文所述例子的范围内的所有这些改变、替换、变化和修改。注意,上述装置的所有可选特征也可以关于本文描述的方法或过程来实现,并且例子中的细节可以在一个或多个实施例中的任何地方使用。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1