技术总结
本实用新型公开了一种用于高速多路接口总线的差分时钟树电路。本用于高速多路接口总线的差分时钟树电路具有低抖动、结构简单、可以级联和抗噪声能力强的特点,还可以高速时钟的长距离传输。本实用新型高度对称的全模拟差分时钟树电路,具有低抖动、结构简单、可以级联,抗噪声能力强,可以高速时钟的长距离传输。基于该差分时钟树电路形成的级联电路则为全差分结构,差分结构成对出现,对噪声的抑制能力强;其次,差分时钟树电路采用的结构是差分输入/输出的结构形式,可实现级联;再次,采用场效应管偏置供电,可以屏蔽电源以及地上的噪声,实现低抖动特性;最后,采用晶体管的集电极串联电阻降低差分信号的摆幅,驱动能力强,可实现长距离的传输。
技术研发人员:郝允熙;陈纲
受保护的技术使用者:高科创芯(北京)科技有限公司
技术研发日:2018.02.08
技术公布日:2018.09.18