一种CMOS毫米波超宽带并联非对称单刀双掷开关的制作方法

文档序号:20910070发布日期:2020-05-29 12:59阅读:185来源:国知局
一种CMOS毫米波超宽带并联非对称单刀双掷开关的制作方法

本实用新型属于射频集成电路技术领域,特别是指一种cmos毫米波超宽带并联非对称单刀双掷开关。



背景技术:

开关电路通常分为接收支路(即rx支路)和发射支路(即tx支路),它们通过时分方式共享同一个天线(即ant)。当tx支路被使能时,被功率放大器放大后的高频信号通过天线发射出去。反之,当rx支路被使能,ant接收来的微弱信号进入到低噪声放大器被放大。

通常,衡量开关的性能指标有插入损耗、隔离度、匹配和线性度等。cmos开关的插入损耗、隔离度和匹配性能可以直接通过s参数来衡量。虽然设计开关时需要同时兼顾低插入损耗和高隔离度,但受设计工艺的限制,通常情况下低插入损耗和高隔离度是一对矛盾的指标,难以同时达到最优的极限目标,所以设计中需要进行两者性能的折中。

目前,现有技术中有如下几种结构的开关电路:

1)并联对称结构的cmos开关电路,由jinhe,yong-zhongxiong,yuepingzhang在tmtt2012,第3113-3119页中的“analysisanddesignof60-ghzspdtswitchin130-nmcmos”中提出。该cmos开关收发支路都由靠近收发端口的并联nmos晶体管和串联电感组成,由于信号通路上仅有电感和晶体管的寄生电容,因此可以获得较小的插入损耗,但并联晶体管的使用限制了开关的线性度。

2)申请号为cn201510610884.7的中国专利公开了“一种cmos开关电路”。该开关以串联-并联晶体管作为基本单元采用镜像对称的结构,实现了插入损耗和隔离度的良好折中,端口匹配通过靠近端口的串联电感实现。但该专利中没有给出指出所提出的结构具有的线性性能。

3)申请号为cn201711391949.9的中国专利公开了“一种用于射频收发切换的单刀双掷开关”。该开关具有一定的增益,但是增益是以功耗为代价的。此外,有源结构与无源结构相比在匹配和线性度方面都有天然的劣势。

4)申请号为cn201420836482.x的中国专利公开了“一种p波段单刀双掷开关”,其利用晶体管、电阻和电容实现了p波段专用设计,因此,该结构的开关不适用于高频特别是毫米波频段工作。

5)申请号为cn201720859947.7的中国专利公开了“一种dc-20ghz吸收式单刀双掷开关”,其采用了多级串联-并联级联的方案,收发支路镜像对称。多级级联有利于隔离度和端口匹配设计,但是正如该专利中所提到的那样,多级级联需要在插入损耗和隔离度之间进行折中,甚至需要进一步考虑线性度。另外,当开关靠近天线端用于接收和发射通道的切换时,由于接收通道更关注噪声性能,发射通道更关心输出功率,此时,收发支路采用相同的结构往往不能满足应用需求。

综上所述,现有技术在cmos工艺和毫米波超宽带的条件下,无法同时兼顾接收通道低噪声和发射通道高线性的设计要求,从而制约了整个相控阵系统的性能指标。



技术实现要素:

有鉴于此,本实用新型提出了一种cmos毫米波超宽带并联非对称单刀双掷开关,其采用收发支路差异化的设计方案,构造了一种非对称的电路结构,能够满足收发通道对开关收发支路的不同要求。

为了实现上述目的,本实用新型采用的技术方案为:

一种cmos毫米波超宽带并联非对称单刀双掷开关,包括第一~第三nmos晶体管m1、m2、m3,第一~第三片上电阻器r1、r2、r3,第一~第三片上电感器l1、l2、l3,片上电容器c,射频信号接收端口rx,射频信号发射端口tx,天线端口ant,第一、第二控制端口,以及接地端口gnd;

所述的第一片上电感器l1、片上电容器c、天线端口ant以及接地端口gnd一起组成ant支路;其中,第一片上电感器l1的一端与片上电容器c的一端连接,第一片上电感器l1的另一端连接到天线端口ant,片上电容器c的另一端连接到接地端口gnd;

所述的第一、第二nmos晶体管m1、m2与第一、第二片上电阻器r1、r2,第二片上电感器l2,第一控制端口,射频信号发射端口tx,以及接地端口gnd一起组成tx支路;其中,射频信号发射端口tx与第一nmos晶体管m1的漏极相连,第一nmos晶体管m1的源极与第二nmos晶体管m2的漏极相连,第二nmos晶体管m2的源极与接地端口gnd连接,第一nmos晶体管m1的栅极连接到第一片上电阻器r1的一端,第二nmos晶体管m2的栅极连接到第二片上电阻器r2的一端,第一、第二片上电阻器r1、r2的另一端均连接到第一控制端口,第二片上电感器l2跨接在射频信号发射端口tx以及第一片上电感器l1与片上电容器c的连接点之间;

所述的第三nmos晶体管m3与第三片上电阻器r3、第三片上电感器l3、第二控制端口、射频信号接收端口rx以及接地端口gnd一起组成rx支路;其中,第三nmos晶体管m3的漏极连接到射频信号接收端口rx,第三nmos晶体管m3的栅极与第三片上电阻器r3的一端相连,第三片上电阻器r3的另一端连接到第二控制端口,第三nmos晶体管m3的源极与接地端口gnd连接,第三片上电感器l3跨接在射频信号接收端口rx以及第一片上电感器l1与片上电容器c的连接点之间;

所述第一控制端口和第二控制端口分别为一正一负。

本实用新型采用上述技术方案所取得有益效果在于:

1、相比对称开关,本实用新型所提出的cmos毫米波超宽带并联非对称单刀双掷开关设计灵活性更高,能够很好地适应收发通道版图不对称的实际应用场景。

2、采用本实用新型,可以对tx支路和rx支路进行单独优化,使tx支路同时具有低损耗和高线性度而不对rx支路的损耗产生较大影响。

附图说明

图1是本实用新型实施例中一种cmos毫米波超宽带并联非对称单刀双掷开关的电路图。

图2是图1开关在tx支路使能、rx支路关闭情况下的s-参数仿真曲线图。

图3是图1开关在tx支路使能、rx支路关闭情况下的输入1db压缩点仿真曲线图。

图4是图1开关在rx支路使能、tx支路关闭情况下的s-参数仿真曲线图。

具体实施方式

下面结合附图和具体实施方式对本实用新型进行详细描述。

一种cmos毫米波超宽带并联非对称单刀双掷开关,包括第一~第三nmos晶体管,第一~第三片上电阻器,第一~第三片上电感器,片上电容器,射频信号接收端口,射频信号发射端口,天线端口,第一、第二控制端口,以及接地端口;

所述的第一片上电感器、片上电容器、天线端口以及接地端口一起组成ant支路;其中,第一片上电感器的一端与片上电容器的一端连接,第一片上电感器的另一端连接到天线端口,片上电容器的另一端连接到接地端口;

所述的第一、第二nmos晶体管与第一、第二片上电阻器,第二片上电感器,第一控制端口,射频信号发射端口,以及接地端口一起组成tx支路;其中,射频信号发射端口与第一nmos晶体管的漏极相连,第一nmos晶体管的源极与第二nmos晶体管的漏极相连,第二nmos晶体管的源极与接地端口连接,第一nmos晶体管的栅极连接到第一片上电阻器的一端,第二nmos晶体管的栅极连接到第二片上电阻器的一端,第一、第二片上电阻器的另一端均连接到第一控制端口,第二片上电感器跨接在射频信号发射端口以及第一片上电感器与片上电容器的连接点之间;

所述的第三nmos晶体管与第三片上电阻器、第三片上电感器、第二控制端口、射频信号接收端口以及接地端口一起组成rx支路;其中,第三nmos晶体管的漏极连接到射频信号接收端口,第三nmos晶体管的栅极与第三片上电阻器的一端相连,第三片上电阻器的另一端连接到第二控制端口,第三nmos晶体管的源极与接地端口连接,第三片上电感器跨接在射频信号接收端口以及第一片上电感器与片上电容器的连接点之间。

其中,第一控制端口和第二控制端口分别为一正一负,例如,第一控制端口为正极、第二控制端口为负极,或者第一控制端口为负极、第二控制端口为正极。

图1给出了一种cmos毫米波超宽带并联非对称单刀双掷开关的电路图。该开关包括:正负两个收发选择控制端口vc+、vc-,射频信号接收端口rx,射频信号发射端口tx,天线端口ant,一个电容器c,三个电感器l1、l2、l3,三个电阻器r1、r2、r3,三个nmos晶体管m1、m2、m3。

如图1所示,ant支路包括电感器l1和电容器c,其中电感器l1与电容器c串联连接,电感器l1的另一端连接到ant端口,电容器c的另一端连接到地;tx支路包括nmos晶体管m1、m2,电阻器r1、r2和电感器l2,其中,两个nmos晶体管m1、m2组成cascode单元,具体来说,tx端口与nmos晶体管m1的漏极相连,nmos晶体管m1的源极与nmos晶体管m2的漏极相连,nmos晶体管m1、m2的栅极分别与电阻器r1、r2的一端相连,电阻器r1的另一端与电阻器r2的另一端相连后连接到控制端口vc+,nmos晶体管m2的源极接地,电感器l2跨接在tx端口以及电感器l1和电容器c的连接点之间;rx支路包括nmos晶体管m3,电阻器r3和电感器l3,其中rx端口与nmos晶体管m3的漏极相连,nmos晶体管m3的栅极与电阻器r3的一端相连,电阻器r3的另一端连接到控制端口vc-,nmos晶体管m3的源极接地,电感器l3跨接在tx端口以及电感器l1和电容器c的连接点之间。

从图1可以看出,该cmos毫米波超宽带并联非对称单刀双掷开关的tx支路以cascode并联晶体管作为基本设计单元,而rx支路以单并联晶体管作为基本设计单元。tx支路的cascode并联单元设计方案能够提升tx支路的线性度、降低插入损耗。rx支路单晶体管并联方案能够提升tx支路与rx支路之间的隔离度。电感器l1和电容器c用于调节ant端口的匹配。电感l2、l3的用于调节开关的工作频率和收发端口匹配。晶体管栅极串联电阻器r1~r3的作用是阻断信号通过栅源和栅漏的泄漏通道。

图2是图1电路在tx支路使能(vc+=1.3v)、rx支路关闭(vc-=0v)情况下的s-参数仿真曲线图。其中的电感、电容代入了电磁场仿真的数据。从仿真结果可以看出,在26~36ghz频段内,tx到ant端口的插入损耗小于1.7db,ant端口匹配性能小于-13db,tx端口匹配性能小于-14db,tx到rx端口的隔离度大于19db。

图3是图1电路在tx支路使能(vc+=1.3v)、rx支路关闭(vc-=0v)情况下对称开关与非对称开关的输入1db压缩点仿真曲线图,它反映了开关的线性性能。从图3可以看出,在26~36ghz频段内非对称并联开关tx端口的输入1db压缩点大于18.2dbm,对称并联开关(图1中将rx支路复制到tx支路的情况)tx端口的输入1db压缩点在11.4~13.5之间。该结果证实了非对称并联开关能够明显提升开关的线性性能。

图4是图1电路在tx支路关闭(vc+=0v)、rx支路使能(vc-=1.3v)情况下的s-参数仿真曲线图。从仿真结果可以看出,在26~36ghz频段内,rx到ant端口的插入损耗小于2.5db,ant端口匹配性能小于-10.7db,rx端口匹配性能小于-17.6db。

图2和图4仿真结果的差异性证实了该cmos毫米波非对称单刀双掷开关电路是有效的。

总之,本实用新型能够有效降低tx支路的损耗、提升tx支路的线性度有利于tx通道的功率传输,可用于毫米波超宽带相控阵系统前端实现高集成度、高性能的收发切换。

需要理解的是,上述对于本专利具体实施方式的叙述仅仅是为了便于本领域普通技术人员理解本专利方案而列举的示例性描述,并非暗示本专利的保护范围仅仅被限制在这些个例中,本领域普通技术人员完全可以在对本专利技术方案做出充分理解的前提下,以不付出任何创造性劳动的形式,通过对本专利所列举的各个例采取组合技术特征、替换部分技术特征、加入更多技术特征等等方式,得到更多的具体实施方式,所有这些具体实施方式均在本专利权利要求书的涵盖范围之内,因此,这些新的具体实施方式也应在本专利的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1