多路恒流驱动电路及多路恒流驱动装置的制作方法

文档序号:21991255发布日期:2020-08-25 19:31阅读:来源:国知局

技术特征:

1.一种多路恒流驱动电路,其特征在于,所述多路恒流驱动电路包括:通讯电路、控制电路和可调恒流驱动电路;

其中,所述控制电路分别与所述通讯电路和所述可调恒流驱动电路连接;

所述通讯电路,用于在接收上位机发送的指令信号时,对所述指令信号进行信号转换,获得转换信号,并将所述转换信号发送至所述控制电路;

所述控制电路,用于根据所述转换信号生成控制信号,并将所述控制信号发送至所述可调恒流驱动电路;

所述可调恒流驱动电路,用于根据所述控制信号对多路恒流通道的开通和关闭分别进行控制。

2.如权利要求1所述的多路恒流驱动电路,其特征在于,所述通讯电路包括:通信模块和串口模块;

所述通信模块,用于接收上位机发送的指令信号,对所述指令信号进预处理获得待转换信号,并将所述待转换信号传输至所述串口模块;

所述串口模块,用于根据所述控制电路对应的识别信号类型对所述待转换信号进行信号转换,获得转换信号,并将所述转换信号发送至所述控制电路。

3.如权利要求2所述的多路恒流驱动电路,其特征在于,所述通信模块包括:连接器、第一磁珠、第一阻抗匹配预留电阻、第二阻抗匹配预留电阻和保险丝;

所述串口模块包括:转接芯片、第一电容、第二电容、第三电容、第四电容和第一晶振;

其中,所述连接器的第一输出端与所述第一磁珠的第一端连接,所述第一磁珠的第二端与所述保险丝的一端连接,所述保险丝的另一端与所述转接芯片的供电电压端连接;

所述连接器的第二输出端与所述第一阻抗匹配预留电阻的一端连接,所述第一阻抗匹配预留电阻的另一端与所述转接芯片的第一信号端连接;

所述连接器的第三输出端与所述第二阻抗匹配预留电阻的一端连接,所述第二阻抗匹配预留电阻的另一端与所述转接芯片的第二信号端连接;

所述连接器的第四输出端接地;

所述第一电容的第一端与所述转接芯片的供电电压端连接,所述第一电容的第二端接地;所述第二电容的一端与所述转接芯片的电源电压端连接,所述第二电容的另一端接地;所述第一晶振的第一端分别与所述转接芯片的晶振输入端和所述第三电容的一端连接,所述第三电容的另一端接地;所述第一晶振的第二端分别与所述转接芯片的晶振输出端和所述第四电容的一端连接,所述第四电容的另一端接地。

4.如权利要求1所述的多路恒流驱动电路,其特征在于,所述控制电路包括:主控芯片;

所述主控芯片,还用于根据所述转换信号生成控制信号,并基于串行外设接口通讯协议通过预设引脚将所述控制信号发送至所述可调恒流驱动电路。

5.如权利要求4所述的多路恒流驱动电路,其特征在于,所述控制电路还包括:时钟信号模块和信号上拉模块;

所述时钟信号模块,用于为所述主控芯片提供时钟信号;

所述信号上拉模块,用于对所述主控芯片的复位信号进行信号上拉;

其中,所述时钟信号模块包括第二晶振、第五电容和第六电容,所述第二晶振的第一端分别与所述主控芯片的反相放大输出端和所述第五电容的一端连接,所述第五电容的另一端接地,所述第二晶振的第二端分别与所述主控芯片的反相放大输入端和所述第六电容的一端连接,所述第六电容的另一端接地;

所述信号上拉模块包括上拉电阻和旁路电容,所述上拉电阻的第一端与所述主控芯片的供电电压端连接,所述上拉电阻的第二端与所述主控芯片的复位端连接,所述旁路电容的一端与所述上拉电阻的第二端连接,所述旁路电容的另一端接地。

6.如权利要求5所述的多路恒流驱动电路,其特征在于,所述控制电路还包括:去耦电容模块、供电指示模块和通讯指示模块;

所述供电指示模块,用于对所述主控芯片的供电信息和所述主控芯片所连接外部电源的供电信息进行显示;

所述通讯指示模块,用于对所述上位机与所述通讯电路的数据通信结果进行显示,所述数据通信结果包括通讯成功和通讯失败;

其中,所述去耦电容模块包括第一去耦电容单元和第二去耦电容单元,所述第一去耦电容单元的第一端与所述主控芯片的模拟电源端连接,所述第一去耦电容单元的第二端接地,所述第二去耦电容单元的第一端与所述主控芯片的供电电压端连接,所述第二去耦电容单元的第二端接地;

所述供电指示模块包括第一指示单元、第二指示单元、第一电阻和第二电阻,所述第一指示单元通过所述第一电阻与所述主控芯片的串行输出端连接,所述第二指示单元通过所述第二电阻与所述主控芯片的模拟电源端连接;

所述通讯指示模块包括第一通讯指示单元和第二通讯指示单元,所述第一通讯指示单元的一端与所述主控芯片的供电电压端连接,所述第一通讯指示单元的另一端与所述主控芯片的数据接收端连接,所述第二通讯指示单元的一端与所述主控芯片的供电电压端连接,所述第二通讯指示单元的另一端与所述主控芯片的数据发送端连接。

7.如权利要求1所述的多路恒流驱动电路,其特征在于,所述可调恒流驱动电路包括:电源去耦模块、磁珠模块、电位器模块和驱动芯片模块;

所述驱动芯片模块分别与所述电源去耦模块、所述磁珠模块以及所述电位器模块连接;

其中,所述电源去耦模块,用于对输出至所述驱动芯片模块的电源信号进行噪声滤除;

所述磁珠模块,用于对模拟信号地和数字信号地进行隔离;

所述驱动芯片模块,用于根据所述电位器模块的当前电阻值对多路恒流通道的恒流值进行调节;

其中,所述电源去耦模块的一端与所述驱动芯片模块的工作电压端连接,所述电源去耦模块的另一端与所述磁珠模块的模拟信号地连接;

所述磁珠模块包括第二磁珠和第三磁珠,所述第二磁珠的一端与所述第三磁珠的第一端连接,所述第二磁珠的另一端连接保护地,所述第三磁珠的第一端连接数字信号地,所述第三磁珠的第二端连接模拟信号地;

所述电位器模块包括调节电阻和调节电位器,所述调节电阻的第一端与所述驱动芯片模块中调节恒流值的电阻输入端连接,所述调节电阻的第二端连接模拟信号地,所述调节电位器的一端与所述调节电阻的第一端连接,所述调节电位器的另一端与所述调节电阻的第二端连接。

8.如权利要求7所述的多路恒流驱动电路,其特征在于,所述驱动芯片模块包括:第一驱动芯片和第二驱动芯片;

所述第一驱动芯片和所述第二驱动芯片均与所述控制电路的预设引脚连接,所述第一驱动芯片的并行数据输出端与所述第二驱动芯片的串行数据输入端连接;

所述第一驱动芯片和所述第二驱动芯片通过输出端子与负载连接。

9.如权利要求8所述的多路恒流驱动电路,其特征在于,所述第一驱动芯片和所述第二驱动芯片均包括内部调节电路;

所述内部调节电路包括:调整电路、位移寄存器、锁存器以及输出驱动器;

所述位移寄存器与对应的串行数据输入端连接,用于接收所述控制信号,并将所述控制信号传输至所述锁存器;

所述锁存器,用于对所述控制信号进行锁存后传输至所述输出驱动器;

所述输出驱动器,用于控制多路恒流通道的开通和关闭,以实现多路恒流驱动输出;

所述调整电路,用于调节所述电位器模块的阻值大小,以控制所述多路恒流通道中各调整管输出的指定电流。

10.一种多路恒流驱动装置,其特征在于,所述多路恒流驱动装置包括如权利要求1至9任一项所述的多路恒流驱动电路。


技术总结
本发明公开了一种多路恒流驱动电路及多路恒流驱动装置,该多路恒流驱动电路包括:通讯电路、控制电路和可调恒流驱动电路;通讯电路在接收上位机发送的指令信号时,对指令信号进行信号转换,获得转换信号并发送至控制电路;控制电路根据转换信号生成控制信号,并将控制信号发送至可调恒流驱动电路;可调恒流驱动电路根据控制信号对多路恒流通道的开通和关闭分别进行控制,由于是通过向可调恒流驱动电路发送控制信号,使得可调恒流驱动电路能够根据控制信号对多路恒流通道的开通和关闭分别进行控制,从而实现了对多路恒流电路的分别驱动,大大简化了电路构成、降低了成本,加强了恒流精度,也提高了驱动效率。

技术研发人员:王萌萌;王林昌
受保护的技术使用者:歌尔科技有限公司
技术研发日:2020.05.28
技术公布日:2020.08.25
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1