基于GaAspHEMT工艺的超宽带低电流驱动放大器的制作方法

文档序号:25780890发布日期:2021-07-09 09:31阅读:111来源:国知局
基于GaAspHEMT工艺的超宽带低电流驱动放大器的制作方法
基于gaas phemt工艺的超宽带低电流驱动放大器
技术领域
1.本发明涉及集成电路技术领域,特别涉及一种驱动放大器。


背景技术:

2.驱动放大器是发射机系统中不可或缺的一部分,在发射机系统中,处理后的中频信号经过混频器后会产生射频信号,混频器输出的射频信号通常信号强度很弱,因此需要驱动放大器对信号进行预放大,以使最后的功率放大器能达到必要的输出功率等级,通过天线完成信息发射。因此驱动放大器的带宽、功耗以及足够的增益是其至关重要的指标。
3.现有技术中基于gaas phemt工艺的驱动放大器,其结构一般是普通的级联cascade结构。这类结构的驱动放大器的设计比较常见,但是级联cascade结构若想实现低功耗,必须要减少放大器级数或减小晶体管尺寸,前者会使增益降低,后者会使影响低频段的稳定性,使匹配变得更加困难。因此超宽带低功耗驱动放大器如何在放大器结构上进行谨慎的选择和优化,是亟待解决的技术问题。


技术实现要素:

4.发明目的:为了解决现有技术中的不足,本发明提供了一种基于gaas phemt工艺的超宽带低电流驱动放大器。
5.技术方案:为解决上述技术问题,本发明提供的基于gaas phemt工艺的超宽带低电流驱动放大器,其包括信号输入端、信号输出端、共源共栅放大单元、电流复用放大单元、输入匹配单元、输出匹配单元、自偏置电路以及电流复用电路;
6.其中信号输入端、输入匹配单元、共源共栅放大单元、电流复用放大单元、输出匹配单元及信号输出端依次相连;
7.还包括位于共源共栅放大单元和电流复用放大单元之间的级间匹配单元、位于输入匹配单元和级间匹配单元之间的第一反馈电路、以及位于级间匹配单元和输出匹配单元之间的第二反馈电路;
8.所述共源共栅放大单元包括晶体管phemt1和晶体管phemt2;所述电流复用放大单元包括晶体管phemt3;
9.所述共源共栅放大单元中的晶体管phemt1的源极与自偏置电路相连;所述电流复用放大单元中的晶体管phemt3的源极与电流复用电路相连。
10.进一步优选的,还包括为phemt2和phemt3的栅极提供偏置电压的电阻分压电路;
11.所述输入匹配单元的一端与信号输入端相连,晶体管phemt1的栅极与输入匹配单元的另一端相连,晶体管phemt1的源极与自偏置电路的一端相连;
12.晶体管phemt1的漏极通过电感l3与晶体管phemt2的源极相连;
13.晶体管phemt2的栅极与电容c4的一端连接,电容c4的另一端接地;晶体管phemt2的漏极与级间匹配单元的一端相连;
14.所述晶体管phemt3的栅极与级间匹配单元的另一端相连;晶体管phemt3的漏极与
输出匹配单元的一端相连;输出匹配单元的另一端与信号输出端相连。
15.优选的,所述自偏置电路包括并联连接的电阻r1和电容c2,自偏置电路的另一端接地。
16.作为优选的,所述第一反馈电路包括串联连接的电容c3和电阻r12;第一反馈电路的一端与晶体管phemt1的栅极相连,另一端与晶体管phemt2的漏极相连。
17.作为优选的,所述第二反馈电路包括串联连接的电阻r2、电容c6和电感l7;第二反馈电路的一端与晶体管phemt3的栅极相连,另一端与晶体管phemt3的漏极相连。
18.作为优选的,所述输入匹配单元包括电容c1、电感l1和电感l2;
19.电容c1的一端与信号输入端相连,另一端与电感l2的一端相连,电感l2的另一端与晶体管phemt1的栅极相连;
20.电感l1的一端与电容c1的另一端相连,电感l1的另一端接地。
21.作为优选的,所述级间匹配单元包括主要由电感l4、电感l5和电容c5组成的t型匹配网络;
22.电感l4的一端与晶体管phemt2的漏极相连,另一端与电容c5的一端相连,电容c5的另一端与晶体管phemt3的栅极相连;
23.电感l5的一端与电感l4的另一端相连,电感l5的另一端接地。
24.作为优选的,所述输出匹配单元包括电阻r4、电感l8、电容c8和电容c9;
25.其中电容c8的一端与phemt3的漏极相连,另一端与信号输出端相连;
26.电感l8的一端与phemt3的漏极相连,另一端连接直流偏置电压vd;
27.电阻r4的一端与电感l8的另一端相连,电阻r4的另一端与电容c9的一端相连,电容c9的另一端接地。
28.进一步优选的,所述电流复用电路包括电阻r3、电感l6和电容c7;
29.其中电阻r3的一端与晶体管phemt3的源极相连,另一端与电容c7的一端相连,电容c7的另一端接地;
30.电感l6的一端与晶体管phemt3的源极相连,另一端与电容c5的一端相连。
31.进一步优选的,所述电阻分压电路包括电阻r5、电阻r8和电阻r10;
32.其中电阻r5的一端连接直流偏置电压vd,另一端与电阻r8的一端连接;电阻r8的另一端与电阻r10的一端连接;电阻r10的另一端接地。
33.进一步优选的,还包括电阻r6、电阻r11、电阻r7、电容c10、电阻r9和电容c11;
34.其中电阻r6的一端,与电阻r5和电阻r8之间的连接点相连;电阻r6的另一端与晶体管phemt3的栅极相连;
35.电阻r7的一端,与电阻r5和电阻r8之间的连接点相连;电阻r7的另一端与电容c10的一端相连,电容c10的另一端接地;
36.其中电阻r11的一端,与电阻r8和电阻r10之间的连接点相连;电阻r11的另一端与晶体管phemt2的栅极相连;
37.电阻r9的一端,与电阻r8和电阻r10之间的连接点相连;电阻r9的另一端与电容c11的一端相连,电容c11的另一端接地。
38.有益效果:本发明提供的基于gaas phemt工艺的超宽带低电流驱动放大器,可以集成在同样基于gaas phemt工艺的射频前端发射系统中,形成单片发射系统,一方面系统
功耗小,在实现低功耗的同时,兼顾了驱动放大器的高增益和稳定性能,便于长期使用且可靠性高;另一方面大大减小系统体积,非常方便集成在系统中级联使用,有利于芯片小型化设计。
39.本发明提供的基于gaas phemt工艺的超宽带低电流驱动放大器,可在6ghz

20ghz的超宽频段内实现19

21db的高增益;同时该超宽带低电流驱动放大器在全频带内可以实现绝对稳定状态,不需要在芯片外部额外设计稳定性匹配电路;该超宽带低电流驱动放大器的直流功耗可低达75mw;该超宽带低电流驱动放大器在6ghz

20ghz的频段内的输入输出驻波低于

10db。
40.进一步的,基于本发明提供的结构和构造,该基于gaas phemt工艺的超宽带低电流驱动放大器的尺寸可做到1300um
×
650um甚至更小,非常方便集成在系统中级联使用。
附图说明
41.图1是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的电路结构原理框图;
42.图2是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的增益特性的仿真结果示意图;
43.图3是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的输入驻波特性的仿真结果示意图;
44.图4是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的输出驻波特性的仿真结果示意图。
具体实施方式
45.下面结合实施例和附图对本发明做进一步的详细说明,以下实施列对本发明不构成限定。
46.本实施例提供的一种基于gaas phemt工艺的超宽带低电流驱动放大器,如图1所示,其包括:信号输入端、信号输出端、共源共栅放大单元、电流复用放大单元、输入匹配单元、输出匹配单元、自偏置电路以及电流复用电路;
47.其中信号输入端、输入匹配单元、共源共栅放大单元、电流复用放大单元、输出匹配单元及信号输出端依次相连;
48.还包括位于共源共栅放大单元和电流复用放大单元之间的级间匹配单元、位于输入匹配单元和级间匹配单元之间的第一反馈电路、以及位于级间匹配单元和输出匹配单元之间的第二反馈电路。
49.所述共源共栅放大单元包括晶体管phemt1和晶体管phemt2;所述电流复用放大单元包括晶体管phemt3。
50.所述共源共栅放大单元中的晶体管phemt1的源极与自偏置电路相连。所述电流复用放大单元中的晶体管phemt3的源极与电流复用电路相连。
51.在某些实施例中,上述基于gaas phemt工艺的超宽带低电流驱动放大器,还包括为phemt2和phemt3的栅极提供偏置电压的电阻分压电路。
52.本实施例中,上述共源共栅放大单元包括晶体管phemt1和晶体管phemt2。所述输
入匹配单元的一端与信号输入端相连,晶体管phemt1的栅极与输入匹配单元的另一端相连。晶体管phemt1的源极与自偏置电路的一端相连;本实施例中,自偏置电路包括并联连接的电阻r1和电容c2,自偏置电路的另一端接地。在这一结构构造下,晶体管phemt1源极自偏置电路由电阻r1和电容c2并联到地构成,电阻r1起到为晶体管phemt1提供源极正电压的作用,电容c2为射频信号提供接地回路。
53.晶体管phemt1的漏极通过电感l3与晶体管phemt2的源极相连。也即:晶体管phemt1的漏极与电感l3的一端相连,电感l3的另一端与晶体管phemt2的源极相连。
54.晶体管phemt2的栅极与电容c4的一端连接,电容c4的另一端接地。晶体管phemt2的漏极与级间匹配单元的一端相连。
55.在某些实施例中,上述第一反馈电路包括串联连接的电容c3和电阻r12;第一反馈电路的一端与晶体管phemt1的栅极相连,另一端与晶体管phemt2的漏极相连。该实施例提供的第一反馈电路的这一结构构造,可以保证低频稳定的同时实现平坦的增益响应。在该实施例中,具体的,电容c3的一端与晶体管phemt1的栅极相连,电容c3的另一端与电阻r12的一端相连,电阻r12的另一端与晶体管phemt2的漏极相连。
56.本实施例中,上述电流复用放大单元包括晶体管phemt3。晶体管phemt3的栅极与级间匹配单元的另一端相连。晶体管phemt3的源极与电流复用电路相连。晶体管phemt3的漏极与输出匹配单元的一端相连;输出匹配单元的另一端与信号输出端相连。
57.本实施例中,上述级间匹配单元包括主要由电感l4、电感l5和电容c5组成的t型匹配网络。
58.其中电感l4的一端与晶体管phemt2的漏极相连,电感l4的另一端与电容c5的一端相连,电容c5的另一端与晶体管phemt3的栅极相连。其中晶体管phemt2的漏极通过与电感l4的一端相连,实现晶体管phemt2的漏极与级间匹配单元的一端相连;晶体管phemt3的栅极通过与电容c5的另一端相连,实现晶体管phemt3的栅极与级间匹配单元的另一端相连;
59.电感l5的一端与电感l4的另一端相连,电感l5的另一端接地。也即:电感l5的一端与电感l4和电容c5之间的连接点相连,电感l5的另一端接地。级间匹配单元的这一结构构造,可在保证工作频段的性能前提下,尽量压制带外杂波,保证信号的完整性。
60.其中:电流复用电路包括电阻r3、电感l6和电容c7;其中电阻r3的一端与晶体管phemt3的源极相连,另一端与电容c7的一端相连,电容c7的另一端接地;电感l6的一端与晶体管phemt3的源极相连,另一端与电容c5的一端相连。也可以说是:电感l6的另一端,与电感l4和电容c5之间的连接点相连。在这一结构构造下,电流复用电路为phemt3的源极提供偏置电压,晶体管phemt3的源极射频到地回路由电阻r3和电容c7串联到地结构提供,而其源极直流电压则等于晶体管phemt2的漏极电压,因此从直流来看,phemt3的漏极电流ids经由电感l6、电感l4至晶体管phemt2的漏极,即晶体管phemt2与晶体管phemt3共享同一漏极偏置电流,实现了直流电流的复用,降低了功耗;又由于晶体管phemt2的直流漏极电流会流经电感l3到达晶体管phemt1的漏极,因此晶体管phemt1与晶体管phemt2构成的共源共栅结构也共享同一漏极偏置电流。因此,晶体管phemt1、晶体管phemt2和晶体管phemt3三者共享同一漏极偏置电流,所以其功耗相当于大约传统三级级联结构的1/3,节能环保。
61.在某些实施例中,上述输入匹配单元包括电容c1、电感l1和电感l2;
62.电容c1的一端与信号输入端相连(也即实现:输入匹配单元的一端与信号输入端
相连),另一端与电感l2的一端相连,电感l2的另一端与晶体管phemt1的栅极相连(也即实现:晶体管phemt1的栅极与输入匹配单元的另一端相连);
63.电感l1的一端与电容c1的另一端相连,电感l1的另一端接地。也即:所述电感l1的一端与电容c1和电感l2之间的连接点相连,电感l1的另一端接地。这一结构构造下,电容c1起到隔直流作用,电感l1和电感l2为高通滤波结构,三者共同作用可以滤除低频杂波并保证全频带内驱动放大器处于绝对稳定状态。
64.在某些实施例中,上述输出匹配单元包括电阻r4、电感l8、电容c8和电容c9;
65.其中电容c8的一端与phemt3的漏极相连(也即实现:晶体管phemt3的漏极与输出匹配单元的一端相连),另一端与信号输出端相连(也即实现:输出匹配单元的另一端与信号输出端相连);
66.电感l8的一端与phemt3的漏极相连,另一端连接直流偏置电压vd;
67.电阻r4的一端与电感l8的另一端相连,电阻r4的另一端与电容c9的一端相连,电容c9的另一端接地。该输出匹配单元的结构构造中,电感l8的作用为阻隔信号通过并提供直流偏置,电阻r4与电容c9的串联到地结构可以提供射频到地回路,电容c8主要是起到隔直作用。
68.在某些实施例中,上述第二反馈电路包括串联连接的电阻r2、电容c6和电感l7;第二反馈电路的一端与晶体管phemt3的栅极相连,另一端与晶体管phemt3的漏极相连。该实施例提供的第二反馈电路的这一结构构造,可以保证低频稳定的同时实现平坦的增益响应。在该实施例中,具体的,电阻r2的一端与晶体管phemt3的栅极相连,电阻r2的另一端与电容c6的一端相连,电容c6的另一端与电感l7的一端相连,电感l7的另一端与晶体管phemt3的漏极相连。
69.本实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器,如图1所示,还包括电阻分压电路,该电阻分压电路包括电阻r5、电阻r8和电阻r10;其中电阻r5的一端连接直流偏置电压vd,另一端与电阻r8的一端连接;电阻r8的另一端与电阻r10的一端连接;电阻r10的另一端接地。本实施例中,通过电阻分压电路分压出来的节点电压为phemt2和phemt3的栅极提供偏置电压。
70.本实施例中,具体的,直流偏置电压vd的正极分别与电阻r5的一端、电阻r4的一端、以及电感l8的另一端相连;直流偏置电压vd的负极接地。
71.本实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器,如图1所示,还包括电阻r6、电阻r11、电阻r7、电容c10、电阻r9和电容c11;
72.其中电阻r6的一端,与电阻r5和电阻r8之间的连接点相连;电阻r6的另一端与晶体管phemt3的栅极相连,其作用是提供高阻状态,隔绝信号,并使直流供电作用到晶体管phemt3的栅极。
73.电阻r7的一端,与电阻r5和电阻r8之间的连接点相连;电阻r7的另一端与电容c10的一端相连,电容c10的另一端接地,基于此结构构造,可以有效消除供电电路上的高频杂波,保证放大器的稳定状态。
74.其中电阻r11的一端,与电阻r8和电阻r10之间的连接点相连;电阻r11的另一端与晶体管phemt2的栅极相连,其作用是提供高阻状态,隔绝信号,并使直流供电作用到晶体管phemt2的栅极。
75.电阻r9的一端,与电阻r8和电阻r10之间的连接点相连;电阻r9的另一端与电容c11的一端相连,电容c11的另一端接地,基于此结构构造,可以有效消除供电电路上的高频杂波,保证放大器的稳定状态。
76.文中所述基于gaas phemt工艺的超宽带低电流驱动放大器,亦可称为基于gaas phemt的超宽带低电流驱动放大器,或简称为超宽带低电流驱动放大器。文中所述“/”表示或。文中所述phemt,亦可称为phemt。
77.本发明提供的基于gaas phemt工艺的超宽带低电流驱动放大器,可在6ghz

20ghz的超宽频段内实现20db的高增益;同时该超宽带低电流驱动放大器在全频带内可以实现绝对稳定状态,不需要在芯片外部额外设计稳定性匹配电路;该超宽带低电流驱动放大器的直流功耗可低达75mw;该超宽带低电流驱动放大器在6ghz

20ghz的频段内的输入输出驻波低于

10db。
78.进一步的,基于本发明提供的结构和构造,该超宽带低电流驱动放大器,基于0.15um gaas phemt工艺制成单片微波集成电路时,尺寸可做到1300um
×
650um甚至更小,非常方便集成在系统中级联使用,有利于芯片小型化设计。
79.将上述实施例提供的超宽带低电流驱动放大器,可基于0.15um gaas phemt工艺制成单片微波集成电路,芯片布局为左端输入,右端输出,直流偏置电压vd在上侧,芯片采用单5v直流偏压,其正常工作电流为15ma,芯片尺寸为1300um
×
650um,选用带宽6ghz

20ghz进行仿真实验:
80.图2是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的增益特性的仿真结果示意图,其中:横坐标为频率,单位是ghz;纵坐标为增益,单位是db。由图2可见,在6ghz

20ghz的频率范围内,该超宽带低电流驱动放大器的典型增益为19

21db。
81.图3是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的输入驻波特性的仿真结果示意图,其中:横坐标为频率,单位是ghz;纵坐标为输入驻波,单位是db。由图3可见,在6ghz

20ghz的频率范围内,该超宽带低电流驱动放大器的典型输入驻波<

10db。
82.图4是实施例提供的基于gaas phemt工艺的超宽带低电流驱动放大器的输出驻波特性的仿真结果示意图,其中:横坐标为频率,单位是ghz;纵坐标为输出驻波,单位是db。由图4可见,在6ghz

20ghz的频率范围内,该超宽带低电流驱动放大器的输出驻波<

10db。
83.以上仅是本发明的优选实施方式,应当指出以上实施列对本发明不构成限定,相关工作人员在不偏离本发明技术思想的范围内,所进行的多样变化和修改,均落在本发明的保护范围内。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1