一种信号处理系统及其多通道数模转换设备的制作方法

文档序号:28965994发布日期:2022-02-19 14:21阅读:84来源:国知局
一种信号处理系统及其多通道数模转换设备的制作方法

1.本发明涉及通信技术领域,特别是涉及一种信号处理系统及其多通道数模转换设备。


背景技术:

2.数字系统和模拟系统已经覆盖了生活和工业生产的方方面面,而adc(analog to digital converter,模数转换器)和dac(digital to analog converter,数模转换器)则是连接数字系统和模拟系统的桥梁,随着电子技术的不断发展,对于dac的指标提出了越来越高的要求。
3.目前,在设计多通道dac时,是先将数字信号存储于dac寄存器中,然后再将数字信号经dac输出模拟信号,最后通过缓冲器输出。其中的每一路dac对于精度的要求都特别高,而目前的高精度dac设计面积比较大,并且由于使用到了大体积的高精度电阻,因此功耗也较高。因此,目前在设计高精度低功耗的多通道dac时,通道数量一般都设计地比较少。
4.综上所述,如何在实现多路dac时,有效地保障精度,又能够降低所需要的面积以及功耗,是目前本领域技术人员急需解决的技术问题。


技术实现要素:

5.本发明的目的是提供一种信号处理系统及其多通道数模转换设备,以在实现多路dac时,有效地保障精度,又能够降低所需要的面积以及功耗。
6.为解决上述技术问题,本发明提供如下技术方案:
7.一种多通道数模转换设备,包括:
8.输出控制电路,用于接收输入数据,并按照所述输入数据向n个dac记录器中的k个dac记录器发送相应的原始数字信号;其中,n为不小于2的正整数,k为正整数且1≤k≤n;
9.n个所述dac记录器,任意1个所述dac记录器均用于:在接收到所述原始数字信号且未接收到校正信号时,将接收到的所述原始数字信号作为当前的输出信号发送至与自身连接的dac,每当接收到针对所述原始数字信号的所述校正信号时,计算所述原始数字信号和当前的所述校正信号之间的误差量,并按照所述误差量调整上一次的输出信号,得到本次的输出信号并发送至与自身连接的dac,以降低下一次得到的误差量的绝对值;
10.分别与n个所述dac记录器连接的n个dac;
11.分别与n个所述dac连接的n个运放电路;
12.与n个所述运放电路以及n个所述dac记录器均连接的检测校正电路,用于针对任意1个运放电路,检测所述运放电路当前的输出量并通过高精度adc确定出对应的数字量,且将确定出的数字量作为相应的dac记录器的校正信号。
13.优选的,n个运放电路中的1个或多个运放电路设置了多个输出端口;
14.所述输出控制电路还用于:针对存在多个输出端口的任意1个所述运放电路,根据端口选择信号选择所述运放电路当前所启用的输出端口。
15.优选的,所述输出控制电路包括:
16.数字接口电路,用于接收输入数据;
17.输出控制逻辑电路,用于按照所述输入数据向n个dac记录器中的k个dac记录器发送相应的原始数字信号;
18.与n个dac记录器均连接的逻辑控制电路,用于按照所述输入数据向相应的1个或多个dac记录器发送数据更新指令,以使得任意1个dac记录器仅在接收到所述数据更新指令时,接收所述输出控制逻辑电路发送的原始数字信号;
19.所述逻辑控制电路还用于:针对存在多个输出端口的任意1个所述运放电路,根据端口选择信号选择所述运放电路当前所启用的输出端口。
20.优选的,n个运放电路中的1个或多个运放电路均设置了2个输出端口。
21.优选的,n的取值为128。
22.优选的,还包括:
23.修正电路,用于修正所述检测校正电路的系统误差。
24.优选的,所述检测校正电路中的所述高精度adc为逐次逼近sar架构的高精度adc。
25.优选的,n个dac均为电阻按比例缩放式dac,且任意1个dac均包括:
26.第1开关管至第2a开关管,第1电阻至第(2
a-1)电阻,输出端作为所述dac的输出端的运算放大器,第1上开关管至第2b上开关管,第1上电阻至第(2
b-1)上电阻,第1下开关管至第2b下开关管,第1下电阻至第2b下电阻;
27.第i电阻的第一端分别与第(i+1)电阻的第二端以及第(i+1)开关管的第一端连接,第1电阻的第二端与第1开关管的第一端连接,第(2
a-1)电阻的第一端与第2a开关管的第一端连接,第1开关管至第2a开关管中的任意开关管的第二端均与所述运算放大器的同相输入端连接,所述运算放大器的反相输入端与所述运算放大器的输出端连接;i为正整数且1≤i≤2
a-2;
28.第j上电阻与第j上开关管串联,且串联后的第一端与标准电压端连接,串联后的第二端与所述第(2
a-1)电阻的第一端连接;第2b上开关管的第一端与所述标准电压端连接,第2b上开关管的第二端与所述第(2
a-1)电阻的第一端连接;
29.第j下电阻与第j下开关管串联,且串联后的第一端与所述第1电阻的第二端连接,串联后的第二端接地;第2b下电阻与第2b下开关管串联,且串联后的第一端与所述第1电阻的第二端连接,串联后的第二端接地;j为正整数且1≤j≤2
b-1;
30.第1电阻至第(2
a-1)电阻的电阻值均为预设值r,第j上电阻的电阻值为r*(2
b-j)/2b;第j下电阻的电阻值为r*j/2b;第2b下电阻的电阻值为r;第j上开关管与第j下开关管的通断状态始终相同,第2b上开关管与第2b下开关管的通断状态始终相同,a和b均为不小于2的正整数。
31.优选的,a=10,b=3。
32.一种信号处理系统,包括如上述任一项所述的多通道数模转换设备。
33.应用本发明实施例所提供的技术方案,多通道数模转换设备中包括了n个dac,来实现n个通道,并且这n个dac并不需要采用高精度dac,因此,不会出现传统方案中采用高精度dac的设计所导致的面积比较大,功耗也比较高的缺点。本技术的n个dac均未采用高精度的dac,但本技术通过校正,保障了多通道数模转换设备的精度。具体的,输出控制电路可以
接收输入数据,并按照输入数据向n个dac记录器中的k个dac记录器发送相应的原始数字信号。由于每个通道均包括依次连接的dac记录器,dac以及运放电路,因此以其中的任意一个通道为例进行说明。对于任意1个dac记录器而言,该dac记录器在接收到原始数字信号且未接收到校正信号时,会将接收到的原始数字信号作为当前的输出信号发送至与自身连接的dac,也就是说,此时通过与该dac连接的运放电路输出的是未校正的信号,即是不精确的信号。检测校正电路会检测该运放电路当前的输出量,也就是将该不精确的信号进行采集,并且,通过高精度adc确定出对应的数字量,再将确定出的数字量作为该dac记录器的校正信号。dac记录器每当接收到针对原始数字信号的校正信号时,会计算原始数字信号和当前的校正信号之间的误差量,并按照误差量调整上一次的输出信号,得到本次的输出信号并发送至与自身连接的dac,以降低下一次得到的误差量的绝对值,可以理解的是,当误差量为0时,便表示该通道中的dac的精度相当于是达到了检测校正电路中的高精度adc的精度,即本技术的方案通过校正有效地提高了dac的精度。
34.综上所述,本技术的方案在实现多通道的dac时,有效地保障了精度,又能够降低所需要的面积以及功耗。
附图说明
35.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
36.图1为本发明中一种多通道数模转换设备的结构示意图;
37.图2为本发明中另一种多通道数模转换设备的结构示意图;
38.图3a为传统的电阻串架构的13bit的dac内部结构示意图;
39.图3b为本发明一种具体实施方式中的13bit的dac内部结构示意图。
具体实施方式
40.本发明的核心是提供一种多通道数模转换设备,在实现多通道的dac时,有效地保障了精度,又能够降低所需要的面积以及功耗。
41.为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
42.请参考图1,图1为本发明中一种多通道数模转换设备的结构示意图,该多通道数模转换设备可以包括:
43.输出控制电路10,用于接收输入数据,并按照输入数据向n个dac记录器20中的k个dac记录器20发送相应的原始数字信号;其中,n为不小于2的正整数,k为正整数且1≤k≤n;
44.n个dac记录器20,任意1个dac记录器20均用于:在接收到原始数字信号且未接收到校正信号时,将接收到的原始数字信号作为当前的输出信号发送至与自身连接的dac30,每当接收到针对原始数字信号的校正信号时,计算原始数字信号和当前的校正信号之间的
误差量,并按照误差量调整上一次的输出信号,得到本次的输出信号并发送至与自身连接的dac30,以降低下一次得到的误差量的绝对值;
45.分别与n个dac记录器20连接的n个dac30;
46.分别与n个dac30连接的n个运放电路40;
47.与n个运放电路40以及n个dac记录器20均连接的检测校正电路50,用于针对任意1个运放电路40,检测运放电路40当前的输出量并通过高精度adc确定出对应的数字量,且将确定出的数字量作为相应的dac记录器20的校正信号。
48.具体的,本技术的方案中,输出控制电路10可以接收输入数据,通常是通过通信接口来接收前级器件发送的输入数据,例如一种具体实施方式中,通过spi接口电路来接收输入数据。
49.输出控制电路10接收了输入数据之后,可以按照输入数据向n个dac记录器20中的k个dac记录器20发送相应的原始数字信号,也就是说,本技术的多通道数模转换设备中有n个通道,在实际应用中,可以根据需要启用这n个通道中的任意数量的通道。并且可以理解的是,k最多取值为n,即此时便是启用了全部的n个通道。
50.在发送原始数字信号时,是向k个dac记录器20发送相应的原始数字信号,即允许向不同的dac记录器20发送不同的原始数字信号,也就是说,n个通道中,不同通道之间是独立运行,互不影响的。
51.输出控制电路10的具体电路构成可以根据需要进行设定和调整,能够实现本技术对于输出控制电路10的功能要求即可,例如在一种具体场合中,在输出控制电路10中,为每个通道的dac30均配置了独立的寄存器接口,从而可以分别配置各个通道的dac30所需要的输出电压,便可以实现单独更新任意一个通道的dac30的目的,也就是说,使得每个通道的dac30可以单独控制,通道间互不干扰。
52.输出控制电路10可以按照输入数据,向最多n个dac记录器20发送相应的原始数字信号,并且由于n个通道是互不影响的,因此,下面便以n个通道中的任意1个通道为例进行说明,每个通道中均包括1个dac记录器20,与该dac记录器20连接的dac30,以及与该dac30连接的运放电路40。
53.对于任意1个通道中的dac记录器20而言,当该dac记录器20刚接收到1个原始数字信号时,此时还未生成该原始数字信号的校正信号,即此时的dac记录器20接收到了原始数字信号且未接收到校正信号,因此,可以直接将接收到的原始数字信号作为当前的输出信号并且发送至与自身连接的dac30。例如dac记录器20接收到的1个原始数字信号表示为a1,将a1发送dac30,经过dac30以及运放电路40之后,检测校正电路50可以检测到该运放电路40当前的输出量vout1,并且通过高精度adc确定出对应的数字量,即确定出对应于vout1的数字量a2。
54.可以理解的是,如果a2=a1,则说明dac30的输出较为准确,但是,由于本技术采用的是普通的dac30,精度不足,因此,a2与a1通常是不相等的。
55.dac记录器20每当接收到针对原始数字信号的校正信号时,会计算原始数字信号和当前的校正信号之间的误差量,并按照误差量调整上一次的输出信号,得到本次的输出信号,以降低下一次得到的误差量的绝对值。在该例子中,便是接收到了针对原始数字信号a1的校正信号a2。进而误差量例如可以表示为(a2-a1),即将当前的校正信号减去原始数字
信号得到误差量。
56.如果a2>a1,说明dac30输出的模拟量偏大,因此,可以按照误差量调整上一次的输出信号,得到本次的输出信号,表示为a3=a1-(a2-a1),即将上一次的输出信号减去确定出的误差量,得到本次的输出信号。而如果a2<a1,说明dac30输出的模拟量偏小,因此,可以按照误差量调整上一次的输出信号,得到本次的输出信号,表示为a3=a1+(a2-a1),即将上一次的输出信号加上确定出的误差量,得到本次的输出信号。
57.得到了本次的输出信号a3之后,将a3输出至dac30,运放电路40的输出量vout2会比vout1更加精确,即对应于vout2的数字量a4与原始数字信号a1之间的误差量,会比对应于vout1的数字量a3与原始数字信号a1之间的误差要小。此外需要说明的是,由于误差量存在正负,因此本技术要让误差量缩小,指的是需要让其绝对值缩小,即误差量降低为0时是误差量最小的时候,此时便说明dac30的精度通过校正,提高到了检测校正电路50中的高精度adc的精度水准。
58.运放电路40输出了vout2之后,检测校正电路50检测到vout2并通过高精度adc确定出对应的数字量a4,并且将a4作为该dac记录器20当前的校正信号,dac记录器20便可以得到误差量(a4-a1),后续过程与上文同理,就不再重复说明。
59.可以理解的是,通过不断的校正,运放电路40的输出vout所对应的数字量,应当越来越趋近与原始数字信号,即原始数字信号与校正信号之间的误差量应当逐渐调整至0,或者误差量逐渐被控制在极小的范围内。
60.此外需要说明的是,上述例子中,是将误差量定义为:当前的校正信号减去原始数字信号所得到的差值。在其他场合中,也可以是将原始数字信号减去当前的校正信号所得到的差作为误差量,在按照误差量调整上一次的输出信号时,相应地调整叠加误差量时的正负号即可。也就是说,在按照误差量调整上一次的输出信号时,是以降低下一次得到的误差量的绝对值为原则,使得下一次得到的误差量的绝对值能够小于本次的误差量的绝对值。
61.此外,本技术描述的校正信号,是对应于原始数字信号的校正信号,例如上述例子中,校正信号a2和a4都是对应于原始数字信号a1的校正信号,也就是说,如果dac记录器20接收到了新的原始数字信号,例如接收到了原始数字信号b1,则对于b1的处理过程可参阅a1,也就是dac记录器20接收到b1时,是属于刚接收到1个原始数字信号,且未生成该原始数字信号的校正信号的时刻,此时是将原始数字信号b1作为当前的输出信号并发送至dac30,对应于原始数字信号a1的各个校正信号只适用于a1,对于新的原始数据信号b1需要重新开始校正。
62.本技术的检测校正电路50中需要使用高精度adc,例如在本发明的一种具体实施方式中,可以采用逐次逼近sar架构的高精度adc。该高精度adc例如可以为13bit,采用逐次逼近sar架构时,可以比较好地平衡功耗、速度和精度三者间的关系。sar adc的基本组成模块包括采样保持电路(s/h电路)、dac电路、比较器和控制逻辑电路,通过将模拟模块和数字模块整合,使用反馈来实现逐次逼近量化功能。
63.在本发明的一种具体实施方式中,n个运放电路40中的1个或多个运放电路40设置了多个输出端口;
64.输出控制电路10还用于:针对存在多个输出端口的任意1个运放电路40,根据端口
选择信号选择运放电路40当前所启用的输出端口。
65.该种实施方式中考虑到,部分场合中,多个器件可能均需要使用到数模转换的功能,但并不是同时需要,如果为这些器件分别固定分配一个dac通道会较为浪费。
66.因此,该种实施方式中,n个运放电路40中的1个或多个运放电路40设置了多个输出端口,对于这些设置了多个输出端口的运放电路40而言,可以由输出控制电路10根据端口选择信号选择运放电路40当前所启用的输出端口。
67.在实际应用中,n个运放电路40中的1个或多个运放电路40可以均设置2个输出端口,例如图2便是采用该种实施方式中,在任意1个运放电路40的输出端设置了2个并联支路,作为该运放电路40的2个输出端口。输出控制电路10通过对各个支路中的开关管的通断控制,可以选择各个运放电路40当前所启用的输出端口。
68.图2中,n的取值为128,是实际应用中较为合适的一种实施方式,实现了较为多路的dac。输出控制电路10通过控制128对开关的通断,即控制图2中的开关s0至开关s255的通断,可以驱动256个微镜电极
69.在本发明的一种具体实施方式中,输出控制电路10包括:
70.数字接口电路11,用于接收输入数据;
71.输出控制逻辑电路12,用于按照输入数据向n个dac记录器20中的k个dac记录器20发送相应的原始数字信号;
72.与n个dac记录器20均连接的逻辑控制电路13,用于按照输入数据向相应的1个或多个dac记录器20发送数据更新指令,以使得任意1个dac记录器20仅在接收到数据更新指令时,接收输出控制逻辑电路12发送的原始数字信号;
73.逻辑控制电路13还用于:针对存在多个输出端口的任意1个运放电路40,根据端口选择信号选择运放电路40当前所启用的输出端口。
74.该种实施方式中,输出控制电路10包括数字接口电路11,输出控制逻辑电路12以及逻辑控制电路13,可以方便地实现本技术对于输出控制电路10的功能要求。在其他实施方式中,可以根据需要调整输出控制电路10的电路构成。
75.数字接口电路11可以接收输入数据,例如可以具体选取为spi数字接口电路11。输出控制逻辑电路12可以按照输入数据向n个dac记录器20中的k个dac记录器20发送相应的原始数字信号。
76.参阅上文的描述,dac记录器20在接收到原始数字信号时,进行地是针对该原始数字信号的校正,直到dac记录器20接收到了新的原始数字信号。该种实施方式中,是逻辑控制电路13按照输入数据向相应的1个或多个dac记录器20发送数据更新指令,从而以使得任意1个dac记录器20仅在接收到数据更新指令时,接收输出控制逻辑电路12发送的原始数字信号。
77.也就是说,该种实施方式中,只有接收到数据更新指令时,dac记录器20才会从控制逻辑电路处接收新的原始数字信号。在实际应用中,用户可以通过输入的数字值、地址码等方式控制任意dac通道的输出电压值。即当需要单独更新某一个dac通道的输出时,将相应信息携带在输入数据中,使得输出控制逻辑电路12可以向该通道的dac记录器20发送新的原始数字信号,并且由逻辑控制电路13向该通道的dac记录器20发送数据更新指令以允许该dac记录器20接收这一新的原始数字信号。
78.此外,在其他场合中,也可以由输出控制逻辑电路12来实现逻辑控制电路13的功能。
79.逻辑控制电路13与n个dac记录器20均连接,图2中为了便于观看,仅示出了逻辑控制电路13与1个dac记录器20的连接线。并且,该种实施方式中,根据端口选择信号选择运放电路40当前所启用的输出端口的功能,也是由逻辑控制电路13实现。而图2同样为了便于查看,仅示出了开关s0与逻辑控制电路13的连线。此外,逻辑控制电路13还可以用于控制各个运放电路40的工作状态,图2中,仅示出了1个运放电路40与逻辑控制电路13的连线。
80.在本发明的一种具体实施方式中,还可以包括:
81.修正电路,用于修正检测校正电路50的系统误差。
82.具体的,对检测校正电路50的误差修正可以分段进行,当多通道数模转换设备工作时,可以根据检测校正电路50的量化结果情况而导入不同的误差修正值,修正检测校正电路50的系统误差,最终实现输出电压精度的提高。例如一种场合中,修正电路可以与n个dac记录器20均连接,从而记录检测校正电路50的各个输出,进而修正检测校正电路50的系统误差。
83.本技术的方案支持多通道dac30,因此dac30的功耗和面积是多通道数模转换设备中的重点部分,电阻按比例缩放式dac30比较符合本技术的需求,但是,传统的电阻传串架构的dac30面积比较大,因此,本技术的一种具体实施方式中,为了进一步地降低面积,n个dac30均为电阻按比例缩放式dac30,且任意1个dac30均包括:
84.第1开关管至第2a开关管,第1电阻至第(2
a-1)电阻,输出端作为dac30的输出端的运算放大器,第1上开关管至第2b上开关管,第1上电阻至第(2
b-1)上电阻,第1下开关管至第2b下开关管,第1下电阻至第2b下电阻;
85.第i电阻的第一端分别与第(i+1)电阻的第二端以及第(i+1)开关管的第一端连接,第1电阻的第二端与第1开关管的第一端连接,第(2
a-1)电阻的第一端与第2a开关管的第一端连接,第1开关管至第2a开关管中的任意开关管的第二端均与运算放大器的同相输入端连接,运算放大器的反相输入端与运算放大器的输出端连接;i为正整数且1≤i≤2
a-2;
86.第j上电阻与第j上开关管串联,且串联后的第一端与标准电压端连接,串联后的第二端与第(2
a-1)电阻的第一端连接;第2b上开关管的第一端与标准电压端连接,第2b上开关管的第二端与第(2
a-1)电阻的第一端连接;
87.第j下电阻与第j下开关管串联,且串联后的第一端与第1电阻的第二端连接,串联后的第二端接地;第2b下电阻与第2b下开关管串联,且串联后的第一端与第1电阻的第二端连接,串联后的第二端接地;j为正整数且1≤j≤2
b-1;
88.第1电阻至第(2
a-1)电阻的电阻值均为预设值r,第j上电阻的电阻值为r*(2
b-j)/2b;第j下电阻的电阻值为r*j/2b;第2b下电阻的电阻值为r;第j上开关管与第j下开关管的通断状态始终相同,第2b上开关管与第2b下开关管的通断状态始终相同,a和b均为不小于2的正整数。
89.本技术的方案中,将电阻串分为了3部分,即第1电阻至第(2
a-1)电阻作为高位部分,第1上电阻至第(2
b-1)上电阻作为低位的上部,第1下电阻至第2b下电阻则作为低位的下部,因此,在相同bit的dac架构时,本技术的方案大约需要2a+2
×2b
个电阻,而传统方案中需要2
ab
个电阻,本技术的方案大幅地缩减了所需要的电阻数量。
90.a和b均为不小于2的正整数,为了便于理解,以a=10,b=3为例,这也是实际应用中较为常用的一种实施方式。可参阅图3a,为传统的电阻串架构的13bit的dac内部结构示意图,13bit的dac在传统方案中大约需要2
13
个电阻。图3b则为本技术的方案的13bit的dac内部结构示意图,大约需要2
10
个电阻,即所需要的电阻数量大约为传统架构的1/8。
91.图3b中,第1开关管至第2a开关管标示为s
m1
,s
m2
,s3...s
m1023
,s
m1024
。第1电阻至第1023电阻标示为r1,r2...r1023。即高位部分一共有2
10
个开关管,有1023个电阻。低位的上部则有7个电阻,8个上开关管,图3b中的第1上开关管至第8上开关管标示为s
l1
...s
l7
,s
l8
,第1上电阻至第7上电阻标示为r
s1
...r
s7
。低位的下部则有8个电阻,8个下开关管,图3b中的第1下开关管至第8下开关管标示为s
n1
,s
n2
...s
n8
,第1下电阻至第8下电阻标示为r
x1
,r
x2
...r
x8

92.由于第j上开关管与第j下开关管的通断状态始终相同,第2b上开关管与第2b下开关管的通断状态始终相同,因此,通过b个bit的译码电路可以控制这2
×2b
个开关管的通断,图3b中,可以通过3-8译码电路译码后控制s
l1
...s
l7
,s
l8
以及s
n1
,s
n2
...s
n8
的通断。而10bit的高位部分可以经过10-1024译码电路译码后控制s
m1
至s
m1024
的通断。
93.由于该例子中需要的是13-bit的dac30,因此要求任意开关导通总电阻为1024*r,在图3b中,r
s1
至r
s7
的电阻值依次为r*7/8,r*6/8...r*1/8,r
x1
至r
x8
的电阻值则依次为r*1/8,r*2/8...r*8/8。此处的r为预设电阻值。
94.例如,当13bit dac30的数字输入为0x0000时,s
m1
~s
m1024
,s
l1
~s
l8
以及s
n1
~s
n8
当中,只有s
m1
,s
l1
以及s
n1
是闭合的,计算可得:
[0095][0096]
式子中的v
refh
表示的是标准电压端的电压大小。
[0097]
再例如,当输入信号等于0x0007时,s
m1
~s
m1024
,s
l1
~s
l8
以及s
n1
~s
n8
当中,只有s
m1
,s
l8
以及s
n8
是闭合的,计算可得:
[0098][0099]
应用本发明实施例所提供的技术方案,多通道数模转换设备中包括了n个dac30,来实现n个通道,并且这n个dac30并不需要采用高精度dac,因此,不会出现传统方案中采用高精度dac的设计所导致的面积比较大,功耗也比较高的缺点。本技术的n个dac30均未采用高精度的dac,但本技术通过校正,保障了多通道数模转换设备的精度。具体的,输出控制电路10可以接收输入数据,并按照输入数据向n个dac记录器20中的k个dac记录器20发送相应的原始数字信号。由于每个通道均包括依次连接的dac记录器20,dac30以及运放电路40,因此以其中的任意一个通道为例进行说明。对于任意1个dac记录器20而言,该dac记录器20在接收到原始数字信号且未接收到校正信号时,会将接收到的原始数字信号作为当前的输出信号发送至与自身连接的dac30,也就是说,此时通过与该dac30连接的运放电路40输出的是未校正的信号,即是不精确的信号。检测校正电路50会检测该运放电路40当前的输出量,也就是将该不精确的信号进行采集,并且,通过高精度adc确定出对应的数字量,再将确定出的数字量作为该dac记录器20的校正信号。dac记录器20每当接收到针对原始数字信号的校正信号时,会计算原始数字信号和当前的校正信号之间的误差量,并按照误差量调整上
一次的输出信号,得到本次的输出信号并发送至与自身连接的dac30,以降低下一次得到的误差量的绝对值,可以理解的是,当误差量为0时,便表示该通道中的dac30的精度相当于是达到了检测校正电路50中的高精度adc的精度,即本技术的方案通过校正有效地提高了dac30的精度。
[0100]
综上所述,本技术的方案在实现多通道的dac30时,有效地保障了精度,又能够降低所需要的面积以及功耗。
[0101]
相应于上面的多通道数模转换设备的实施例,本发明实施例还提供了一种信号处理系统,可以包括如上述任一实施例中的多通道数模转换设备,可与上文相互对应参照。
[0102]
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0103]
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。
[0104]
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
[0105]
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1