一种大功率SiC-MOS的栅极驱动电路的制作方法

文档序号:34089126发布日期:2023-05-07 02:07阅读:113来源:国知局
一种大功率SiC-MOS的栅极驱动电路的制作方法

本技术属于第三代功率半导体应用的,具体而言,涉及一种大功率sic-mos的栅极驱动电路。


背景技术:

1、随着sic-mos应用产品的的功率和频率的提高,特别是采用很多大功率设备,采用sic-mos并联的方式来实现,对sic-mos的栅极驱动功率也要求跟着提高。而栅极驱动器在具备足够的驱动能力能确保sic-mos完全导通,同时实现更快的开关速度。

2、由于sic-mos的总驱动平均功率取决于开关频率、栅极电荷及任何置于栅极上的电容、栅极电压摆动以及并联sic-mos的数量,因此,针对sic-mos栅极驱动电路需对其改进,以提高sic-mos的栅极驱动功率和开关速度。


技术实现思路

1、鉴于此,为了解决现有技术存在的上述问题,本实用新型的目的在于提供一种大功率sic-mos的栅极驱动电路以达到提高sic-mos的栅极驱动功率和开关速度的目的。

2、本实用新型所采用的技术方案为:一种大功率sic-mos的栅极驱动电路,该栅极驱动电路包括:

3、pmos管和nmos管,所述pmos管和nmos管的栅极经并联后为驱动信号输入端,pmos管的源极和nmos管的漏极分别串联有电阻且各所述电阻的另一端经并联后为驱动信号输出端;所采用的pmos管和nmos管,开启与关断的时间仅仅是寄生电容充放电的时间,这个时间很容易控制到ns级,更有利于sic-mos更高开关频率下的工作特性;

4、将所述驱动信号输入端连接至栅极驱动器的pwm驱动信号端,驱动信号输出端连接至sic-mos栅极;pwm驱动信号经驱动信号输入端至驱动信号输出端进行放大。

5、进一步地,所述驱动信号输出端连接有栅极驱动电容,且栅极驱动电容的另一端接地,一方面,可以增大栅极的驱动功率并减少cgd/cgs电容比率,可以消除栅极电压振荡形成的噪声;另一方面,可减少sic-mos的误导通。

6、进一步地,所述sic-mos栅极连接有钳位电路并通过钳位电路接地;所述钳位电路包括:两个反向串联的钳位二极管,用于栅极保护,并避免sic-mos出现过电压现象。

7、进一步地,所述栅极驱动器采用单通道隔离式栅极驱动器,栅极驱动器输出的pwm驱动信号再经pmos管和nmos管组成的推挽驱动电路对pwm信号进行放大。

8、进一步地,所述栅极驱动器的clamp引脚通过电阻连接至所述sic-mos栅极,将sic-mos的栅极连接到内部钳位,以防止米勒电流造成假接通。

9、进一步地,所述pmos管的漏极电压vcc范围在+30v~+80v之间,以提高栅极驱动所需的功率。

10、进一步地,所述nmos管的源极电压vee范围在-10v~0v之间,当nmos管导通时,相当柵极与地之间增加一个低阻抗低感回路,以更快对sic-mos输入电容放电,从而缩短开关时间,降低开关损耗。

11、进一步地,所述sic-mos栅极为至少两个sic-mos经并联后的栅极端点。

12、本实用新型的有益效果为:

13、1.采用本实用新型所提供的大功率sic-mos的栅极驱动电路,其通过并联的pmos管和nmos管组成推挽驱动电路,以将栅极驱动器的pwm驱动信号进行放大,同时,能够对sic-mos并联后的输入电容进行充电和放电控制,进而通过增大栅极电容的充电电流,以此来提高栅极驱动所需的功率;另一方面,sic-mos的关断速度也取决于栅极前端的驱动电路,驱动电路采用较大的负电压,可达到更快对sic-mos输入电容放电,从而缩短开关时间,降低开关损耗。



技术特征:

1.一种大功率sic-mos的栅极驱动电路,其特征在于,该栅极驱动电路包括:pmos管和nmos管,所述pmos管和nmos管的栅极经并联后为驱动信号输入端,pmos管的源极和nmos管的漏极分别串联有电阻且各所述电阻的另一端经并联后为驱动信号输出端;

2.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述驱动信号输出端连接有栅极驱动电容,且栅极驱动电容的另一端接地。

3.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述sic-mos栅极连接有钳位电路并通过钳位电路接地;所述钳位电路包括:两个反向串联的钳位二极管。

4.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述栅极驱动器采用单通道隔离式栅极驱动器。

5.根据权利要求4所述的大功率sic-mos的栅极驱动电路,其特征在于,所述栅极驱动器的clamp引脚通过电阻连接至所述sic-mos栅极。

6.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述pmos管的漏极电压vcc范围在+30v~+80v之间。

7.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述nmos管的源极电压vee范围在-10v~0v之间。

8.根据权利要求1所述的大功率sic-mos的栅极驱动电路,其特征在于,所述sic-mos栅极为至少两个sic-mos经并联后的栅极端点。


技术总结
本技术公开一种大功率SiC‑MOS的栅极驱动电路,属于第三代功率半导体应用的技术领域,该栅极驱动电路包括:PMOS管和NMOS管,所述PMOS管和NMOS管的栅极经并联后为驱动信号输入端,PMOS管的源极和NMOS管的漏极分别串联有电阻且各所述电阻的另一端经并联后为放大后驱动信号输出端;将所述驱动信号输入端连接至栅极驱动器的PWM驱动信号端,驱动信号输出端连接至SiC‑MOS栅极;PWM驱动信号经驱动信号输入端至驱动信号输出端进行放大,同时设置有充放电回路,以达到提高SiC‑MOS的栅极驱动功率和开关速度的目的。

技术研发人员:何惠彬,何浩翔,吴文杰,邹超
受保护的技术使用者:芯众享(成都)微电子有限公司
技术研发日:20230104
技术公布日:2024/1/12
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1