外部时钟和程序控制信号源的制作方法

文档序号:7534978阅读:567来源:国知局
专利名称:外部时钟和程序控制信号源的制作方法
技术领域
本实用新型是一种测试用信号源,确切地说,是一种输出频率的精度和稳定度由外部基准时钟控制,输出频率的变换和幅度大小由程序控制,并且失真小、幅频特性好的点频信号源。
目前,国内外用于音频系统指标测量的测试系统和测试仪上所采用的信号源,主要为压控信号源和固定点频信号源两类。压控信号源是利用电压控制充放电周期达到频率可控的三角波,再由三角波转换成所需要的正弦波,或是由控制电抗元件的参数直接获得正弦波。由于变换电路及电抗元件的非线性,所以,输出信号的波形失真较大,幅频特性不好;由于振荡电路的暂态特性时间较长,若频率变换太快,会引起波形失真及幅频特性进一步恶化。
固定点频率信号源由于各类各点频信号是通过继电器开关或模拟开关的切换进行选择,故频率数受到限制,频率的点数越多,电路就越庞大。
由于这两类信号源的输出信号的频率都是基于振荡电路的原理,是由自身电路及器件参数所决定的,外部控制是通过改变电路结构和器件参数间接地改变信号频率,虽然外部控制参数相同,但是由于信号源电路本身参数存在差异,因此,信号源的输出频率不一定相同,也就是说,这两类信号源的输出频率与外部控制参数之间不存在频率与频率的对应关系,所以,在利用数字技术对由这两类信号源构成的测试信号进行数据处理与分析时,需要对信号输出频率进行测定,不断地改变控制参数,将输出频率调整至需要值,选择采样频率以达到最佳采样。由于不可能确保采样频率和信号源频率成整数倍的关系,为了消除信号周期截断误差,在进行波形分析时,需要进行插值校正。
本实用新型的目的是,提供一种信号的输出频率与外部的基准时钟的频率成线性比例关系,其精度和稳定度由外部基准时钟控制,输出频率的幅度大小由程序控制,且失真小,幅频特性好的点频信号源。
本实用新型采用的技术方法是,信号源由(1)基准时钟耦合电路,(2)分频电路,(3)同步时钟选择电路,(4)地址形成逻辑电路,(5)波形数据存储器,(6)波形数据锁存器,(7)数模转换电路,(8)幅度调整、缓冲、放大及平衡电路,(9)低通滤波电路,(10)输出通道选择电路,(11)数据传输控制译码逻辑电路组成,并按以上顺序进行耦合,由电路(11)实时控制,由基准时钟脉冲经分频产生的同步脉冲,来控制地址形成逻辑电路和波形数据锁存器的运动,波形数据的总存储个数取2520或2520的整数倍;本实用新型的特点是(1)其输出频率与基准时钟频率以及其他控制参数的数值成确定的比例关系,其频率的精度和稳定度与基准时钟频率的精度和稳定度同步,可以精确控制其频率(2)由于信号波形是由数模转换电路产生,只要改变波形数据存储器中的波形数据,就改变了输出信号波形,因此,信号源可实现多种信号波形的输出,(3)幅频特性好,在5HZ~15KHZ的频率范围内,其幅度1~5V时,频响平坦度优于0.05%分贝;5~90HZ时,失真小于0.15%;100HZ~15KHZ时,失真小于0.05%,从而保证了测试的精度;(4)由于信号源每周采样的点数可以选择,且信号每周期中的采样点数的种类不多,在进行频谱分析时,可以不用复数计算,而是将分析所需要的常数预先优化存储,从而使数据处理加快。
本实用新型的
如下图1为本实用新型的原理框图。
图2为本实用新型的电路图的一半。
图3为本实用新型的电路图另一半。
图中(1)基准时钟耦合电路,(2)基准时钟分频电路,(3)同步时钟选择电路,(4)地址形成逻辑电路,(5)波形数据存储器,(6)波形数据锁存器,(7)数模转换电路,(8)程控幅度调整、缓冲放大及平衡电路,(9)低通滤波器,(10)输出通道选择电路,(11)数据转输控制译码逻辑电路。
本实用新型的实施例如下基准时钟耦合电路(1)是由电容C1,C2,电阻R,二极管D1,门电路U1构成;基准时钟分频电路(2)由U2-1,U2-2,U2-3构成;同步时钟选择开关路(3)是由U3-1,U3-2,U3-3,U3-4构成;地址形成逻辑电路(4)是由U4,U5,U6,U7,U8,U9,U10,U11,U12构成;波形数据存储器(5)是由U13,U14构成;波形数据锁存器(6)是由U20,U21构成;数模转换电路(7)是由U22,U23,U24构成;程控幅度调整、缓冲放大及平衡电路(8)是由U27,U28,U29,U30和三极管Q9,Q10构成;低通滤波器(9)由U25,U26构成;输出通道选择电路(10)是由U31,U32和三极管Q1,Q2,Q3,Q4,Q5,Q6,Q7,Q8及继电器J1,J2,J3,J4,J5,J6,J7,J8构成;数据传输控制译码逻辑电路(11)是由U15、U16、U17、U18、U19构成。
频率为10.08MHZ的外部基准时钟脉冲经(1)被耦合至信号源内部,耦合后的脉冲信号经过(2)的分频,获得5.04MHZ,504KHZ,50.4KHZ三个同步时钟脉冲,并通过(3)来进行选择使用,(4)以波形数据存储个数为模,取2520或2520的整数倍,同步时钟脉冲连续不断地将原已形成的地址加上可预置的地址增量常数,形成新的波形数据读出地址,来控制(5)连续不断地发送由新地址所指定的波形数据。(5)在(4)的控制下,以同步时钟频率不断地周期性重复输出与所需输出信号波形相对应的数据,在同步时钟的触发下,(5)输出的数据被锁存在(6)中,(6)为(7)进行数模转换提供一个稳定的数据输入。周期性的波形数据输出经(7)变成周期重复与所需要的波形一致的模拟电信号输出,再经过(8)(9)(10),最后在指定的信号源输出端上形成所需频率(5HZ~154KHZ),幅度以及特定波形的输出信号,以上过程由(11)实时控制。
关于本实用新型电路中元器件名称、型号的说明本实用新型电路中元器件的型号如下U1(74LS132);U2-1(74LS74);U2-2(74LS390);U2-3(74LS390);U3-1(74LS132);U3-2(74LS132);U3-3(74LS132);U3-4(74LS74);U4(74LS273);U5(74LS283);U6(74LS397);U7(74LS74);U8(74LS161);U9(74LS161);U10(74LS30);U11(74LS10);U12(74LS04);U13(EPRAM2764);U14(EPRAM2764);U15(74LS138);U16(74LS04);U17(74LS04);U18(74LS04);U19(74LS04);U20(74LS374);U21(74LS374);U22(AD565);U23(DAC-08);U24(CA3140);U25(CA3140);U26(CA3140);U27(74LS273);U28(74LS273);U29(AD7520);U30(CA3140);U31(74LS273);U32(74LS244);Q(3DKg);J(JRC5M)。
权利要求1.一种用于音频系统指标测试的由外部时钟和程序控制的点频信号源其特征在于,是由基准时钟耦合电路;基准时钟分频电路;同步时钟选择电路;地址形成或逻辑电路;幅度调整、缓冲放大及平衡变换电路,低通带滤波器;输出信号选择电路和数据传输控制译码逻辑电路组成,并按以上顺序进行耦合,由数据传输控制译码电路实时控制。
2.按权利要求1所说的信号源其特征在于,地址逻辑电路中波形数据的总存储个数(模)为2520个或2520的整数倍。
专利摘要一种用于音频系统指标测试的信号源,其输出频率与外部基准时钟频率及其它控制参数的数值具有完全确定的比例关系,其频率的精度和稳定度与外部基准时钟频率的精度和稳定度同步,其频率的变换和幅度的大小由程序控制,当采样频率也是由基准时钟经分频获得时,可实现对测试信号的同步采样。本实用新型具有频率可精确控制,失真小,幅频特性好等特点。
文档编号H03L7/24GK2083808SQ9022087
公开日1991年8月28日 申请日期1990年9月18日 优先权日1990年9月18日
发明者迟立国, 戚洪江 申请人:安徽人民广播电台
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1