数据处理设备、再现设备、数据处理系统及再现方法

文档序号:7626077阅读:131来源:国知局
专利名称:数据处理设备、再现设备、数据处理系统及再现方法
技术领域
本发明涉及对用于再现的数据进行再现的数据处理设备、再现设备、数据处理系统、再现方法、程序、以及存储介质。
背景技术
例如,存在有这样的系统,其将由MPEG(运动图像专家组)方案编码的、用于再现的数据从计算机(数据处理设备)输出到再现设备以便进行再现。在这样的系统中,计算机根据由再现设备所进行的再现过程中的进展,从形成再现数据的多个画面数据当中将再现所需要的画面数据连续地输出到再现设备。在这个系统中,如果出现反向再现方向的瞬变(transient)命令,计算机无条件地输出在该瞬变之后再现的画面数据而不用判断该画面数据是否存储在再现设备中。参见日本专利公开(A)2004-215185。
然而,在上述相关系统中,当出现瞬变命令时,不可避免地出现用于将在该瞬变之后用于再现的画面数据从计算机传输到再现设备的处理,因此存在有从出现瞬变命令的时刻到在再现设备中获得在该瞬变之后的再现输出的时刻需要长的时间的缺点。也就是说,存在有瞬变再现的响应差的缺点。此外,在用于再现画面数据的处理中,具有减轻在再现设备上的处理负荷的需要。

发明内容
本发明的一个目的是提供一种数据处理设备、再现设备、数据处理系统、再现方法、程序、以及存储介质,与过去从数据处理设备输出用于再现的画面数据到再现设备时相比,它们能够缩短从用于反向再现方向的命令出现的时刻到在再现设备处获得在反向之后的再现输出的时刻的时间。
本发明的另一个目的是提供一种能够减轻再现设备的处理负荷的数据处理设备、数据处理系统、再现方法、程序、以及存储介质。
为了实现上述目的,依据本发明的第一方面,提供了一种数据处理设备,其以依据指定的再现方向的次序将画面数据输出到再现多个画面数据的再现设备,该数据处理设备包含处理电路,以依据在再现设备中指定的再现方向的次序将画面数据输出到再现设备、并且将该数据写入到再现设备的输入存储器中,以及当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,将画面数据输出到再现设备。
本发明的第一方面的动作如下。处理电路以依据在再现设备中指定的再现方向的次序将画面数据输出到再现设备、并且将该数据写入到再现设备的输入存储器中。当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,处理电路将画面数据输出到再现设备。
依据本发明的第二方面,提供了一种连续地解码和再现从数据输出源输入的多个数据的再现设备,该设备包含输入装置,用于以依据再现方向的次序、从数据输出源中输入画面数据;输入存储器,用于存储画面数据;再现电路,用于解码并且再现从输入存储器中读取的画面数据;以及处理电路,用于在存储在输入存储器中的早已经完成再现的画面数据中的至少一部分画面数据上写入输入装置所输入的画面数据,并且依据再现方向将从输入存储器读取的画面数据输出到再现电路,该处理电路在从数据输出源接收再现方向的反向命令作为输入时,从输入存储器中读取早已经在再现电路处再现的画面数据,并且将该数据输出到再现电路用于在反向之后的再现。
本发明的第二方面的动作如下输入装置以依据再现方向的次序、从数据输出源中输入画面数据。此外,处理电路将输入装置所输入的画面数据写入到输入存储器中。处理电路从输入存储器中读取画面数据,并且将该数据输出到再现电路。此外,再现电路解码该输入的画面数据。在这时候,当从数据输出源接收到再现方向的反向命令时,处理电路从输入存储器中读取早已经在再现电路处再现的画面数据,并且将该数据输出到再现电路。
依据本发明的第三方面,提供了一种数据处理系统,其具有将多个画面数据输出到再现设备以便进行再现的数据处理设备,该系统具有数据处理设备,其以依据在再现设备处指定的再现方向的次序将画面数据输出到再现设备、并且将该数据写入到再现设备的输入存储器中,以及当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,将画面数据输出到再现设备;以及再现设备,其将从数据处理设备输入的画面数据写入到输入存储器中,并且根据由数据处理设备指定的再现方向、再现从输入装置读取的画面数据。
依据本发明的第四方面,提供了一种用于将多个画面数据从数据处理设备输出到再现设备的再现方法,该方法包含第一步骤,当反向在再现设备处指定的再现方向时,使数据处理设备判断按反向之后的再现方向、接下来被用于再现的画面数据是否由再现设备所保持;以及第二步骤,在第一步骤中判断接下来被用于再现的画面数据没有保持在再现设备中的条件下,使数据处理设备将画面数据输出到再现设备。
依据本发明的第五方面,提供了一种由数据处理设备执行的程序,该设备以依据指定的再现方向的次序将多个画面数据输出到再现该画面数据的再现设备,该程序包含第一例程,以依据在该再现设备处指定的再现方向的次序将画面数据输出到再现设备、并且将该数据写入到该再现设备的输入存储器中;以及第二例程,当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,将画面数据输出到再现设备。
依据本发明的第六方面,提供了一种存储由数据处理设备执行的程序的存储介质,该数据处理设备以依据指定的再现方向的次序将多个画面数据输出到再现该画面数据的再现设备,该程序包含第一例程,以依据在该再现设备处指定的再现方向的次序将画面数据输出到再现设备、并且将该数据写入到该再现设备的输入存储器中;以及第二例程,当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向、接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,将画面数据输出到再现设备。
依据本发明的第七方面,提供了一种由再现设备执行的、用于将多个画面数据从数据处理设备输出到再现设备以便进行再现的程序,该程序包含第一例程,当反向在再现设备处指定的再现方向时,使数据处理设备判断按反向之后的再现方向、接下来被用于再现的画面数据是否由再现设备所保持;以及第二例程,在第一例程中判断接下来被用于再现的画面数据没有保持在该再现设备中的条件下,使数据处理设备将画面数据输出到再现设备。
依据本发明的第八方面,提供了一种存储程序的存储介质,该程序由再现设备执行用于将多个画面数据从数据处理设备输出到再现设备以便进行再现,该程序包含第一例程,当反向在再现设备处指定的再现方向时,使数据处理设备判断按反向之后的再现方向、接下来被用于再现的画面数据是否由再现设备所保持;以及第二例程,在第一例程中判断接下来被用于再现的画面数据没有保持在该再现设备中的条件下,使数据处理设备将画面数据输出到再现设备。
依据本发明的第九方面,提供了一种数据处理设备,其具有用于将多个画面数据输出到再现装置以便进行再现的数据处理装置,该数据处理设备包含数据处理装置,用于以依据在再现装置处指定的再现方向的次序将画面数据输出到再现装置,并且将该数据写入到再现装置的输入存储器中,以及当反向在再现装置处指定的再现方向时,在判断出按照反向之后的再现方向、接下来要被用于再现的画面数据没有存储在输入存储器中的条件下,将画面数据输出到再现装置;以及再现装置,用于将从数据处理装置输入的画面数据写入到输入存储器中,并且根据由数据处理装置指定的再现方向、再现从输入存储器读取的画面数据。
依据本发明的第10方面,提供了一种数据处理设备,其以依据指定的再现方向的次序、将多个画面数据输出到再现该画面数据的再现设备,包含处理电路,在再现之前将要由再现设备再现的画面数据输出到再现设备,并且将该数据写入到再现设备的输入存储器中,然后管理使再现设备再现写入到输入存储器中的画面数据的定时,并且根据该管理、向再现设备输出再现所读取的画面数据的命令。
依据本发明的第11方面,提供了一种由数据处理设备执行的程序,该数据处理设备以依据指定的再现方向的次序将多个画面数据输出到再现该画面数据的再现设备,该程序包含第一例程,在再现之前将要由再现设备再现的画面数据输出到再现设备,并且将该数据写入到再现设备的输入存储器中;以及第二例程,管理使再现设备再现写入到输入存储器中的画面数据的定时,并且依据该管理、向再现设备输出再现所读取的画面数据的命令。
依据本发明的第12方面,提供了一种存储由数据处理设备执行的程序的存储介质,该设备以依据指定的再现方向的次序将多个画面数据输出到再现该画面数据的再现设备,该程序包含该第一例程,在再现之前将要由再现设备再现的画面数据输出到该再现设备,并且将该数据写入到再现设备的输入存储器中;以及第二例程,管理使再现设备再现写入到输入存储器中的画面数据的定时,并且依据该管理、向再现设备输出再现所读取的画面数据的命令。
依据本发明的第13方面,提供了一种数据处理系统,其具有将多个画面数据输出到再现设备以便进行再现的数据处理设备,该系统包含数据处理设备,其在画面数据的再现之前将该画面数据输出到再现设备,并且将该数据写入到再现设备的输入存储器中,然后管理用于使再现设备再现写入到输入存储器中的画面数据的定时,并且依据该管理、将再现所读取的画面数据的命令输出到再现设备;以及具有输入存储器的再现设备,其将从数据处理设备输入的画面数据写入到输入存储器中,并且当从数据处理设备接收到所述命令时,从输入存储器中读取并且再现由该命令指定的画面数据。
依据本发明的第14方面,提供了一种再现方法,其使数据处理设备输出多个画面数据到再现设备以便进行再现,该方法包含第一步骤,使数据处理设备在画面数据的再现之前将画面数据输出到再现设备,并且将该画面数据写入到再现设备的输入存储器中,并且管理用于使再现设备再现写入到输入存储器中的画面数据的定时;第二步骤,使数据处理设备依据该管理、将再现所读取的画面数据的命令输出到再现设备;以及第三步骤,使再现设备依据在第二步骤中输入的命令,从输入存储器中读取并再现由该命令所指定的画面数据。
依据本发明的第一到第九方面,有可能提供这样的数据处理设备、再现设备、数据处理系统、再现方法、程序、以及存储介质,与过去从处理单元输出用于再现的画面数据到再现设备时相比,它们能够缩短从用于反向再现方向的命令出现的时刻到在再现设备处获得在反向之后的再现输出的时刻的时间。
此外,依据本发明的第10到第14方面,有可能提供这样的数据处理设备、数据处理系统、再现方法、程序、以及存储介质,它们能够减轻再现设备的处理负荷。


根据以下参考附图给出的优选实施例的描述,本发明的这些及其他目的和特征将变得更清楚,其中图1是依据本发明一个实施例中的数据处理系统的整体配置的视图;
图2是用于说明要由图1所示的数据处理系统解码的再现数据ENC的视图;图3是用于说明从图1所示的计算机输出到再现设备的传输完成通知的视图;图4是用于说明图1所示的数据处理系统的整体操作示例的流程图;图5是用于说明图1所示的数据处理系统的整体操作示例的接着图4的流程图;图6是用于说明图5中的步骤ST15的处理的流程图;图7是流程图,用于说明在图4所示的步骤ST3、图5所示的步骤ST20、以及图6所示的步骤ST34处用于确定计算机在再现设备的输入存储器中写入GOP的地址的处理;图8是用于说明图7中的处理的示例的视图;图9是流程图,用于说明在如图1所示、本发明的第二实施例中的计算机输出画面数据到再现设备的情况下计算机的CPU的处理;图10是用于说明由图1所示的第二实施例中的计算机对再现设备的再现进行的控制的流程图;图11是流程图,用于说明当再现设备从图1所示的、本发明的第二实施例中的计算机接收到传输完成通知时由该再现设备所执行的处理;以及图12是一个视图,用于说明依据本发明实施例的数据处理系统的修改。
用于执行本发明的最佳方式下面,将描述依据本发明实施例的数据处理系统。
<第一实施例>
图1是依据本发明一个实施例的数据处理系统1的整体配置的视图。如图1所示,数据处理系统1具有例如计算机2和再现设备4。
如图1所示,计算机2具有HDD12、桥接器14、存储器16、桥接器18、操作设备19、以及CPU20。要注意到,存储器16存储预定程序PRG1(本发明的第五方面的程序),而CPU20读出并且执行该程序以执行以下的处理。预定程序可以存储在半导体存储器或者其它存储器16中,或者可以存储在HDD、光盘、或者其它存储介质上。
例如,HDD12存储由MPEG方案编码的再现数据ENC。如图2所示,再现数据ENC由在再现设备4处连续解码的多个GOP(画面组)组成。在图2所示的示例中,以GOP(N-1)、(N)、(N+1)、(N+2)的次序进行解码。每个GOP由I、P、和B画面数据(帧数据)组成。此外,每个GOP包括单个I画面数据。在当前实施例中,例如,使用在GOP中具有相对大量画面数据的所谓的“长GOP”。
I画面数据是内(帧内)编码图像的画面数据,并且与其它画面数据独立地进行编码。此外,P画面数据是沿前向方向预测性地编码的帧的画面数据,并且参考在时间方面处于过去(先前的显示次序)的I或者P画面数据进行解码。要注意到“I和P画面数据”还被称为“锚(anchor)画面数据”。此外,B画面数据是在两个方向预测性编码的帧的画面数据,并且在参考在时间方面处于之前或者之后(在前或者在后的显示次序)的I或者P画面数据的同时进行解码。要注意到HDD12的读出速度比再现设备4的最大再现速度要慢。
桥接器14提供了桥接器18的扩展功能并且具有PCI扩展槽或者IDE(集成驱动器电子电路)槽等。桥接器14基本上具有与桥接器18相同的功能,但是具有比桥接器18更窄的带宽,并且与连接到桥接器18的设备相比,连接到桥接器14的设备具有较低的存取速度。
存储器16是例如半导体存储器,并且存储用于由CPU20进行处理的程序和数据。操作设备19是键盘、鼠标、或者其它操作装置,并且输出对应于用户操作的操作信号到CPU20。操作设备19接收用于指定再现数据ENC的再现点的操作、用于发出指定再现点的再现开始命令的操作、以及依据基于未显示的操作屏幕的用户操作的瞬变命令操作,并且向CPU20输出表明该操作的操作信号。桥接器18与桥接器14、存储器16、PCI总线6、和CPU20相连,而且转换数据并且通过CPU20地址总线和数据总线传输该数据。
例如,CPU20执行从存储器16读取的程序,以便集中地控制计算机2的操作。当CPU20从操作设备19接收指示用于指定再现点的操作的操作信号作为输入时,它从HDD12中读取包括所指定的再现点的画面数据的GOP,并且通过桥接器18和PCI总线6将GOP输出(传输)到再现设备4。此外,CPU20依据由再现设备4所进行的再现的进展状态、连续地从HDD12中读取GOP并且把结果输出到再现设备4。此外,CPU20将与GOP的输出相联系的、再现设备4的CPU42的传输完成通知TCN输出到再现设备4。如图3所示,传输完成通知TCN示出了从计算机2输出(传输)到再现设备4的GOP的标识数据、在输入存储器32中写入GOP的的地址、以及GOP中的数据的大小。此外,传输完成通知示出在输出的GOP中的每个画面数据标识数据、在输入存储器32中写入画面数据的地址,以及画面数据的大小。此外,当CPU20从操作设备19接收到指示再现开始命令操作的操作信号时,它通过桥接器18和PCI总线6输出指定再现点的再现开始命令到再现设备4。
此外,当CPU20从操作设备19接收指示瞬变命令操作的操作信号作为输入时,它通过桥接器18和PCI总线6输出那个瞬变命令到再现设备4。此外,当CPU20接收指示瞬变命令操作的操作信号作为输入时,他判断包括按瞬变之后的再现方向、接下来要被用于再现的画面数据的GOP是否存储在输入存储器32中,并且在判断出该GOP没有被存储的条件下,将GOP输出到再现设备4。另一方面,当CPU20断定GOP存储在输入存储器32中时,它不将GOP输出到再现设备4,而是将GOP的传输完成通知输出到再现设备4的CPU42。CPU20基于输出到再现设备4的传输完成通知、瞬变命令、再现速度命令等,管理存储在再现设备4的输入存储器32中的GOP和画面数据。为此,CPU20能够判断包括按瞬变之后的再现方向、接下来被用于再现的画面数据的GOP是否存储在输入存储器32中。此外,CPU20确定接下来要被写入的GOP的地址,以便允许对存储在画面数据输入存储器32中的画面数据中的、早已经在再现设备4中再现的画面数据中的一部分画面数据进行覆写。
如图1所示,例如,再现设备4具有PCI桥接器30、输入存储器32、解码器34_1到34_3、再现存储器36_1到36_3、选择器38、控制存储器40、CPU42、以及控制总线46。要注意到,控制存储器40存储预定程序PRG2(本发明的第七方面的程序),并且CPU42读取并且执行那个程序以执行以下的处理。预定程序可以存储在半导体存储器或者其它控制存储器40中,或者可以存储在HDD、光盘、或者其它存储介质上。
PCI桥接器30具有存储器,用于缓存经由PCI总线6从计算机2输入的GOP和命令。此外,桥接器18具有动态存储器存取(DMA)传输功能。输入存储器32是SDRAM或者其它半导体存储器,并且暂时存储经由PCI桥接器30输入的GOP。
解码器34_1、34_2、和34_3在CPU42的控制下,通过MPEG系统解码经由PCI桥接器30从输入存储器32读出的画面数据,并且把结果写入到再现存储器36_1到36_3中。具体地说,解码器34_1、34_2、和34_3在CPU42的控制下,解码从输入存储器32读取的I画面数据而不用参考其它画面数据的解码结果。此外,解码器34_1、34_2、和34_3在CPU42的控制下,通过参考在时间方面处于过去的、并且早已经将解码结果存储在相应的再现存储器36_1到36_3中的I或者P画面数据的解码结果,解码从输入存储器32读取的P画面数据。此外,解码器34_1、34_2、和34_3在CPU42的控制下,通过参考在时间方面位于它的前后、并且早已经将解码结果存储在相应的再现存储器36_1到36_3中的I或者P画面数据的解码结果,解码从输入存储器32读取的B画面数据。
当解码器34_1、34_2、和34_3从计算机2接收瞬变命令作为输入、然后接收传输完成通知作为输入时,它们不等待来自计算机2的GOP传输,而是从输入存储器32中读取在瞬变之后再现的画面数据,并且对其进行解码。
解码器34_2和34_3具有与解码器34_1相同的配置。它们依据MPEG方案解码经由PCI桥接器30输入的图像数据,并且把结果写入到它们相应的再现存储器362和363中。
选择器38在CPU42的控制下,切换并且有选择地再现和输出从再现存储器36_1、36_2、和36_3读取的解码结果。
CPU42基于存储在控制存储器40中的程序和数据执行以下处理,以便控制再现设备4的整体操作。CPU42将从计算机2输入的GOP(再现数据ENC)写入到输入存储器32中。此外,CPU42执行调度,以便为存储在输入存储器32中的再现数据ENC确定以GOP为单位对GOP中的画面数据进行解码的次序。CPU42基于调度结果,使以下的解码在解码器34_1、34_2、和34_3处执行。
CPU42从输入存储器32中读取画面数据,并且将该数据输出到解码器34_1、34_2、和34_3,以便由相同的解码器34_1、34_2、和343解码属于相同GOP的I和P画面数据、以及参考I、P画面数据的解码结果的B画面数据。
例如,CPU42通过PCI桥接器30从输入存储器32中读取在GOP(N-1)中的I、P画面数据,以及通过参考该I、P画面数据的解码结果而解码的、在GOP(N)中的B画面数据,并且把它们输出到解码器34_1。这里,在当前实施例中,参考了一个通过参考具有不同B画面数据的GOP中的I、P画面数据的解码结果而进行解码的打开的(open)GOP。具体地说,例如,在图2所示的GOP(N)中的B0、B1画面数据是参考在GOP(N-1)中的I、P画面数据的解码结果而进行解码。因此,CPU42将在GOP(N)中的B0、B1画面数据输出到解码器34_1。
此外,例如,CPU42通过PCI桥接器30从输入存储器32中读出在GOP(N)中的I、P画面数据,以及通过参考该I、P画面数据的解码结果而解码的、在GOP(N+1)中的B画面数据,并且把它们输出到解码器34_2。此外,例如,CPU42通过PCI桥接器30从输入存储器32中读出在GOP(N+1)中的I、P画面数据,以及通过参考该I、P画面数据的解码结果而解码的、在GOP(N+2)中的B画面数据,并且把它们输出到解码器34_3。
当例如从计算机2的CPU20接收再现开始命令作为输入时,CPU42使包括再现点的多个GOP的解码在解码器34_1、34_2、和343处执行。在这时候,CPU42控制由解码器34_1、34_2、和34_3进行的B画面数据的解码、从再现存储器36_1、36_2、和36_3到选择器38的读出操作、以及选择器38的选择操作,以便从再现点开始沿指定的方向、以指定的速度执行再现和输出。此外,CPU42基于从CPU20输入的传输完成通知,管理存储在输入存储器32中的GOP和画面数据的地址。
下面,将描述图1所示的数据处理系统1的操作示例。
下面,将描述数据处理系统1的整体操作示例。图4和图5是用于说明图1所示的数据处理系统1的整体操作的示例的流程图。
步骤ST1计算机2的CPU20判断是否已经从操作设备19输入了指示用于指定在再现数据ENC中的再现点的操作的操作信号。当判断已经指定了时就继续到步骤ST2,而当判断没有指定时就重复步骤ST1的处理。
步骤ST2计算机2的CPU20从HDD12中读取包括在步骤ST1指定的再现点的画面数据的GOP,以及周围的GOP或者总共三个(多个)GOP。
步骤ST3计算机2的CPU20通过桥接器18和PCI总线6将在步骤ST2读取的多个GOP输出到再现设备4。再现设备4的CPU42通过PCI桥接器30将从计算机2输入的GOP写入到输入存储器32中。
步骤ST4计算机2的CPU20将传输完成通知输出到再现设备4的CPU42。这个传输完成通知示出在步骤ST3从计算机2输出(传输)到再现设备4的GOP的标识数据,在输入存储器32中写入GOP的地址,以及GOP数据的大小。此外,传输完成通知示出在输出的GOP中的每个画面数据的标识数据、在输入存储器32中已经写入了画面数据的地址、以及画面数据的大小。CPU42在控制存储器40中写入传输完成通知。在当前实施例中,CPU20和CPU42保持该传输完成通知,并且基于传输完成通知、管理存储在输入存储器32中的GOP。
步骤ST5再现设备4的CPU42,在完成步骤ST4的处理之后,将准备完成通知输出到计算机2的CPU20。
步骤ST6计算机2的CPU20判断是否已经从操作设备19输入了指示指定再现点的再现开始命令操作的操作信号。当判断已经输入了该命令时就继续到步骤ST7,而当判断没有输入时就重复步骤ST6的处理。
步骤ST7当判断输入了该命令时,计算机2的CPU20向再现设备4的CPU42输出指定再现点的再现开始命令。
步骤ST8再现设备4的CPU42执行调度,以便依据在画面数据之间的相互参考关系、以及再现方向,确定对存储在输入存储器32中、包括由在步骤ST7输入的再现开始命令所指示的再现点的画面数据的GOP中的画面数据进行解码的次序。
步骤ST9再现设备4的CPU42基于步骤ST8或者在后面说明的步骤ST16的调度结果,将指示接下来要被解码的画面数据的解码命令输出到解码器34_1、34_2、和34_3。
步骤ST10解码器34_1、34_2、和34_3读取并且解码由在步骤ST9输入的解码命令所指示的画面数据,并且在相应的再现存储器36_1到36_3中写入解码结果。
步骤ST11再现设备4的CPU42基于所指定的再现方向和调度结果指定接下来要被再现和输出的解码结果,生成示出该解码结果的显示命令以及用于期望的再现和输出的选择器38的切换命令,并且把它们写入到控制存储器40中。
步骤ST12再现设备4的CPU42将在步骤ST11生成的显示命令输出到解码器34_1、34_2、和34_3,并且将切换命令输出到选择器38。
步骤ST13解码器34_1、34_2、和34_3从再现存储器36_1到36_3中读出由在步骤ST12输入的显示命令指示的解码结果,并且把它们输出到选择器38。此外,选择器38基于在步骤ST12输入的切换命令,切换并且有选择地再现和输出从解码器34_1、34_2、和34_3输入的解码结果。
步骤ST14当计算机2的CPU20判断已经从操作设备19输入了指示瞬变命令操作的操作信号时,它继续到步骤ST15,而当它判断没有输入时则继续到步骤ST17。
步骤ST15计算机2的CPU20向再现设备4的CPU42输出瞬变命令(再现方向切换命令)。在生成瞬变命令之后,CPU20和CPU42基于切换的再现方向执行处理。将在稍后使用图6详细说明步骤ST15的处理。再现设备4以画面数据为单位、执行步骤ST9到ST15的处理。
步骤ST17CPU20和CPU42判断在步骤ST9到ST15中处理的画面数据是否是在GOP中的最后画面数据。如果断定它是最后画面数据的话,则它们继续到步骤ST18,而当断定它不是时,它们返回到步骤ST9并且执行下一个画面数据的处理。
步骤ST18CPU20和CPU42判断所处理的画面数据所属的GOP是否是在再现数据ENC中的最后的GOP。当断定它是最后的GOP时,它们结束该处理,而当不是时,它们继续到步骤ST19。
步骤ST19计算机2的CPU20依据再现方向从HDD12中读取下一个GOP。
步骤ST20计算机2的CPU20通过桥接器18和PCI总线6将在步骤ST19读取的GOP输出到再现设备4。再现设备4的CPU42通过PCI桥接器30将从计算机2输入的GOP写到输入存储器32中。
步骤ST21计算机2的CPU20将在步骤ST20输出的GOP的传输完成通知输出到再现设备4的CPU42。CPU42在控制存储器40中写入传输完成通知。
步骤ST22再现设备4的CPU42,在完成步骤ST21的处理之后,将准备完成通知输出到计算机2的CPU20。
步骤ST23例如,再现设备4的CPU42,判断包括依据再现方向的下一个再现点的画面数据的GOP的调度是否已经完成(也就是说,是否需要调度)。当断定调度没有完成时,它继续到步骤ST8,而当判断它已经完成时,它继续到步骤ST9。
下面,将说明图5所示的步骤ST15的瞬变处理。图6是用于说明图5所示的步骤ST15的瞬变处理的流程图。
步骤ST31当计算机2的CPU20从操作设备19接收指示瞬时命令操作的操作信号作为输入时,它通过桥接器18和PCI总线6输出该瞬变命令到再现设备4的CPU42。
步骤ST32计算机2的CPU20判断包括按瞬变之后的再现方向、接下来被用于再现的画面数据的GOP是否存储在输入存储器32中。当断定没有在那里存储该GOP时,它继续到步骤ST33,而当断定在那里存储了该GOP时,它继续到步骤ST35。
步骤ST33计算机2的CPU20从HDD12中读取按瞬变之后的再现方向、接下来要被用于再现的画面数据。
步骤ST34计算机2的CPU20通过PCI总线6、将在步骤ST33读取的GOP输出到再现设备4,并且在输入存储器32中的预定地址处写入该GOP。
步骤ST35计算机2的CPU20输出传输完成通知到再现设备4的CPU42,该传输完成通知指示在该输入存储器32中的地址,在该地址处存储了包括按瞬变之后的再现方向、接下来被用于再现的画面数据的GOP(画面数据)。
步骤ST36再现设备4的CPU42输出准备完成通知到计算机2的CPU20。进一步,CPU42基于在步骤ST35输入的传输完成通知、管理从输入存储器32中读取画面数据的操作。
下面,将说明在图4所示的步骤ST3、图5所示的步骤ST20、以及图6所示的步骤ST34处,计算机2的CPU20确定用于在再现设备4的输入存储器32中写入GOP的地址的处理。图7是用于说明地址确定处理的流程图。
步骤ST41计算机2的CPU20例如根据基于上述传输完成通知而获得的存储管理数据,判断在输入存储器32中是否有空闲的存储区域用于在再现设备4的输入存储器32中写入接下来要写入的GOP。在当前实施例中,“空闲的存储区域”意指在输入存储器32中的还没被使用的存储区域、或者存储了早已经完成再现的GOP的存储区域。当断定有空闲的存储区域时,CPU20继续到步骤ST42,而当断定没有时,CPU20继续到步骤ST44。
步骤ST42计算机2的CPU20指定在输入存储器32中的这样的存储区域,其中在该存储区域中存储在输入存储器32中所存储的GOP当中、按再现次序最接近于接下来要被写入的GOP的那个GOP。
步骤ST43计算机2的CPU20判断在与步骤ST42中所指定的存储区域邻近的存储区域中是否有足够的空闲存储区域用于接着写入该GOP。当判断有时,它继续到步骤ST46,而当判断没有时,它继续到步骤ST44。
步骤ST44计算机2的CPU20指定在存储在输入存储器32中的GOP当中、按再现次序离接下来要被写入的GOP最远的那个GOP的存储区域。
步骤ST45计算机2的CPU20控制该系统,以便在步骤ST44中所指定的存储区域处,写入接下来要被输出到再现设备的GOP。
步骤ST46计算机2的CPU20在与存储在输入存储器32中的GOP当中、相对于要被写入的GOP、按照再现次序的下一个GOP相邻的空闲区域中写入下一个要被写入的GOP。
例如,当输入存储器32具有图8A所示的存储状态时,计算机2的CPU20执行步骤ST44的处理,并且在输入存储器32中的GOP(N-3)上写入要被输出到再现设备4的GOP(N+4)。为此,输入存储器32的存储状态变为如图8B所示的那个状态。
如上所述,在数据处理系统1中,当出现瞬变时,计算机2判断包括按瞬变之后的再现方向、接下来被用于再现的画面数据的GOP是否存储在输入存储器32中,并且在断定该GOP没有存储在那里的条件下将该GOP输出到再现设备4。因此,因为早已经存储在输入存储器32中的GOP不会从计算机2输出到再现设备4,所以再现设备4能够从输入存储器32中读取并且解码处于处理中的画面数据,而不用等待GOP的输入。因此,和过去相比,有可能缩短从发出瞬变命令的时刻到获得在瞬变之后的再现输出的时刻的时间。
当画面数据是高清晰度(HD)图像或者其它具有大量数据的图像时,或者当采用与普通GOP相比、在每个GOP中有更多数量的画面数据的长GOP时,上述效果是非常显著的。也就是说,当画面数据是HD图像时,瞬变的出现导致在从计算机2到再现设备4的画面数据重传中出现大的损失。依据数据处理系统1,如上所述,当出现瞬变时,在再现设备处保持在该瞬变之后立即被再现和输出的画面数据,因此不必从计算机2传输那个画面数据到再现设备4。此外,利用使用参考结构的I、P、B、或者其它画面数据,瞬变导致在对接下来进行解码所需要的全部画面数据进行组合之前需要时间。当采用长GOP时,这个趋势变得尤其大。在这个实施例中,如上所述,在再现设备4中保持就在瞬变之后所需要的多个画面数据,因此就在瞬变之后不必从计算机2传输画面数据到再现设备4。
此外,在数据处理系统1中,计算机2管理输入存储器32中的、其中已经写入了输出到再现设备4的GOP的地址,而且计算机2基于此控制再现设备4的再现操作,以便能够判断在再现设备4处进行再现所需要的画面数据是否存储在输入存储器32中而不需要来自再现设备4的任何通知。为此,变得有可能在较早的定时处将用于在再现设备4处进行再现的画面数据提供给再现设备4。
此外,在数据处理系统1中,如使用图7所说明的那样,计算机2管理该系统,以便在输入存储器32中的尽可能靠近的存储区域中存储要被连续再现的GOP。为此,有可能将要被解码的画面数据有效地读出到解码器34_1、34_2、和34_3。
<第二实施例>
第二实施例涉及本发明的第10到第14方面。计算机2a对应于发明的数据处理设备,而再现设备4a对应于本发明的再现设备。如图1所示,数据处理系统1a具有例如计算机2a和再现设备4a。在当前实施例中,计算机2a的CPU20a控制在再现设备4a处解码画面数据的整体进展。当再现设备4a的CPU42a从计算机2a接收了传输完成通知时,它使解码器34_1到34_3执行由传输完成通知所指定的GOP(画面数据)的解码。为此,CPU42a不需要存储在输入存储器32中的GOP的复杂管理、或者GOP的解码的调度,并且能够由低处理性能的处理电路实现。
如图1所示,计算机2a具有HDD12、桥接器14、存储器16、桥接器18、操作设备19、以及CPU20a。要注意到,存储器16存储预定程序PRG1a(本发明的第11方面的程序),而CPU20a读出并且执行该程序以执行以下的处理。预定程序可以存储在半导体存储器或者其它存储器16中,或者可以存储在HDD、光盘、或者其它存储介质上。
如图1所示,例如,再现设备4a具有PCI桥接器30、输入存储器32、解码器34_1到34_3、再现存储器36_1到36_3、选择器38、控制存储器40、CPU42a、以及控制总线46。要注意到,控制存储器40存储预定的程序。CPU42a读取并且执行该程序以执行以下的处理。预定程序可以存储在半导体存储器或者其它控制存储器40中,或者可以存储在HDD、光盘、或者其它存储介质上。
下面,将说明数据处理系统1a的操作示例。
图9是用于说明在图1所示的实施例中、从计算机2a输出画面数据到再现设备4a的情况下计算机2a的CPU20a的处理的流程图。
步骤ST51计算机2a的CPU20a从HDD12中读取例如包括由预定规则所指定的再现点的画面数据的GOP、以及在该GOP前后的GOP,也就是说总共三个(多个)GOP。
步骤ST52计算机2a的CPU20a通过桥接器18和PCI总线6将在步骤ST51读取的多个GOP输出到再现设备4。再现设备4a的CPU42a经由PCI桥接器30将从计算机2a输入的GOP写入到输入存储器32中。在这时候,CPU20a管理(指定)在输入存储器32中、用于写入输出到再现设备4a的画面数据的地址。要注意到,CPU20a保持预定的管理数据,该数据示出存储在再现设备4a的输入存储器32中的画面数据的地址。计算机2a的CPU20a在GOP的输出之后不向再现设备4a输出传输完成通知,而是管理在再现设备4a处的画面数据的再现定时,并且基于该管理结果,在该再现定时处或者刚好在其之前,向再现设备4输出指定与该再现有关的画面数据的传输完成通知。
图10是用于说明由计算机2a对再现设备4a的再现操作的控制的流程图。
步骤ST61例如,计算机2a的CPU20a依据由用户进行的操作设备19的操作、管理在再现设备4a处再现画面数据的进展(定时),并且指定接下来或者在预定时间之后要在再现设备4a处再现的GOP。
步骤ST62计算机2a的CPU20a判断在步骤ST61处指定的GOP是否存储在再现设备4a的输入存储器32中。当判断存储了该GOP时,它继续到步骤ST63,而当判断没有时,它继续到步骤ST64。
步骤ST63计算机2a的CPU20a输出传输完成通知到再现设备4a,该传输完成通知指示在再现设备4a的输入存储器32中、存储在步骤ST61中指定的GOP的地址。除了在步骤ST61中指定的GOP的地址之外,传输完成通知还表明GOP的标识数据以及GOP中的数据的大小。此外,传输完成通知示出在输出的GOP中的每个画面数据的标识数据、在输入存储器32中写入该画面数据的地址、以及画面数据的大小。
步骤ST64计算机2a的CPU20a对规则进行重写,以便输出在步骤ST61指定的GOP到再现设备4a。为此,当计算机2a的CPU20a接下来执行图9所示的步骤ST51时,将在步骤ST61指定的GOP输出到再现设备4a。此后,CPU20a立即输出有关该画面数据的传输完成通知到再现设备4a。
图11是用于说明在再现设备4a从计算机2a接收到传输完成通知时由再现设备4a执行的处理的流程图。
步骤ST71再现设备4a的CPU42a判断是否已经经由PCI桥接器30输入了传输完成通知。当判断已经输入了该通知时,它继续到步骤ST72,而当判断没有输入该通知时,它重复该判断。
步骤ST72再现设备4a的CPU42a读取存储在由在步骤ST71中判断为已经输入的传输完成通知所示出的、输入存储器32中的地址处的GOP(画面数据),并且将其输出到解码器34_1到34_3。
如上所述,在数据处理系统1a中,当必需使计算机2a事先将画面数据传输到再现设备4a时,计算机2a将传输完成通知输出到再现设备4a。因此,再现设备4a的CPU42a仅仅需要检测已经从计算机2a输入了传输完成通知,然后从由该传输完成通知所指示的、在输入存储器32中的地址中读取画面数据(GOP),并且将数据输出到解码器34_1到34_3。没有必要不断地监视再现定时。为此,与第一实施例相比,CPU42a能够减少伴随再现处理出现的处理负荷,并且能够使用具有低处理性能的便宜的处理电路。
也就是说,假定例如当数据处理系统1a正再现GOP(N)部分时,用户突然执行擦洗(scrub)操作,并且试图显示GOP(N+2)部分。在这时候,如果假定已经完成了直至GOP(N+2)为止的传输,则足以输出传输完成通知。不需要实际的传输。因此,快速的显示是可能的。
当画面数据是高清晰度(HD)图像或者其它具有大量数据的图像时,或者当采用与普通GOP相比、在每个GOP中有更多数量的画面数据的长GOP时,上述效果是非常显著的。也就是说,当画面数据是HD图像时,瞬变的出现导致在从计算机2a到再现设备4a的画面数据重传中出现大的损失。依据数据处理系统1a,如上所述,当出现瞬变时,在再现设备处保持在该瞬变之后立即被再现和输出的画面数据,因此不必从计算机2a传输那个画面数据到再现设备4a。此外,利用使用参考结构的I、P、B、或者其它画面数据,瞬变导致在对接下来进行解码所需要的全部画面数据进行组合之前需要时间。当采用长GOP时,这个趋势变得尤其大。在这个实施例中,如上所述,在再现设备4a中保持就在瞬变之后所需要的多个画面数据,因此就在瞬变之后不必从计算机2a传输画面数据到再现设备4a。
要注意到,如同在第一实施例中那样,当从计算机2同时传输几个GOP到再现设备4并且发送传输完成通知时,CPU20和CPU42两者都必须管理存储在输入存储器32中的画面数据。与此相反,在数据处理系统1a中,这样的管理变得是不必要的。当在CPU42a的处理性能中没有额外的余地时或者不能调度擦除(scrub)操作等时,这是有效的,因此CPU42a不能处理太多。
本发明不局限于上述实施例。也就是说,本领域的技术人员可以在本发明的技术范围以及它们的等效范围之内,对实施例的部件进行各种改变、形成组合或者子组合、或者进行替换。此外,在上述实施例中,说明了MPEG画面数据作为多个画面数据,但是本发明还可以应用于音频数据,只要该音频数据按次序进行解码。
此外,在上述实施例中,举例说明了使用多个解码器的情况,但是,例如如图12所示,本发明还可以应用于其中再现设备4b使用单个解码器34_1的情况。此外,在上述实施例中,举例说明了MPEG作为编码方案,但是本发明可以类似地应用于H.264/AVC(高级视频编码)等。
在上述实施例中,说明了其中压缩的画面数据存储在HDD12中的情况,但是本发明不局限于此,例如,本发明还可以应用于通过输入/输出接口等在光盘、磁光盘、半导体存储器、磁盘、或者其它各种存储介质上进行的存储。此外,连接方式不局限于通过电缆等的连接。例如,通过诸如来自外面的有线或者无线连接之类的其它类型连接方式的连接也是可能的。此外,在上述实施例中,说明了由具有那些功能的硬件执行一系列处理的情况,但是本发明不局限于此。为此使用软件也是可能的。在这时候,当通过软件执行一系列处理时,可以通过把各种程序安装到计算机中来实现各种类型的功能,其中在该计算机中,形成该软件的程序被构建到专用硬件中。例如,程序从例如存储介质中安装到通用个人计算机等中。此外,例如,存储介质包括光盘、磁光盘、半导体存储器、磁盘或者其它各种存储介质,这是不言而喻的。此外,例如,也有可能例如通过Internet或者其它网络下载各种类型的程序,来把它们安装到通用个人计算机等中。
此外,在上述实施例中,描述存储在存储介质中的程序的步骤当然可以以沿着所描述的次序的时间顺序执行,但是本发明不局限于该时间顺序。还包括并行或者独立的执行。
此外,在上述实施例中,没有特别地限制再现速度。本发明可以广泛地应用于以任何可变速度进行再现操作的再现设备的特定处理。
此外,实施例中的块配置是块配置的示例。本发明不局限于所说明的示例。
此外,通过适当地提供一组用于存储在HDD12中的压缩和编码数据的、指示从HDD12读取的数据是否有效的读取标志,一组指示在解码调度的时候的有效性的解码标志,一组用于解码数据的显示的、指示调度时的有效性的显示标志等作为元数据,并且依据再现速度和方向自动地更新这一系列的标志组,能够管理调度。在这时候,可以作为单独的调度元数据(历史记录信息)管理过去的一系列使用可变速度再现处理的调度以及标志组的更新信息。这可以依据需要描述为压缩和编码数据中的语法或者可以单独地存储在诸如HDD12之类的存储介质中。
此外,也可以作为元数据(部件历史记录信息)管理解码器的数目、存储体的数目、解码器ID等。此外,还可以作为元数据(再现历史记录信息)管理再现速度、再现方向等。在这时候,如果必要,元数据可以描述为压缩和编码数据中的语法或者可以单独地存储在诸如HDD12之类的存储介质中。通过参考这样的元数据(历史记录信息),有可能重新使用过去执行的调度并且更快和更准确地执行调度。要注意到,还可以包含这些元数据,以便在例如数据库的外面设备处管理这些元数据。
要注意到,在上述实施例中,本发明还能够应用于当解码器34_1到34_3不完全解码存储在HDD12上的压缩和编码数据(将该数据解码到中间阶段)时的情况。具体地说,例如,本发明还可以应用于其中解码器34_1到34_3仅仅执行用于可变长度编码的解码和逆量化、而不执行逆DCT的情况,其中解码器执行逆量化但不执行用于可变长度编码的解码的情况等。在这种情况下,例如,解码器34_1到34_3可以生成例如指示它们所执行的处理直至编码和解码的什么阶段(例如,逆量化阶段)的历史记录信息,并且与不完全解码的数据相联系地输出该信息。
此外,在上述实施例中,HDD12存储不完全编码的数据(例如,执行了DCT和量化但是没有执行可变长度编码的数据),以及依据需要存储编码和解码的历史记录信息,但是本发明还可以应用于其中解码器34_1到34_3能够在CPU20的控制下解码所提供的不完全编码的数据、并且把该数据转换为基带信号的情况。具体地说,本发明还能够应用于其中例如解码器34_1到34_3对已经应用了DCT和量化但是没有应用可变长度编码的数据执行逆DCT和逆量化、但是不执行用于可变长度编码的解码的情况。此外,在这种情况下,例如,CPU20可以获得与不完全编码的数据相联系的、存储在HDD12中的编码和解码历史记录信息,并且基于该信息调度由解码器34_1到34_3进行的解码。
此外,在上述实施例中,HDD12存储不完全编码的数据,并且依据需要存储编码和解码的历史记录信息,但是本发明还可以应用于其中解码器34_1到34_3在CPU20的控制下不完全解码所提供的不完全编码的数据(仅仅将数据解码到中间阶段)的情况。此外,在这种情况下,同样,例如,CPU20可以获得与不完全编码的数据相联系的、存储在HDD12中的编码和解码历史数据,并且基于该信息调度由解码器34_1到34_3进行的解码。此外,在这种情况下,同样,解码器34_1到34_3可以根据需要生成编码和解码的历史记录信息,并且与不完全解码的数据相联系地输出该信息。换句话说,本发明还可以应用于其中解码器34_1到34_3在CPU20的控制下执行部分解码(执行解码步骤的一部分)的情况。CPU20可以获得与不完全编码的数据相联系的、存储在HDD12中的编码和解码历史记录信息,并且基于该信息调度由解码器34_1到34_3进行的解码。解码器34_1到34_3还可以根据需要生成编码和解码的历史记录信息,并且与不完全编码的数据相联系地输出该信息。
此外,HDD12可以进一步存储与压缩和编码的流数据相联系的、有关编码和解码处理的历史记录的信息,而且CPU20可以基于有关编码处理和解码处理的历史记录的信息、调度该压缩和编码的流数据的解码。进一步,即使当解码器34_1到34_3能够在CPU20的控制下解码压缩和编码的流数据并且把它转换为基带信号时,也有可能根据需要生成有关编码和解码的历史记录的信息,并且允许与该基带信号相联系地输出该信息。
要注意到,在上述实施例中,再现设备4被说明为具有多个解码器,但是本发明也能够应用于单个解码器的情况。在这时候,单个解码器不仅可以接收、解码、和显示或者输出压缩和编码的数据,而且还可以以与上述相同的方式,接收压缩和编码的数据、将该数据部分解码至中间阶段、并且将该数据与编码和解码的历史记录信息一起输出到外面,接收部分编码的数据、解码该数据、并且把该数据转换为基带信号以便输出到外面,或者接收部分编码的数据、将该数据部分解码到中间阶段、并且将该数据与编码和解码历史记录信息一起输出到外面。
此外,在上述实施例中,分开地配置CPU20与CPU42,但是本发明不局限于此。例如,还可以想得到由作为整体控制再现设备4的单个CPU来配置CPU20和CPU42。此外,即使当独立地配置CPU20和CPU42时,CPU20和CPU42也可以在单个芯片上形成。
此外,当独立地配置CPU20和CPU42时,有可能使在上述实施例中由CPU20执行的处理的至少一部分由CPU42例如通过时间划分来执行,或者使由CPU42执行的处理的至少一部分由CPU20例如通过时间划分来执行。也就是说,CPU20和CPU42还可以利用能够执行分散处理的处理器实现。
此外,例如,再现设备4可以被配置为能够连接到网络,而且在上述实施例中,由CPU20或者CPU42执行的处理的至少一部分可以在通过网络连接的另一个设备的CPU处执行。类似地,在上述实施例中,分开地配置存储器32、40等,但是本发明不局限于此。也可以想得到由再现设备4中的单个存储器配置这些存储器。
此外,在上述实施例中,说明了HDD12、解码器34_1到34_3、和选择器38经由桥接器和总线连接并且集成为再现设备的情况,但是本发明不局限于此。例如,本发明还可以应用于其中这些部件中的一部分通过有线或者无线从外面连接的情况,以及其中这些部件以其它各种连接方式相互连接的情况。
此外,在上述实施例中,说明了压缩的流数据存储在HDD中的情况,但是本发明不局限于此。例如,本发明还可以应用于再现和处理存储在光盘、磁光盘、半导体存储器、磁盘、或者其它各种存储介质上的流数据的情况。
此外,在上述实施例中,CPU42、存储器32、存储器40、解码器34_1到34_3、以及选择器38安装在同一扩展卡(例如,PCI卡或者PCI快速(PCI-Express)卡)上,但是本发明不局限于此。例如,当在卡之间的传输速度高时,PCI-快速(PCI-Express)或者其它技术可以用来把这些部件安装在单独的扩展卡上。
此外,在这个说明书中,“系统”意指多个设备的逻辑集合。它与不同配置的设备是否处于同一外壳中无关。
本发明可以应用于用于再现已再现的数据的系统。
本领域的技术人员应当理解在权利要求和它们的等效含义的范围之内,取决于设计要求及其他因素,可以进行各种修改、组合、子组合以及改变。
权利要求
1.一种以依据指定的再现方向的次序将画面数据输出到再现多个画面数据的再现设备的数据处理设备,该数据处理设备包含处理电路,以依据在所述再现设备中指定的再现方向的次序将所述画面数据输出到所述再现设备,并且将该数据写入到所述再现设备的输入存储器中,以及当反向在所述再现设备处指定的所述再现方向时,在按照所述反向之后的再现方向、接下来要被用于再现的所述画面数据没有存储在所述输入存储器中的条件下,将所述画面数据输出到所述再现设备。
2.如权利要求1所述的数据处理设备,其特征在于所述处理电路以包括多个画面数据的画面数据组为单位,将所述画面数据输出到再现设备,并且,在判断出按所述反向之后的再现方向、接下来要被用于再现的所述画面数据组没有存储在所述输入存储器中的条件下,将所述画面数据组输出到所述再现设备。
3.如权利要求2所述的数据处理设备,其特征在于每当所述再现设备结束了包括在所述画面数据组中的所有所述画面数据的再现时,所述处理电路将对应于在所述再现设备处指定的所述再现方向的新的画面数据组输出到所述再现设备。
4.如权利要求1所述的数据处理设备,其特征在于所述处理电路指定在所述输入存储器中的、用于写入输出到所述再现设备的所述画面数据的地址,并且向所述再现设备输出指示所述地址的地址通知。
5.如权利要求4所述的数据处理设备,其特征在于当判断出按反向之后的再现方向、将被用于再现的所述画面数据存储在所述输入存储器中时,所述处理电路不会将所述画面数据输出到所述再现设备,而是向所述再现设备输出所述地址通知,该通知指示所述输入存储器中的存储了所述画面数据的地址。
6.如权利要求4所述的数据处理设备,其特征在于所述处理电路基于包括所述反向命令和所述地址通知在内的、输出到所述再现设备的命令,管理存储在所述输入存储器中的所述画面数据,并且根据所述管理,判断按所述反向之后的再现方向、接下来被用于再现的所述画面数据是否存储在所述输入存储器中。
7.如权利要求4所述的数据处理设备,其特征在于所述处理电路将地址通知输出到所述再现设备,该地址通知指示在所述输入存储器中未使用的存储区域、或者存储了早已经再现的画面数据的存储区域当中这样的存储区域的地址,该区域毗邻存储了按再现次序与输出到所述再现设备的画面数据最接近的画面数据的存储区域。
8.一种连续地解码和再现从数据输出源输入的多个数据的再现设备,包含输入装置,用于以依据所述再现方向的次序、从所述数据输出源中输入所述画面数据;输入存储器,用于存储所述画面数据;再现电路,用于解码并且再现从所述输入存储器中读取的所述画面数据;以及处理电路,用于在存储在所述输入存储器中的早已经完成再现的所述画面数据中的至少一部分所述画面数据上写入所述输入装置所输入的所述画面数据,并且依据再现方向将从所述输入存储器读取的所述画面数据输出到所述再现电路,所述处理电路在从所述数据输出源接收所述再现方向的反向命令作为输入时,从所述输入存储器中读取早已经在所述再现电路处再现的所述画面数据,并且将所述数据输出到所述再现电路以便进行反向之后的再现。
9.一种数据处理系统,具有输出多个画面数据到再现设备以便进行再现的数据处理设备,该系统具有数据处理设备,以依据在所述再现设备处指定的再现方向的次序将所述画面数据输出到所述再现设备,并且将所述数据写入到所述再现设备的输入存储器中,以及当反向在所述再现设备处指定的所述再现方向时,在按照所述反向之后的再现方向、接下来要被用于再现的所述画面数据没有存储在所述输入存储器中的条件下,将所述画面数据输出到所述再现设备;以及再现设备,将从所述数据处理设备输入的所述画面数据写入到所述输入存储器中,并且根据由所述数据处理设备指定的再现方向、再现从所述输入装置读取的所述画面数据。
10.一种用于从数据处理设备输出多个画面数据到再现设备的再现方法,包含第一步骤,当反向在所述再现设备处指定的所述再现方向时,使所述数据处理设备判断按所述反向之后的再现方向、接下来被用于再现的所述画面数据是否由所述再现设备所保持;以及第二步骤,在所述第一步骤中判断出接下来被用于再现的所述画面数据没有保持在所述再现设备中的条件下,使所述数据处理设备将所述画面数据输出到所述再现设备。
11.一种由数据处理设备执行的程序,该数据处理设备以依据指定的再现方向的次序、将多个画面数据输出到再现那个画面数据的再现设备,该程序包含第一例程,以依据在所述再现设备中指定的再现方向的次序将所述画面数据输出到所述再现设备,并且将该数据写入到所述再现设备的输入存储器中,以及第二例程,当反向在所述再现设备处指定的所述再现方向时,在按照所述反向之后的再现方向、接下来要被用于再现的所述画面数据没有存储在所述输入存储器中的条件下,将所述画面数据输出到所述再现设备。
12.一种存储由数据处理设备执行的程序的存储介质,该数据处理设备以依据指定的再现方向的次序、将多个画面数据输出到再现该画面数据的再现设备,所述程序包含第一例程,以依据在所述再现设备处指定的再现方向的次序将所述画面数据输出到所述再现设备,并且将该数据写入到所述再现设备的输入存储器中,以及第二例程,当反向在所述再现设备处指定的所述再现方向时,在按照所述反向之后的再现方向、接下来要被用于再现的所述画面数据没有存储在所述输入存储器中的条件下,将所述画面数据输出到所述再现设备。
13.一种由再现设备执行、用于将多个画面数据从数据处理设备输出到再现设备以便进行再现的程序,包含第一例程,当反向在所述再现设备处指定的所述再现方向时,使所述数据处理设备判断按所述反向之后的再现方向、接下来被用于再现的所述画面数据是否由所述再现设备所保持;以及第二例程,在所述第一例程中判断出接下来被用于再现的所述画面数据没有保持在所述再现设备中的条件下,使所述数据处理设备将所述画面数据输出到所述再现设备。
14.一种存储介质,存储由再现设备执行、用于将多个画面数据从数据处理设备输出到再现设备以便进行再现的程序,所述程序包含第一例程,当反向在所述再现设备处指定的所述再现方向时,使所述数据处理设备判断按所述反向之后的再现方向、接下来被用于再现的所述画面数据是否由所述再现设备所保持;以及第二例程,在所述第一例程中判断出接下来被用于再现的所述画面数据没有保持在所述再现设备中的条件下,使所述数据处理设备将所述画面数据输出到所述再现设备。
15.一种数据处理设备,具有用于输出多个画面数据到再现装置以便进行再现的数据处理装置,该数据处理设备包含数据处理装置,用于以依据在所述再现装置处指定的再现方向的次序将所述画面数据输出到所述再现装置,并且将所述数据写入到所述再现装置的输入存储器中,以及当反向在所述再现装置处指定的所述再现方向时,在判断出按照所述反向之后的再现方向、接下来要被用于再现的所述画面数据没有存储在所述输入存储器中的条件下,将所述画面数据输出到所述再现装置;以及再现装置,用于将从所述数据处理装置输入的所述画面数据写入到所述输入存储器中,并且根据由所述数据处理装置指定的再现方向、再现从所述输入存储器读取的所述画面数据。
16.一种以指定的再现方向的次序、将多个画面数据输出到再现所述画面数据的再现设备的数据处理设备,包含处理电路,在再现之前将要由所述再现设备再现的所述画面数据输出到所述再现设备,并且将该数据写入在所述再现设备的输入存储器中,然后管理使所述再现设备再现写入到所述输入存储器中的所述画面数据的定时,并且依据所述管理、向所述再现设备输出再现所述读取的画面数据的命令。
17.如权利要求16所述的数据处理设备,其特征在于所述处理电路判断被命令再现的所述画面数据是否存储在所述输入存储器中,并且如果判断出所述画面数据存储在所述输入存储器中,则输出所述命令到所述再现设备,以便使所述再现设备在预定定时处再现所述画面数据。
18.如权利要求17所述的数据处理设备,其特征在于当判断出所述画面数据没有存储在所述输入存储器中时,所述处理电路将所述画面数据输出到所述再现设备,并且将该数据写入到所述输入存储器中。
19.如权利要求16所述的数据处理设备,其特征在于所述处理电路使所述画面数据被写入在所述输入存储器中的指定地址处,并且向所述再现设备输出用于再现具有所述指定地址的所述画面数据的命令。
20.一种由数据处理设备执行的程序,该数据处理设备以依据指定的再现方向的次序、将多个画面数据输出到再现该画面数据的再现设备,该程序包含第一例程,在再现之前将要由所述再现设备再现的所述画面数据输出到所述再现设备,并且将所述数据写入到所述再现设备的输入存储器中;以及第二例程,管理使所述再现设备再现写入到所述输入存储器中的所述画面数据的定时,并且依据所述管理、向所述再现设备输出再现所述读取的画面数据的命令。
21.一种存储由数据处理设备执行的程序的存储介质,该数据处理设备以依据指定的再现方向的次序、将多个画面数据输出到再现该画面数据的再现设备,所述程序包含第一例程,在再现之前将要由所述再现设备再现的所述画面数据输出到所述再现设备,并且将所述数据写入到所述再现设备的输入存储器中;以及第二例程,管理使所述再现设备再现写入到所述输入存储器中的所述画面数据的定时,并且依据所述管理、向所述再现设备输出再现所述读取的画面数据的命令。
22.一种数据处理系统,具有输出多个画面数据到再现设备以便进行再现的数据处理设备,该系统包含数据处理设备,在所述画面数据的再现之前将该数据输出到所述再现设备,并且将该数据写入在所述再现设备的输入存储器中,然后管理用于使所述再现设备再现写入到所述输入存储器中的所述画面数据的定时,并且依据所述管理、向所述再现设备输出再现所述读取的画面数据的命令;以及具有所述输入存储器的再现设备,将从所述数据处理设备输入的画面数据写入到所述输入存储器中,并且当从所述数据处理设备接收到所述命令时,从所述输入存储器中读取并且再现由所述命令指定的画面数据。
23.一种使数据处理设备输出多个画面数据到再现设备以便进行再现的再现方法,包含第一步骤,使数据处理设备在所述画面数据的再现之前、将所述画面数据输出到所述再现设备,并且将该数据写入到所述再现设备的输入存储器中,并且管理用于使所述再现设备再现写入到所述输入存储器中的所述画面数据的定时;第二步骤,使所述数据处理设备依据所述管理、将再现所述读取的画面数据的命令输出到所述再现设备;以及第三步骤,使所述再现设备依据在所述第二步骤中输入的所述命令、从所述输入存储器中读取并且再现由所述命令所指定的画面数据。
全文摘要
一种以依据指定的再现方向的次序将画面数据输出到再现多个画面数据的再现设备的数据处理设备,该设备具有处理电路,以依据在再现设备中指定的再现方向的次序将画面数据输出到再现设备,并且将该数据写入到再现设备的输入存储器中,以及当反向在再现设备处指定的再现方向时,在按照反向之后的再现方向接下来要被用于再现的画面数据没有存储在输入存储器的条件下,将画面数据输出到再现设备。
文档编号H04N5/92GK1767620SQ20051011416
公开日2006年5月3日 申请日期2005年10月26日 优先权日2004年10月26日
发明者小薮恭平, 柴田正二郎, 纲岛修二, 高村元嗣, 柿田新次郎 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1