信号同步系统的制作方法

文档序号:7965607阅读:168来源:国知局
专利名称:信号同步系统的制作方法
技术领域
本发明是有关于信号同步系统,特别有关于多个接收装置如何正确接收 多个输出装置所输出的数据。
背景技术
信号同步一直以来都是电子系统中重要的课题。例如,多媒体信息在网 络系统中的传送、或图像信息在系统中的传送,都需要信号同步的技术,使 接收装置得以正确接收输出装置的数据。
目前常用的同步技术为利用石英振荡器提供基准频率,并且配合锁相 回路(PLL)以及除频器产生不同的工作时钟,以供系统中不同的装置使用。然 而,锁相回路产生的时钟通常有噪声问题,使得系统中各个装置的工作时钟
不完全相同,导致接收装置无法正确接收输出装置的信号。
图1所示的方块图包括传统信号同步系统102。输出装置10a..... 10n
传送信号S1..... Sn至接收装置lla..... llz。其中,信号S1..... Sn各
自包括有数据与以及同步信息成分。传统信号同步系统102接收该等输出装
置10a.....10n所输出的信号Sl.....Sn以及工作时钟Clockl.....Clockn
后,传统信号同步系统102会分别对输出装置10a..... 10n的输出进行同步
化操作后,对应输出信号SA.....SZ,以及时钟ClockA.....ClockZ至接
收装置lla..... llz。其中,信号SA..... SZ各自包括经同步化调整后的
数据以及同步信息。
然而,传统信号同步系统102需要针对每一个接收装置设置一组芯片针 脚,随着输出装置与接收装置的增加,传统信号同步系统102的针脚(pin) 数目会变成一种负担,不仅电路板的电路布局(circuit layout)会相当复杂, 芯片(chip)的封装(package)成本以及电路板(PCB)的成本也会上升。因此, 需要一种解决上述问题的技术
发明内容
本发明所提供的信号同步系统(synchron i za t i on sy s t em)不仅使多个接 收装置与多个输出装置同步,还可以减少芯片所需要的针脚数目,使得电路 布局更简易,同时降低芯片封装与印刷电路板的制作成本。
本发明提供一种信号同步系统,其中包括多个同步单元以及一控制单元。 该等同步单元各自对应一个输出装置。该控制单元(control unit)产生系统 时钟(systera clock)以及数据选择信号。该数据选择信号决定哪一个同步单 元(synchronization device)可以开始进行同步化的操作。而根据所对应的 输出装置的输出信号、系统时钟、以及数据选择信号,同步单元可以对输出 装置的输出信号进行同步化操作,且控制单元接收经同步化调整后的输出装 置的输出信号。根据该等同步单元的输出信号以及该系统时钟,该控制单元 产生输出选择信号。且通过系统时钟以及输出选择信号,控制单元可控制多 个接收装置接收经同步化调整后的输出装置的输出信号,而使接收装置同步 接收输出装置所输出的数据。
本发明所提出的信号同步系统亦可应用于多输出装置的比特流信号传输。
本发明所揭露的技术亦适用于其它状况。例如将多个输出装置所输出 的数据皆传送至单一个接收装置、或将多个输出装置所输出的数据传送至多 个接收装置。


图1为传统信号同步系统的实施例; 图2、 3、 4、 5为信号同步系统的实施图; 图6为信号同步系统的电路示意图; 图7为信号同步系统的输出控制的时序图8、 9显示信号同步系统如何将多个输出装置所输出的图像数据传递至 单一接收装置;
图10为本说明书所提及的同步单元的实施例;
图11显示检测及测量器1002所产生的同步差距信号Vph-A、 Vph—B所代 表的意义;
图12为本说明书所提及的同步单元的另一实施例;
图13显示检测及测量器1302所产生的同步差距信号Hph—A、 Hph—B所代表的意义,
102 ~传统信号同步系统;202 控制单元;302 ~控制单元;402 控制单元;502 -控制单元;
600 ~信号同步系统;602 ~输出选择产生器;
604 ~输出选择电路;606 ~多工控制器;
612 ~控制信号;702-706 脉冲信号;
902、1002 控制单元;904、 1004 接收装置;1102-检测及测量器;1104-信号产生器;1106~比4交器;
1108~水平同步信号数量产生电路;
1110~水平同步信号数量删除电路;
1112 水平同步信号长度计数器;
1114 第二垂直同步信号产生器;
1122 第二垂直同步信号;1124 ~参数信号;
1126 正水平同步信号;1128 ~负水平同步信号;
1130 计数结果信号;
1302 检测及测量器;1304 ~信号产生器;
1306~比4交器;1308 ~数据产生电路;
1310 数据删除电路;1312 ~数据缓冲及控制器;
1314 第二水平同步信号产生器;
1322 第二水平同步信号;1324 -参数信号;
1326 正数据信号;1328 ~负数据信号;
10a ~'10n、 20a ~ 20n、 30a ~-30n、 40a -—40n、 50a ~ 50n、 80a
输出装置;
lla ~'llz、 21a ~ 21z、 31a ~'31z、 41a --41z、 51a ~ 51z、 81a
接收装置;
12a -'12n、 22a ~ 22n、 32a ~'32n、 42a --42n、 52a ~ 52n、 62a
、92a~ 92n~同步单元;
具体实施例方式
图2为本发明所提供的一信号同步系统的实施图。此信号同步系统可应 用在多个输出装置传输数据给多个接收装置的情况。此信号同步系统包括有
多个同步单元22a..... 22n以及一控制单元202。同步单元22a..... 22n
各自对应一个输出装置(分别为20a..... 20n)。控制单元202根据该等输出
装置的数目n以及时钟Clockl.....Clockn产生系统时钟Clock—sys以及数
据选择信号Data —sel。在使用系统时钟Clock_sys的情况下,控制单元202 接收数据的顺序乃由数据选择信号Data —sel决定。数据选择信号Data —sel 的内容可为该等输出装置的代号。例如,若输出装置的数量为2(n=2)、工作 时钟皆为66MHz(Clockl= Clock2=66MHz),则系统时钟Clock —sys可设定为 132MHz,并且数据选择信号Data —sel随着系统时钟Clock —sys在T与"2" 之间来回变化。
同步单元22a ~ 22何时进行同步化操作,为根据输出装置20a输出的信 号SI与、系统时钟Clock-sys、以及数据选择信号Data-sel所决定。而进 行同步化操作后,信号Sl Sn调整为信号Sl, ~Sn,。
控制单元202接收由同步单元22a 22n所输出的信号Sl, ~ Sn,。且信 号S1, ~Sn,由控制单元202输出时,则被定义为信号S — sys。其中,根据
同步单元22a..... 22n的输出信号Sl'、…、Sn,以及系统时钟Clock—sys,
控制单元202产生输出选择信号Out —sel。且系统时钟Clock —sys搭配输出 选择信号0ut-sel则是控制单元202用来控制信号S-sys为由接收装置21a ~ 21z中哪一个所接收。且其中,数据选择信号Data-sel以及输出选择信号 Out — sel可为脉冲信号(pulse signal)或比特流信号(bitstream signal)。
由于系统时钟Clock-sys为由控制单元202所提供,因此当控制单元202 提供系统时钟Clock_sys给同步单元22a 22n以进行同步化,以及控制单元 202利用系统时钟Clock-sys控制将信号输入至接收装置21a~21z时,所有 操作皆基于系统时钟Clock-sys,也因此,输出装置20a 22n与接收装置 21a 21z间的信号传递,通过本发明设计,仍属于同步,且与已知相比较, 输出装置20a-20n与接收装置21a与21z间的信号数目明显为少。
图3为本发明所提供的信号同步系统的实施图。在其它应用上,同步单 元32a 32n,可为对应内建(build in)于输出装置30a ~ 30n中,且如同图2 的概念,控制单元302,可将多个输出装置30a 30n的输出,同步传递至接
收装置21a ~ 21z。
图4为本发明所提供的信号同步系统的实施图。输出装置40a ~ 40n输出 的信号包4舌有垂直同步信号(horizontal synchronization signal, 未显示 在图中)、水平同步信号(vertical synchronization signal,未显示在图中)、 以及数据信号(未显示在图中)。同步单元42a~42n用以分别对输出装置 40a~40n的输出进行同步化调整,且调整后输出分别输出水平同步信号 Hsl'、 垂直同步信号Vsl,、数据信号Datal,…水平同步信号Hsn,、 垂 直同步信号Vsn,、数据信号Datan'。
同样地,根据本发明概念,控制单元402通过系统时钟Clock-sys以及 数据选择信号Data-sel控制各同步单元42a~42n进行同步化操作。且,水 平同步信号Hsl'、垂直同步信号Vsl'、数据信号Datal,…水平同步信号 Hsn,、垂直同步信号Vsn,、数据信号Datan,由控制单元402输出时为被定 义为水平同步信号Hs-sys、垂直同步信号Vsl —sys,以及数据信号Data_sys。 至水平同步信号Hs —sys、垂直同步信号Vsl-sys,以及数据信号Data —sys的 输出控制,则通过控制单元402输出系统时钟Clock_sys以及输出选择信号 0ut一sel至接收装置41a 41z。
图5为信号同步系统的实施图。输出装置50a 50n的输出为比特流信号 (未显示在图中)。同步单元52a ~ 52n可分别输出比特流信号Bitstreaml, ~ Bitstreamn,。且比特流信号Bitstreaml' ~ Bitstreamn,由控制单元502 输出时^皮定义为比特流信号Bi t s t rearn— sys 。
仍根据本发明概念,通过系统时钟Clock —sys以及数据选择信号 Data —sel控制各同步单元52a 52n进行同步化操作。且通过控制单元402 输出系统时钟Clock_sys以及输出选择信号Out —sel至接收装置41a ~ 41z, 以控制比特流信号Bitstream—sys的输出。
图6为信号同步系统的电路示意图。此信号同步系统600包括同步单元 62a 62n、输出选择产生器(output— sel generator) 602 、输出选择电路 (output-select circuit) 604 , 以及多工控制器(multiplexer &
controller) 606。根据同步单元62a..... 62n所分别输出的水平同步信号
Hsl'、垂直同步信号Vsl,...、水平同步信号Hsn,、垂直同步信号Vsn,,控 制单元402输出水平同步信号Hs —sys与垂直同步信号Vs-sys。根据系统时 钟Clock-sys以及水平同步信号Hs — sys与垂直同步信号Vs —sys,输出选择
产生器602产生输出选择信号0ut-sel。根据系统时钟Clock—sys、输出选择 信号Out-sel,以及水平同步信号Hs —sys与垂直同步信号Vs-sys,输出选择 电路604产生控制信号612。根据控制信号612。输出选择信号Out_sel用来 控制数据信号Data-sys应该由哪一个接收装置来接收。
图7为信号同步系统的输出控制的时序图。请同时参考图4,控制单元 4 02通过系统时钟信号C1 ock—sys "搭配输出选4奪信号0ut — se l(或0ut — se 1 [a]、 Out —sel[b] 、 Out —sel[c]...),以控制接收装置41a ~ 41b是否接收伴随在水 平同步信号Hs-sys与垂直同步信号Vs-sys之后的数据信号Data —sys。其中, 选择信号Out-sel可以比特流信号的形式存在,实施的方式如图7选择信号 Out-sel其标头后带有接收装置41a-41b是否可以接收的消息。或,选择信 号Out-sel [a] 、 Out —sel[b] 、 Out —sel [c]…可以脉冲信号的形式存在,实 施的方式亦如图7所示,以多支脉冲信号分别控制接收装置41a-41b是否可 以接收的消息。
图8显示了信号同步系统如何将多个输出装置所输出的图像数据传递至 单一接收装置。控制单元802通过系统时钟Clock—sys以及数据选择信号 Data —sel控制各同步单元82a ~ 82n是否进行同步化操作。同步单元82a ~ 可分别将输出装置80a 80z的输出水平同步信号Hsl、垂直同步信号Vsl、 数据信号Datal…、水平同步信号Hsn,、垂直同步信号Vsn,、数据信号Datan 同步化调整为水平同步信号Hsl,、垂直同步信号Vsl,、数据信号Datal'…、 水平同步信号Hsn,、垂直同步信号Vsn,、数据信号Datan,后输出。而控制 单元802接收同步单元82a-82n的输出后,则可依序输出或依照预先设定输 出,且输出时定义为水平同步信号Hs —sys、垂直同步信号Vs-sys 、数据信 号Data_sys。
图9亦显示了信号同步系统如何将多个输出装置所输出的图像数据传递 至单一接收装置。其中,输出装置90a 90n、信号同步系统(同步单元"a ~ 92n与控制单元1002 ),以及接收装置1004间信号传递方式,大致与图8相 同,只是将同步信号与数据信号合并以比特流信号定义。
本发明所提供的信号同步系统亦可应用在其它状况。例如将多个输出 装置所输出的数据分别传送至相对应的多个接收装置中。其中接收装置与输 出装置的数量相等,每一个接收装置分别对应一个输出装置。
图10为本说明书所提及的同步单元的实施例。检测及测量器(detection
and measure device) 1002 ;险测第 一垂直同步信号Vs 1与4言号产生器(s igna 1 generator) 1004所提供的第二垂直同步信号1122的相位(phase)差,以产生 同步差距信号Vph—A、 Vph—B。比较器1106将该同步差距信号Vph—A、 Vph—B 与前一次的同步差距信号做比较,并且根据其变化量产生参数信号1124。根 据该参数信号1124,水平同步信号数量产生电路(Hs generating circuit) 1108产生正水平同步信号1126,以使该第二水平同步信号的无效区 域增加的长度为接收时钟ClockR的整数倍,水平同步信号数量删除电路(Hs eliminating circuit) 1110产生负水平同步信号1128,以使该第二水平同步 信号的无效区域减少的长度为接收时钟ClockR的整数倍,并且水平同步信号 长度计数器(Hs length counter ) 1112产生长度小于一个接收时钟的长度的 计数结果信号1130。第二垂直同步信号产生器1114,根据该参数信号1124、 该正水平同步信号1126、该负水平同步信号1128、以及该计数结果信号1130, 调整该第二垂直同步信号Vsl,的无效区域的长度。
图11显示检测及测量器1002所产生的同步差距信号Vph—A、 Vph-B所代 表的意义。其中,比较第一垂直同步信号Vsl与第二垂直同步信号Vsl',令 第二垂直同步信号Vsl,的无效区域起始点a至第一垂直同步信号Vsl的无 效区域起始点b为同步差距信号Vph-A,并且令第二垂直同步信号Vsl,的无 效区域起始点a至第一垂直同步信号Vsl的无效区域终止点c为同步差距信 号Vph-B。
图12为本说明书所提及的同步单元的另一实施例。检测及测量器1302 检测第一水平同步信号Hsl与信号产生器1304所提供的第二垂直同步信号 1 322的相位差,以产生同步差距信号Hph—A、Hph—B。比较器(comparator) 1306 将该同步差距信号Hph—A、 Hph—B与前一次的同步差距信号做比较,并且根据 其变化量产生参数信号1324。根据该参数信号1 324,数据产生电路(dummy data generating circuit) 1 308产生正数据信号1326,以增加该第二水平同 步信号的无效区间的长度,数据删除电路(data eliminating circuit) 1310 产生负数据信号1328,以减少该第二水平同步信号的无效区间的长度。数据 緩沖及控制器1312根据该参数信号1324、该正数据信号1326、以及该负数 据信号1328,调整该第一数据信号Datal的无效区间的长度,以产生该第二 数据信号Datal'。第二水平同步信号产生器1314,根据该参数信号1324、 该正数据信号1326、该负数据信号1328、以及该第二数据信号Datal',调
整该第二水平同步信号的无效区域的长度。
图13显示检测及测量器1302所产生的同步差距信号Hph丄Hph陽B所代 表的意义。其中,比较第一水平同步信号Hsl与第二水平同步信号Hsl',令 第二水平同步信号Hsl,的无效区域起始点a至第一水平同步信号Hsl的无 效区域起始点b为同步差距信号Hph_A,并且令第二水平同步信号Hsl,的无 效区域起始点a至第一水平同步信号Hsl的无效区域终止点c为同步差距信 号Hph—B。
本发明所提及的同步单元亦可采用其它技术。凡是通过调整输出装置的 数据以提供正确数据给控制单元的技术,皆属于本发明中可以使用的同步单 元,已属于本发明所欲保护的范畴。
以上实施例仅用来帮助了解本发明,并非用来限制本发明的范围。任何 基于权利要求范围所产生的装置或技术,皆属于本说明书所欲保护的范围。
权利要求
1.一种信号同步系统,其中包括多个同步单元,分别接收多个输出装置的输出,该等同步单元根据系统时钟以及数据选择信号以分别对该等输出装置的输出进行同步化操作后输出;以及控制单元,提供该系统时钟、该数据选择信号,该控制单元接收该同步单元的输出,该控制单元提供该系统时钟以及所接收的该同步单元的输出至接收装置。
2. 根据权利要求1所述的信号同步系统,其中该输出装置的输出包括有 第一时钟、第一同步信号,以及第一数据信号,该同步单元的输出包括第二 同步信号以及第二数据信号。
3. 根据权利要求2所述的信号同步系统,其中该同步单元包括 检测及测量器,是根据该系统时钟以及该第一时钟、该第一同步信号以及该第二同步信号,以输出同步差距信号;以及信号产生器,是根据该同步差距信号,以调整该第二同步信号的区间长 度后输出,其中该信号产生器根据该系统时钟产生该第二同步信号。
4. 根据权利要求3所述的信号同步系统,其中该第一同步信号包括第一 水平同步信号以及第一垂直同步信号,该第二同步信号包括第二水平同步信号以及第二垂直同步信号。
5. 根据权利要求4所述的系统的信号同步装置,其中该检测及测量器检 测该第一时钟、该系统时钟、该第一垂直同步信号、该第二垂直同步信号, 该信号产生装置于该第二垂直同步信号区间,调整该第二水平同步信号的数 量以及该第二水平同步信号的长度中,两者择一,以调整该第二垂直同步信 号的区间长度。
6. 根据权利要求4所述的系统的信号同步装置,其中该检测及测量器检 测该第一时钟、该系统时钟、该第一水平同步信号、该第二水平同步信号, 该信号产生装置于该第二水平同步信号区间,调整该第 一数据信号的数据长 度,或调整该第二水平同步信号长度,以调整该第二水平同步信号的长度。
7. 根据权利要求1所述的信号同步系统,其中该输出装置的输出包括有 第一时钟、第一比特流信号,该同步单元的输出包括第二比特流信号。
8. 根据权利要求1所述的信号同步系统,其中该控制单元利用输出选择 信号,控制所接收的该同步单元的输出被多个输出装置所接收,该输出选择 信号可为脉冲信号与比特流信号间两者择一。
9. 根据权利要求8所述的信号同步系统,其中该控制单元还包括 输出选择产生器,根据该系统时钟以及该同步单元输出的同步信号,以产生该输出选择信号;输出选择电路,根据该系统时钟、该输出选择信号,以及该同步单元输 出的同步信号,以决定控制信号;以及多工控制器,接收该同步单元所输出的数据信号,且根据该控制信号控 制输出已接收的该同步单元所输出的数据信号。
10. 根据权利要求1所述的信号同步系统,其中该数据选择信号可为脉 冲信号与比特流信号间两者择一。
11. 一种信号同步系统,其中包括多个同步单元,分别接收多个输出装置的输出,该等同步单元根据系统 时钟以及数据选择信号以分别对该等输出装置的输出进行同步化操作后输 出;以及控制单元,提供该系统时钟、该数据选择信号,该控制单元接收该等同 步单元的输出,该控制单元利用该系统时钟以及输出选择信号,以控制所接 收的该等同步单元的输出被多个接收装置所接收。
12. 根据权利要求11所述的信号同步系统,其中该输出装置的输出包括 有第一时钟、第一同步信号、以及第一数据信号,该同步单元的输出包括第 二同步信号以及第二数据信号。
13. 根据权利要求12所述的信号同步系统,其中该同步单元包括 检测及测量器,是根据该系统时钟以及该第一时钟、该第一同步信号以及该第二同步信号,以输出同步差距信号;以及信号产生器,是根据该同步差距信号,以调整该第二同步信号的区间长 度后输出,其中该信号产生器根据该系统时钟产生该第二同步信号。
14. 根据权利要求13所述的信号同步系统,其中该第一同步信号包括第 一水平同步信号以及第 一垂直同步信号,该第二同步信号包括第二水平同步 信号以及第二垂直同步信号。
15. 根据权利要求14所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一垂直同步信号、该第二垂直同步信号, 该信号产生装置于该第二垂直同步信号区间,调整该第二水平同步信号的数 量以及该第二水平同步信号的长度中,两者择一,以调整该第二垂直同步信 号的区间长度。
16. 根据权利要求14所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一水平同步信号、该第二水平同步信号, 该信号产生装置于该第二水平同步信号区间,调整该第一数据信号的数据长 度,或调整该第二水平同步信号长度,以调整该第二水平同步信号的长度。
17. 根据权利要求11所述的信号同步系统,其中该输出装置的输出包括 有第一时钟、第一比特流信号,该同步单元的输出包括第二比特流信号。
18. 根据权利要求11所述的信号同步系统,其中该控制单元还包括 输出选择产生器,根据该系统时钟以及该同步单元输出的同步信号,以产生该输出选择信号;输出选择电路,根据该系统时钟、该输出选择信号、以及该同步单元输 出的同步信号,以决定控制信号;以及多工控制器,接收该同步单元所输出的数据信号,且根据该控制信号控 制输出已接收的该同步单元所输出的数据信号。
19. 根据权利要求11所述的信号同步系统,其中该数据选择信号以及该 输出选择信号可为脉冲信号与比特流信号间两者择一 。
20. —种信号同步系统,其中包括多个同步单元,分别接收多个输出装置的输出,该等同步单元根据系统 时钟以及数据选择信号以分别对该等输出装置的输出进行同步化操作后输 出;以及控制单元,提供该系统时钟、该数据选择信号,该控制单元接收该等同 步单元的输出,该控制单元利用该系统时钟以及该数据选择信号,以控制所 接收的该等同步单元的输出被接收装置所接收。
21. 根据权利要求20所述的信号同步系统,其中该输出装置的输出包括 有第一时钟、第一同步信号,以及第一数据信号,该同步单元的输出包括第 二同步信号以及第二数据信号。
22. 根据权利要求21所述的信号同步系统,其中该同步单元包括 检测及测量器,是根据该系统时钟以及该第一时钟、该第一同步信号以及该第二同步信号,以输出同步差距信号;以及信号产生器,是根据该同步差距信号,以调整该第二同步信号的区间长 度后输出,其中该信号产生器根据该系统时钟产生该第二同步信号。
23. 根据权利要求22所述的信号同步系统,其中该第一同步信号包括第 一水平同步信号以及第 一垂直同步信号,该第二同步信号包括第二水平同步 信号以及第二垂直同步信号。
24. 根据权利要求23所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一垂直同步信号、该第二垂直同步信号, 该信号产生装置于该第二垂直同步信号区间,调整该第二水平同步信号的数 量以及该第二水平同步信号的长度中,两者择一,以调整该第二垂直同步信 号的区间长度。
25. 根据权利要求23所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一水平同步信号、该第二水平同步信号, 该信号产生装置于该第二水平同步信号区间,调整该第 一数据信号的数据长 度,或调整该第二水平同步信号长度,以调整该第二水平同步信号的长度。
26. 根据权利要求20所述的信号同步系统,其中该输出装置的输出包括 有第一时钟、第一比特流信号,该同步单元的输出包括第二比特流信号。
27. 根据权利要求20所述的信号同步系统,其中该控制单元还包括 输出选择电路,根据该系统时钟、该数据选择信号、以及该等同步单元输出的同步信号决定控制信号;以及多工控制器,接收该等同步单元所输出的数据信号,且根据该控制信号 控制输出已接收的该等同步单元所输出的数据信号。
28. 根据权利要求20所述的信号同步系统,其中该数据选择信号可为脉 冲信号与比特流信号间两者择一。
29. —种信号同步系统,其中包括多个同步单元,分别接收多个输出装置的输出,该等同步单元根据系统 时钟以及数据选择信号以分别对该等输出装置的输出进行同步化操作后输 出;以及控制单元,提供该系统时钟、该数据选择信号,该控制单元接收该等同 步单元的输出,该控制单元利用该系统时钟以及输出选择信号,以控制所接 收的该等同步单元的输出被传送至所对应的接收装置,其中接收装置与输出装置的数量相等,每一个接收装置分别对应 一个输出装置。
30. 根据权利要求29所述的信号同步系统,其中该输出装置的输出包括 有第一时钟、第一同步信号、以及第一数据信号,该同步单元的输出包括第 二同步信号以及第二数据信号。
31. 根据权利要求30所述的信号同步系统,其中该同步单元包括 检测及测量器,是根据该系统时钟以及该第一时钟、该第一同步信号以及该第二同步信号,以输出同步差距信号;以及信号产生器,是根据该同步差距信号,以调整该第二同步信号的区间长 度后输出,其中该信号产生器根据该系统时钟产生该第二同步信号。
32. 根据权利要求31所述的信号同步系统,其中该第一同步信号包括第 一水平同步信号以及第 一垂直同步信号,该第二同步信号包括第二水平同步 信号以及第二垂直同步信号。
33. 根据权利要求32所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一垂直同步信号、该第二垂直同步信号, 该信号产生装置于该第二垂直同步信号区间,调整该第二水平同步信号的数 量以及该第二水平同步信号的长度中,两者择一,以调整该第二垂直同步信 号的区间长度。
34. 根据权利要求32所述的系统的信号同步装置,其中该检测及测量器 检测该第一时钟、该系统时钟、该第一水平同步信号、该第二水平同步信号, 该信号产生装置于该第二水平同步信号区间,调整该第一数据信号的数据长 度,或调整该第二水平同步信号长度,以调整该第二水平同步信号的长度。
35. 根据权利要求29所述的信号同步系统,其中该控制单元还包括 输出选择产生器,根据该系统时钟以及该等同步单元输出的同步信号,以产生该输出选择信号;输出选择电路,根据该系统时钟、该输出选择信号、以及该等同步单元 输出的同步信号,以决定控制信号;以及多工控制器,接收该等同步单元所输出的数据信号,且根据该控制信号 控制输出已接收的该等同步单元所输出的数据信号。
36. 根据权利要求29所述的信号同步系统,其中该数据选择信号以及该 输出选择信号可为脉沖信号与比特流信号间两者择一。
全文摘要
一种信号同步系统中包括多个同步单元以及一控制单元。该等同步单元各自对应一个输出装置,用以使该控制单元得以正确地接收输出装置所输出的数据。该控制单元根据该等输出装置的数目以及时钟产生系统时钟以及数据选择信号。该系统时钟的频率必须够快,使该控制单元有能力实时接收所有输出装置所输出的数据。该数据选择信号决定该控制单元接收该等输出装置的数据的顺序。该控制单元会产生输出选择信号并且将该等输出装置所输出的数据安排在同一信号内,以提供给多个接收装置接收。该输出选择信号乃用来标示该控制单元所输出的数据应由哪一个接收装置接收。
文档编号H04J3/06GK101106448SQ20061010639
公开日2008年1月16日 申请日期2006年7月14日 优先权日2006年7月14日
发明者沈中理 申请人:硕颉科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1