Td-scdma及3g终端数字基带调制器的制作方法

文档序号:7660990阅读:93来源:国知局

专利名称::Td-scdma及3g终端数字基带调制器的制作方法
技术领域
:本发明提出一种用于TD-SCDMA、B3G(Beyond3G)、4G(第四代移动通信)终端的数字基带调制系统。本发明提出的数字基带调制技术属移动通信
技术领域

背景技术
:数字基带调制系统,完成的是对欲发送给基站的上行业务信道数据,及接入信道、上行公共控制信道、上行专用控制信道等控制信道数据进行数字基带调制的功能,包括完成以下操作(l)对要发送的数据做信道化扩展调制,如OVSF(正交速率可变函数)调制;(2)对已完成信道化调制的数据做随机扰码扩展调制;(3)对己完成上述扩展调制的数据做基带滤波。要实现上述数字基带调制系统,首先必须获得以下问题的准确而清晰的答案①该数字基带调制系统由哪些功能模块构成?②上述功能模块分别完成什么的功能?③上述功能模块之间具备什么样的接口,相互之间收发什么信号;④上述功能模块之中哪一个是核心模块?⑤该核心模块由哪些功能子模块构成?而后者又分别完成什么功能?相互之间收发什么信号?⑥扩展调制过程是在什么信号的驱动下,实现同步地请求和接收信道化码、随机扰码、中间序列码和待调制数据?⑦该数字基带调制系统的工作模式是怎样的?
发明内容本发明提出一种用于TD-SCDMA、B3G(Beyond3G)、4G(第四代移动通信)终端的数字基带调制系统,明确说明了该数字基带调制系统的构成、内部和外部输入输出连接,功能模块之间传送的信号和信号传送同步控制方法,以及该数字基带调制系统的工作模式。图1所示是本发明提出的实现TD-SCDMA、B3G(Beyond3G)、4G(第四代移动通信)终端的数字基带调制系统的构成框图,该数字基带调制系统由以下功能模块构成(1)DSP核DSP核向数字基带调制器提供用于完成数字基带调制的数据,以及启动和关闭数字基带调制过程所必须的数字基带调制器使能指示;对于数字基带调制过程而言,DSP核与DSP可编程中断控制器、数字基带处理器、系统主定时器、搜索器、时钟生成器之间存在输入输出连接;其中,DSP核接收来自时钟生成器输出的DSP时钟信号以及DSP可编程中断控制器发来的中断信号;DSP通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,将待调制的数据和数字基带调制器使能指示发送到数字基带调制器;DSP核控制搜索器对网络小区的搜索过程;DSP核还负责控制系统主定时器根据搜索器锁定小区下行同步指示,更新系统主定时信号;(2)时钟生成器时钟生成器与DSP核、DSP可编程中断控制器、CPU子系统、数字基带调制器、信道化码产生器、随机扰码产生器、中间序列产生器、系统主定时器、搜索器之间存在输入输出连接,向这些模块提供工作时钟信号;时钟生成器还向数字基带调制器提供数字基带调制器复位信号mod一rstjD,实现对数字基带调制器的复位;(3)DSP可编程中断控制器对于数字基带调制过程而言,DSP可编程中断控制器与数字基带调制器、DSP核、时钟生成器之间存在输入输出连接;DSP可编程中断控制器接收来自数字基带调制器的中断请求信号,根据后者生成发送给DSP核的用于完成数字基带调制的中断请求信号;DSP可编程中断控制器接收来自时钟生成器的时钟信号;(4)CPU子系统对于数字基带调制过程而言,CPU子系统与数字基带调制器、时钟生成器之间存在输入输出连接;CPU子系统向数字基带调制器提供CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放人器;CPU子系统接收接收来自时钟生成器的时钟信号;(5)数字基带调制器数字基带调制器负责完成信道化扩展调制、随机扰码扩展调制和基带滤波;数字基带调制器包含数据接口模块、调制器控制器、扩展器、时钟生成模块、基带滤波器;数字基带调制器与DSP核、DSP可编程中断控制器、系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器、CPU子系统、射频频率合成器、射频功率放大器、时钟生成器、模拟基带之间存在输入输出连接;数字基带调制器通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,接收来自DSP核输出的待调制的数据和数字基带调制器使能指示;数字基带调制器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;数字基带调制器还接收来自时钟生成器提供的数字基带调制器复位信号mod_rst_b,实现对数字基带调制器的复位;数字基带调制器接收来自系统主定时器的主定时器码片定时使能信号,作为自身扩展调制的码片同步基准信号;数字基带调制器接收来自CPU子系统输出的CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放大器;数字基带调制器接收来自射频频率合成器输出的自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器数字基带调制器定时向DSP可编程中断控制器输出中断请求;数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,同步地分别向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;同样地,在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,数字基带调制器同步地分别从信道化码产生器、随机扰码产生器、中间序列产生器获得信道化码、随机扰码、中间序列码;数字基带调制器将射频功率放大器使能控制信号发送到射频功率放大器;数字基带调制器将完成调制的数据发送到模拟基带;(6)信道化码产生器信道化码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;信道化码产生器接收来自数字基带调制器输出的信道化码码片序号和请求信号,根据数字基带调制器输出的信道化码码片序号和请求信号产生信道化码,并将产生的信道化码发送到数字基带调制器;信道化码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(7)随机扰码产生器随机扰码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;随机扰码产生器接收来自数字基带调制器输出的随机扰码码片序号和请求信号,根据数字基带调制器输出的随机扰码码片序号和请求信号产生随机扰码,并将产生的随机扰码发送到数字基带调制器;随机扰码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(8)中间序列产生器中间序列产牛器与数字基带调制器、时钟生成器之间存在输入输出连接;中间序列产生器接收来自数字基带调制器输出的中间序列码片序号和请求信号,根据数字基带调制器输出的中间序列码片序号和请求信号产生中间序列码,并将产生的中间序列码发送到数字基带调制器;中间序列码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(9)射频频率合成器对于数字基带调制而言,射频频率合成器与DSP核、数字基带调制器之间存在输入输出连接;射频频率合成器接收来自DSP核的频率合成及锁定控制信号,根据自动频率控制是否锁定射频频率的情况,向数字基带调制器输出自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器;柳系统主定时器对于数字基带调制而言,系统主定时器与DSP核、搜索器、数字基带调制器、时钟生成器之间存在输入输出连接;系统主定时器在DSP核控制下,根据搜索器锁定小区下行同步指示,接收来自搜索器的下行同步信号,用于更新系统主定时信号;系统主定时器利用来自搜索器的下行同步信号,产生发送给数字基带调制器的上行时隙起始的定时信号以及上行时隙码片定时使能信号;它在上行时隙起始前1/16码片处发送上行时隙起始的定时信号给数字基带调制器,且在上行时隙起始后的每一个码片开始前1/16码片处向数字基带调制器发送一个上行时隙码片定时使能信号;系统主定时器接收来自时钟生成器的的工作时钟信号。图1中的数字基带调制器与其它功能模块之间接口的各个信号描述如表1-1所示。图2是图1中所示的数字基带调制器的内部组成框图,该数字基带调制器由以下功能模块构成U〉时钟产生模块时钟产生模块与外部的时钟生成器,以及数字基带调制器内部的数据接口模块、调制器控制器模块、扩展器模块、基带滤波器模块之间存在输入输出连接。时钟产生模块接收来自时钟生成器的时钟信号,产生提供给数字基带调制器内部各个功能模块的工作时钟信号。时钟产生子模块收到2个来自时钟生成器的时钟信号,mod_clk(此时钟是扩频码片速率的N倍,如16倍、32倍等)、DSP时钟——"clkout_dsp"。数字基带调制器内部各个功能模块的工作时钟信号的16倍码片速率时钟(记作ckj:x16)由该时钟产生模块产生,并在调制器时钟使能信号mocLclken门控下,作为数字基带调制器内部各个功能模块的时钟源。内部16倍码片速率时钟是从一个本地缓存器输出,该本地缓存器的输入为被再同步的调制器时钟使能信号mod一clken所门控的mod—clk信号,以避免内部16倍速时钟受到短时脉冲波形干扰。本地时钟缓存器的延迟以及类型由本地负载电容以及码片形成过程的区域迟延和路由延迟所决定。调制器时钟使能信号mod一clken来自主时钟模块(时钟生成器)。时钟产生模块还接收来自时钟生成器提供的数字基带调制器复位信号mocLrst一b,产生数字基带调制器的同步复位信号srst—b。同步复位信号srst—b是通过用门控的内部16倍速时钟对调制器复位信号mocLrstjD再同步而产生,以保证所有的寄存器在复位去激活后处于确定的状态。(2)数据接口模块图4示意数据接口模块的内存映射寄存器组。数据接口模块提供数字基带调制器与DSP的数据接口,实现数字基带调制器与DSP之间的数据通信。表1-2列出的数字基带调制器中与DSP有关的寄存器(内存映射寄存器)都放置在该模块中,使数字基带调制器能够直接对这些寄存器进行访问。这些寄存器也能够直接被DSP读出。如图4所示。数据接口模块与外部的DSP核,以及内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接。数据接口模块接收来自DSP核通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,对内存映射寄存器的访问。数据接口模块接收来自时钟产生模块的工作时钟。数据接口模块接收来自调制器控制器的的各信道数据的移位使能信号。数据接口模块将调制速率、数字基带调制器使能指示比特、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号发送到调制器控制器。数据接口模块还在来自调制器控制器的移位使能信号作用下,通过数据串行器以选定的传输速率将各信道寄存的数据传输到扩展器模块。①系统寄存器系统寄存器组包括2个l/0口寄存器,他们用来控制调制器模块。这些寄存器和调制器模块设计支持的信道数量无关。这2个寄存器包含物理双稳态触发器,对DSP是可读可写的。②业务寄存器组业务寄存器组包括所有信道的增益寄存器和数据寄存器。③数据串行器数据接口模块还包含数据串行器,数据串行器以选定的传输速率将各信道寄存的数据传输到扩展器模块。如图4所示。当移位使能信号(由数字基带调制器控制器模块产生)被激活时,这些寄存器的数据将被移出。(3)调制器控制器模±央图3是调制器控制器模块MOD一CTRL的框图。调制器控制器模块是数字基带调制器至关重要的组成部分,控制数字基带调制器的所有子模块;调制器控制器模块与外部的CPU子系统、系统主定时器、DSP可编程中断控制器、信道化码产生器、随机扰码产生器、中间序列产生器、模拟基带、射频功率放大器、射频频率合成器之间存在输入输出连接;同时,调制器控制器模块还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接;调制器控制器接收来自系统主定时器的主定时器码片定时使能信号和上行时隙使能信号,接收来自数据接口模块的调制速率、数字基带调制器使能信号、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;调制器控制器模块根据收到的参数和信号,在上行时隙使能信号、主定时器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到DSP可编程中断控制器的数字基带调制器中断请求信号,产生发送到基带滤波器的数字基带调制器码片定时使能信号,产生发送到射频功率放大器的功率放大器使能控制信号,产生发送到模拟基带单元的差分发送时钟,产生发送到基带滤波器的复用选择信号和相位计数;如图3所示,调制控制器模块由以下几个子模块构成①序号解码器序号解码器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,序号解码器与数字基带调制器内部的数据接口模块、时钟产生器模块之间,以及与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;序号解码器接收来自系统主定时器的上行时隙使能信号作为上行扩展调制码片计数的基准信号,序号解码器接收来自数据接口模块的调制速率,接收来自调制器控制器模块内部的使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;序号解码器根据接收到的信号及数据参量,解码出信道化码码片序号、随机扰码码片序号、中间序列序号,以及调制码片序号;序号解码器在数字基带调制器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,将调制码片序号发送到调制器控制器模块内部的使能信号产生器;②使能信号产生器使能信号产生器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,使能信号产生器还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的序号解码器和中断信号产生器之间存在输入输出连接;使能信号产生器生成所有调制器所使用的使能信号;所有的使能信号都是脉冲序列,每一个脉冲宽度为1/16码片;使能信号产生器接收来自系统主定时器的主定时码片定时使能信号作为码片定时基准信号,接收来自数据接口模块的调制速率和来自序号解码器的调制码片序号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;使能信号产生器根据收到的上述信号及数据参量,在主定时码片定时使能信号和工作时钟驱动下,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到序号解码器、基带滤波器和定时控制信号产生器的数字基带调制器码片定时使能信号,还产生发送到功率控制信号产生器的功率放大器使能控制信号,以及产生发送到中断信号产生器的符号使能信号;③中断信号产生器中断信号产生器与数字基带调制器外部的DSP可编程中断控制器之间存在输入输出连接;同时,中断信号产生器还与数字基带调制器内部的时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;中断信号产生器接收来自使能信号产生器的符号使能信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;中断信号产生器根据符号使能信号产生发送到DSP可编程中断控制器的数字基带调制器中断请求信号;中断产生器周期性地对DSP可编程中断控制器产生数字基带调制器屮断;此中断请求信号在每一个要调制的数据符号开始的时候产生;中断速率为20KHz;④功率控制信号产生器功率控制信号产生器与数字基带调制器外部的射频功率放大器、射频频率合成器、CPU子系统之间存在输入输出连接;同时,功率控制信号产生器还与数字基带调制器内部的数据接口模块、时钟产生器模块之间存在输入输出连接;功率控制信号产生器为射频功率放大器产生功控信号;功率控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、上行时隙传输使能信号和功率放大器预热时间参数,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;功率控制信号产生器根据接收到的信号,产生发送到射频功率放大器的功率放大器使能控制信号;⑤定时控制信号产生器定时控制信号产生器与数字基带调制器外部的模拟基带之间存在输入输出连接;同时,定时控制信号产生器还与数字基带调制器内部的数据接口模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;定时控制信号产生器为基带滤波器BBF和模拟基带单元BBA产生时钟控制信号;定时控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;定时控制信号产生器根据接收到的信号,在数字基带调制器码片定时使能信号和工作时钟的驱动下,产生发送到模拟基带单元的差分发送时钟,产生发送到基带滤波器的复用选择信号和相位计数。表1-3给出上述调制器控制器子模块的输入输出信号的描述。(4)扩展器模块扩展器模块与外部的信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接。同时,扩展器模块还与数字基带调制器内部的数据接口模块、调制器控制器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接。扩展器接收来自调制器控制器的扩展使能信号,接收来自数据接口模块的各信道的待调制数据,接收来自信道化码产生器的信道化码码片,接收来自随机扰码产生器的随机扰码码片,接收来自中间序列产生器的中间序列码码片,接收来自时钟产生模块的工作时钟。扩展器模块根据接收到的信号,完成对来自数据接口模块的各信道的特调制数据的信道化扩展调制和随机扰码扩展调制。扩展器模块将完成调制的数据发送到基带滤波器。如图5所示。(5)基带滤波器基带滤波器与外部的模拟基带之间存在输入输出连接。同时,基带滤波器还与数字基带调制器内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接。基带滤波器接收来自调制器控制器的数字基带调制器码片定时使能信号、复用选择信号和相位计数,接收来自扩展器模块的调制数据,接收来自时钟产生模块的工作时钟。扩展器模块根据接收到的信号,完成对来自扩展器模块的调制数据的基带滤波。基带滤波器将完成基带滤波的数据发送到模拟基带处理子系统。该数字基带调制系统有四种操作状态模式调制器关闭模式;调制器初始化模式;调制工作模式;调制器终止模式。(1)数字基带调制器关闭模式在数字基带调制器关闭模式时,CPU关闭调制器的时钟从而使数字基带调制器不工作;时钟生成器发给数字基带调制器的异步复位信号应保持无效,由于该信号低电平有效,因而此时为高电平;调制器控制寄存器中的数字基带调制器使能指示比特MOD—EN为0;(2)数字基带调制器初始化当移动台要发送接入信道或者反向业务信道数据时,在发送数据之前先要把完成初始化步骤;①首先,CPU将使能数字基带调制器的时钟;②然后,它至少等待3个调制器时钟周期,才对数字基带调制器提供异步复位信号;③异步复位信号要保持至少2个调制器时钟周期有效,然后才被去激活;同时,CPU将所有必要的信息如射频功率放大器PA预热时间等,发送给DSP;⑤在数字基带调制器发送数据时,CPU要拉高2个控制比特——CPU空闲信号101_巳_已和CPU进入休眠模式信号SLEEP一B的电平,以实现数字基带调制器控制射频功率放大器PA启动工作;⑥在数字基带调制器异步复位信号被CPU去激活后,DSP应对射频功率放大器PA预热寄存器设置适当的数值;所有的DSP内存映射寄存器的值都被初始化为O;⑦初始化最后一步,对数字基带调制器的控制寄存器进行初始化;1)如果数字基带调制器使能指示比特MOD—EN为0,数字基带调制器不提供定时,并且大部分内部寄存器将不会改变;2)在数字基带调制器复位后,功率放大器使能控制mod一pa一on信号被拉低,以确保射频功率放大器PA关闭;3)除非工作在测试模式和与BBA/射频功率放大器PA接口发生改变,否则,调制器控制寄存器的高比特应被置为0;(3)调制工作模式①只要数字基带调制器处于使能状态下,在每一个请求调制数据的起始时刻,调制器产生一个发送给DSP中断处理器的中断;②DSP可以开始传送数据;③数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,利用调制速率和对调制码片计数,解码出信道化码码片序号、随机扰码码片序号、中间序列码片序号和调制码片序号;④数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,分别同步地向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;⑤数字基带调制器在主定时器码片定时使能信号、工作时钟的驱动下,同步地接收来自信道化码产生器、随机扰码产生器,或者中间序列产生器发来的码片,并同步地将DSP发来的数据逐位送入扩展器,完成信道化扩展和随机扰码扩展,以及基带滤波;(4)数字基带调制器终止①在数字基带调制器终止时,DSP在收到最后一个请求调制数据的、来自调制器的中断后,DSP应至少等待13个码片周期确保基带滤波器送出其中残余的数据,以及调制器关闭射频功率放大器PA;②然后,DSP通过将数字基带调制器使能指示比特MOD—EN置成0,使调制器不工作;③同时DSP确保关闭射频功率放大器PA;之后,DSP可通知CPU关闭数字基带调制器的时钟。图1是实现数卞基带调制过程的系统框图。图2是数字基带调制器的内部组成框图。图3是调制器控制器模块的框图。图4是数据接口模块的内存映射寄存器组示意图。图5是扩展器与其它模块之间的输入输出信号连接框图。具体实施例方式实施例1:图1所示是本发明提出的实现TD-SCDMA、B3G(Beyond3G)、4G(第四代移动通信)终端的数字基带调制系统的构成框图,该数字基带调制系统由以下功能模块构成1、DSP核DSP核向数字基带调制器提供用于完成数字基带调制的数据,以及启动和关闭数字基带调制过程所必须的数字基带调制器使能指示;对于数字基带调制过程而言,DSP核与DSP可编程中断控制器、数字基带处理器、系统主定时器、搜索器、时钟生成器之间存在输入输出连接;其中,DSP核接收来自时钟生成器输出的DSP时钟信号以及DSP可编程中断控制器发来的中断信号;DSP通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,将待调制的数据和数字基带调制器使能指示发送到数字基带调制器;DSP核控制搜索器对网络小区的搜索过程;DSP核还负责控制系统主定时器根据搜索器锁定小区下行同步指示,更新系统主定时信号;2、时钟生成器时钟生成器与DSP核、DSP可编程中断控制器、CPU子系统、数字基带调制器、信道化码产生器、随机扰码产生器、中间序列产生器、系统主定时器、搜索器之间存在输入输出连接,向这些模块提供工作时钟信号;时钟生成器还向数字基带调制器提供数字基带调制器复位信号mod_rst_b,实现对数字基带调制器的复位;3、DSP可编程中断控制器对于数字基带调制过程而言,DSP可编程中断控制器与数字基带调制器、DSP核、时钟生成器之间存在输入输出连接;DSP可编程中断控制器接收来自数字基带调制器的中断请求信号,根据后者生成发送给DSP核的用于完成数字基带调制的中断请求信号;DSP可编程中断控制器接收来自时钟生成器的时钟信号;4、CPU子系统对于数字基带调制过程而言,CPU子系统与数字基带调制器、时钟生成器之间存在输入输出连接;CPU子系统向数字基带调制器提供CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放大器;CPU子系统接收接收来自时钟生成器的时钟信号;5、数字基带调制器数字基带调制器负责完成信道化扩展调制、随机扰码扩展调制和基带滤波;数字基带调制器包含数据接口模块、调制器控制器、扩展器、时钟生成模块、基带滤波器;数字基带调制器与DSP核、DSP可编程中断控制器、系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器、CPU子系统、射频频率合成器、射频功率放大器、时钟生成器、模拟基带之间存在输入输出连接;数字基带调制器通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,接收来自DSP核输出的待调制的数据和数字基带调制器使能指示;数字基带调制器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;数字基带调制器还接收来自时钟生成器提供的数字基带调制器复位信号mod—rst_b,实现对数字基带调制器的复位;数字基带调制器接收来自系统主定时器的主定时器码片定时使能信号,作为自身扩展调制的码片同步基准信号;数字基带调制器接收来自CPU子系统输出的CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放大器;数字基带调制器接收来自射频频率合成器输出的自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器;数字基带调制器定时向DSP可编程中断控制器输出中断请求;数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,同步地分别向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;同样地,在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,数字基带调制器同步地分别从信道化码产生器、随机扰码产生器、中间序列产生器获得信道化码、随机扰码、中间序列码;数字基带调制器将射频功率放大器使能控制信号发送到射频功率放大器;数字基带调制器将完成调制的数据发送到模拟基带;6、信道化码产生器信道化码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;信道化码产生器接收来自数字基带调制器输出的信道化码码片序号和请求信号,根据数字基带调制器输出的信道化码码片序号和请求信号产生信道化码,并将产生的信道化码发送到数字基带调制器;信道化码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;7、随机扰码产生器随机扰码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;随机扰码产生器接收来自数字基带调制器输出的随机扰码码片序号和请求信号,根据数字基带调制器输出的随机扰码码片序号和请求信号产生随机扰码,并将产生的随机扰码发送到数字基带调制器;随机扰码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;8、中间序列产生器中间序列产生器与数字基带调制器、时钟生成器之间存在输入输出连接;中间序列产生器接收来自数字基带调制器输出的中间序列码片序号和请求信号,根据数字基带调制器输出的中间序列码片序号和请求信号产生中间序列码,并将产生的中间序列码发送到数字基带调制器;中间序列码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;9、射频频率合成器对于数字基带调制而言,射频频率合成器与DSP核、数字基带调制器之间存在输入输出连接;射频频率合成器接收来自DSP核的频率合成及锁定控制信号,根据自动频率控制是否锁定射频频率的情况,向数字基带调制器输出自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器;10、系统主定时器对于数字基带调制而言,系统主定时器与DSP核、搜索器、数字基带调制器、时钟生成器之间存在输入输出连接;系统主定时器在DSP核控制下,根据搜索器锁定小区下行同步指示,接收来自搜索器的下行同步信号,用于更新系统主定时信号;系统主定时器利用来自搜索器的下行同步信号,产生发送给数字基带调制器的上行时隙起始的定时信号以及上行时隙码片定时使能信号;它在上行时隙起始前1/16码片处发送上行时隙起始的定时信号给数字基带调制器,且在上行时隙起始后的每一个码片开始前1/16码片处向数字基带调制器发送一个上行时隙码片定时使能信号;系统主定时器接收来5时钟生成器的的工作时钟信号。图1中的数字基带调制器与其它功能模块之间接口的各个信号描述如表1-1所示。实施例2:图2是图1中所示的数字基带调制器的内部组成框图,该数字基带调制器由以下功能模块构成1、时钟产生模块时钟产生模块与外部的时钟生成器,以及数字基带调制器内部的数据接口模块、调制器控制器模块、扩展器模块、基带滤波器模块之间存在输入输出连接。时钟产生模块接收来自时钟生成器的时钟信号,产生提供给数字基带调制器内部各个功能模块的工作时钟信号。时钟产生子模块收到2个来自时钟生成器的时钟信号,mod一clk(此时钟是扩频码片速率的N倍,如16倍、32倍等)、DSP时钟——"clkout_dsp"。数字基带调制器内部各个功能模块的工作时钟信号的16倍码片速率时钟(记作ck一cx16)由该时钟产生模块产生,并在调制器时钟使能信号mocLclken门控下,作为数字基带调制器内部各个功能模块的时钟源。内部16倍码片速率时钟是从一个本地缓存器输出,该本地缓存器的输入为被再同步的调制器时钟使能信号mod一clken所门控的mod一clk信号,以避免内部16倍速时钟受到短时脉冲波形千扰。本地时钟缓存器的延迟以及类型由本地负载电容以及码片形成过程的区域迟延和路由延迟所决定。调制器时钟使能信号mod一dken来自主时钟模块(时钟生成器)。时钟产生模块还接收来自时钟生成器提供的数字基带调制器复位信号mod一rstJ),产生数字基带调制器的同步复位信号srst—b。同步复位信号srst—b是通过用门控的内部16倍速时钟对调制器复位信号mod一rst一b再同步而产生,以保证所有的寄存器在复位去激活后处于确定的状态。2、数据接口模块图4示意数据接口模块的内存映射寄存器组。数据接口模块提供数字基带调制器与DSP的数据接口,实现数字基带调制器与DSP之间的数据通信。表1-2列出的数字基带调制器中与DSP有关的寄存器(内存映射寄存器)都放置在该模块中,使数字基带调制器能够直接对这些寄存器进行访问。这些寄存器也能够直接被DSP读出。如图4所示。数据接口模块与外部的DSP核,以及内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接。数据接口模块接收来自DSP核通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,对内存映射寄存器的访问。数据接口模块接收来自时钟产生模块的工作时钟。数据接口模块接收来自调制器控制器的的各信道数据的移位使能信号。数据接口模块将调制速率、数字基带调制器使能指示比特、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号发送到调制器控制器。数据接口模块还在来自调制器控制器的移位使能信号作用下,通过数据串行器以选定的传输速率将各信道寄存的数据传输到扩展器模块。(1)系统寄存器系统寄存器组包括2个l/0口寄存器,他们用来控制调制器模块。这些寄存器和调制器模块设计支持的信道数量无关。这2个寄存器包含物理双稳态触发器,对DSP是可读可写的。(2)业务寄存器组业务寄存器组包括所有信道的增益寄存器和数据寄存器。(3)数据串行器数据接口模块还包含数据串行器,数据串行器以选定的传输速率将各信道寄存的数据传输到扩展器模块。如图4所示。当移位使能信号(由数字基带调制器控制器模块产生)被激活时,这些寄存器的数据将被移出。3、调制器控制器模块图3是调制器控制器模块MODJTTRL的框图。调制器控制器模块是数字基带调制器至关重要的组成部分,控制数字基带调制器的所有子模块;调制器控制器模块与外部的CPU子系统、系统主定时器、DSP可编程中断控制器、信道化码产生器、随机扰码产生器、中间序列产生器、模拟基带、射频功率放大器、射频频率合成器之间存在输入输出连接;同时,调制器控制器模块还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接;调制器控制器接收来自系统主定时器的主定时器码片定时使能信号和上行时隙使能信号,接收来自数据接口模块的调制速率、数字基带调制器使能信号、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;调制器控制器模块根据收到的参数和信号,在上行时隙使能信号、主定时器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到DSP可编程中断控制器的数字基带调制器中断请求信号,产生发送到基带滤波器的数字基带调制器码片定时使能信号,产生发送到射频功率放大器的功率放大器使能控制信号,产生发送到模拟基带单元的差分发送时钟,产生发送到基带滤波器的复用选择信号和相位计数;如图3所示,调制控制器模块由以下几个子模块构成(l)序号解码器序号解码器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,序号解码器与数字基带调制器内部的数据接口模块、时钟产生器模块之间,以及与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;序号解码器接收来自系统主定时器的上行时隙使能信号作为上行扩展调制码片计数的基准信号,序号解码器接收来自数据接口模块的调制速率,接收来自调制器控制器模块内部的使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;序号解码器根据接收到的信号及数据参量,解码出信道化码码片序号、随机扰码码片序号、中间序列序号,以及调制码片序号;序号解码器在数字基带调制器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,将调制码片序号发送到调制器控制器模块内部的使能信号产生器;(2)使能信号产生器使能信号产生器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,使能信号产生器还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的序号解码器和中断信号产生器之间存在输入输出连接;使能信号产生器生成所有调制器所使用的使能信号;所有的使能信号都是脉冲序列,每一个脉冲宽度为1/16码片;使能信号产生器接收来自系统主定时器的主定时码片定时使能信号作为码片定时基准信号,接收来自数据接口模块的调制速率和来自序号解码器的调制码片序号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;使能信号产生器报据收到的上述信号及数据参量,在主定时码片定时使能信号和工作时钟驱动下,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到序号解码器、基带滤波器和定时控制信号产生器的数字基带调制器码片定时使能信号,还产生发送到功率控制信号产生器的功率放大器使能控制信号,以及产生发送到屮断信号产生器的符号使能信号;(3)中断信号产生器中断信号产生器与数字基带调制器外部的DSP可编程中断控制器之间存在输入输出连接;同时,中断信号产生器还与数字基带调制器内部的时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;中断信号产生器接收来自使能信号产生器的符号使能信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;中断信号产生器根据符号使能信号产生发送到DSP可编程中断控制器的数字基带调制器屮断请求信号;中断产生器周期性地对DSP可编程中断控制器产生数字基带调制器中断;此中断请求信号在每一个要调制的数据符号开始的时候产生;中断速率为20KHz;(4)功率控制信号产生器功率控制信号产生器与数字基带调制器外部的射频功率放大器、射频频率合成器、CPU子系统之间存在输入输出连接;同时,功率控制信号产生器还与数字基带调制器内部的数据接口模块、时钟产生器模块之间存在输入输出连接;功率控制信号产生器为射频功率放大器产生功控信号;功率控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、上行时隙传输使能信号和功率放大器预热时间参数,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;功率控制信号产生器根据接收到的信号,产生发送到射频功率放大器的功率放大器使能控制信号;(5)定时控制信号产生器定时控制信号产生器与数字基带调制器外部的模拟基带之间存在输入输出连接;同时,定时控制信号产生器还与数字基带调制器内部的数据接口模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;定时控制信号产生器为基带滤波器BBF和模拟基带单元BBA产生时钟控制信号;定时控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;定时控制信号产生器根据接收到的信号,在数字基带调制器码片定时使能信号和工作时钟的驱动下,产生发送到模拟基带单元的差分发送时钟,产牛发送到基带滤波器的复用选择信号和相位计数。表1-3给出上述调制器控制器子模块的输入输出信号的描述。4、扩展器模块扩展器模块与外部的信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接。同时,扩展器模块还与数字基带调制器内部的数据接口模块、调制器控制器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接。扩展器接收来自调制器控制器的扩展使能信号,接收来自数据接口模块的各信道的待调制数据,接收来自信道化码产生器的信道化码码片,接收来自随机扰码产生器的随机扰码码片,接收来自中间序列产生器的中间序列码码片,接收来自时钟产生模块的工作时钟。扩展器模块根据接收到的信号,完成对来自数据接口模块的各信道的待调制数据的信道化扩展调制和随机扰码扩展调制。扩展器模块将完成调制的数据发送到基带滤波器。如图5所示。5、基带滤波器基带滤波器与外部的模拟基带之间存在输入输出连接。同时,基带滤波器还与数字基带调制器内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接。基带滤波器接收来自调制器控制器的数字基带调制器码片定时使能信号、复用选择信号和相位计数,接收来自扩展器模块的调制数据,接收来自时钟产生模块的工作时钟。扩展器模块根据接收到的信号,完成对来自扩展器模块的调制数据的基带滤波。基带滤波器将完成基带滤波的数据发送到模拟基带处理子系统。实施例3:该数字基带调制系统有四种操作状态模式调制器关闭模式;调制器初始化模式;调制工作模式;调制器终止模式。1.数字基带调制器关闭模式在数字基带调制器关闭模式时,CPU关闭调制器的时钟从而使数字基带调制器不工作;时钟生成器发给数字基带调制器的异步复位信号应保持无效,由于该信号低电平有效,因而此时为高电平;调制器控制寄存器中的数字基带调制器使能指示比特MOD—EN为O;2.数字基带调制器初始化当移动台要发送接入信道或者反向业务信道数据时,在发送数据之前先要把完成初始化步骤;(l)首先,CPU将使能数字基带调制器的时钟;(2)然后,它至少等待3个调制器时钟周期,才对数字基带调制器提供异步复位信号;(3)异步复位信号要保持至少2个调制器时钟周期有效,然后才被去激活;(4)同时,CPU将所有必要的信息如射频功率放大器PA预热时间等,发送给DSP;(5)在数字基带调制器发送数据时,CPU要拉高2个控制比特——CPU空闲信号IDLE—B和CPU进入休眠模式信号SLEEP_B的电平,以实现数字基带调制器控制射频功率放大器PA启动工作;(6)在数字基带调制器异步复位信号被CPU去激活后,DSP应对射频功率放大器PA预热寄存器设置适当的数值;所有的DSP内存映射寄存器的值都被初始化为0;(7)初始化最后一步,对数字基带调制器的控制寄存器进行初始化;1)如果数字基带调制器使能指示比特MOD一EN为0,数字基带调制器不提供定时,并且人部分内部寄存器将不会改变;2)在数字基带调制器复位后,功率放大器使能控制mocLpa—on信号被拉低,以确保射频功率放大器PA关闭;3)除非工作在测试模式和与BBA/射频功率放大器PA接口发生改变,否则,调制器控制寄存器的高比特应被置为O;3.调制工作模式(l)只要数字基带调制器处于使能状态下,在每一个请求调制数据的起始时刻,调制器产生个发送给DSP中断处理器的中断;(2)DSP可以开始传送数据;(3徵字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,利用调制速率和对调制码片计数,解码出信道化码码片序号、随机扰码码片序号、中间序列码片序号和调制码片序号;(4)数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,分别同步地向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;(5)数字基带调制器在主定时器码片定时使能信号、工作时钟的驱动下,同步地接收来自信道化码产生器、随机扰码产生器,或者中间序列产生器发来的码片,并同步地将DSP发来的数据逐位送入扩展器,完成信道化扩展和随机扰码扩展,以及基带滤波;4.数字基带调制器终止①在数字基带调制器终止时,DSP在收到最后一个请求调制数据的、来自调制器的中断后,DSP应至少等待13个码片周期确保基带滤波器送出其中残佘的数据,以及调制器关闭射频功率放大器PA;②然后,DSP通过将数字基带调制器使能指示比特MOD一EN置成0,使调制器不工作;③同时DSP确保关闭射频功率放大器PA;④之后,DSP可通知CPU关闭数字基带调制器的时钟。需要理解到的是上述实施例虽然对本发明作了比较详细的说明,但是这些说明,只是对本发明的简单说明,而不是对本发明的限制,任何不超出本发明实质精神内的发明创造,均落入本发明的保护范围内。表1-1数字基带调制器与外部功能模块之间的接口信号描述<table>tableseeoriginaldocumentpage23</column></row><table>(续上表)<table>tableseeoriginaldocumentpage24</column></row><table>表1-3调制器控制器子模块的输入输出信号的描述<table>tableseeoriginaldocumentpage25</column></row><table>(续上表)<table>complextableseeoriginaldocumentpage26</column></row><table>(续上表)<table>tableseeoriginaldocumentpage27</column></row><table>权利要求1、一种TD-SCDMA、Beyond3G、第四代移动通信终端的数字基带调制系统,其特征是该数字基带调制系统由以下功能模块构成(1)DSP核DSP核向数字基带调制器提供用于完成数字基带调制的数据,以及启动和关闭数字基带调制过程所必须的数字基带调制器使能指示;对于数字基带调制过程而言,DSP核与DSP可编程中断控制器、数字基带处理器、系统主定时器、搜索器、时钟生成器之间存在输入输出连接;其中,DSP核接收来自时钟生成器输出的DSP时钟信号以及DSP可编程中断控制器发来的中断信号;DSP通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,将待调制的数据和数字基带调制器使能指示发送到数字基带调制器;DSP核控制搜索器对网络小区的搜索过程;DSP核还负责控制系统主定时器根据搜索器锁定小区下行同步指示,更新系统主定时信号;(2)时钟生成器时钟生成器与DSP核、DSP可编程中断控制器、CPU子系统、数字基带调制器、信道化码产生器、随机扰码产生器、中间序列产生器、系统主定时器、搜索器之间存在输入输出连接,向这些模块提供工作时钟信号;时钟生成器还向数字基带调制器提供数字基带调制器复位信号mod_rst_b,实现对数字基带调制器的复位;(3)DSP可编程中断控制器对于数字基带调制过程而言,DSP可编程中断控制器与数字基带调制器、DSP核、时钟生成器之间存在输入输出连接;DSP可编程中断控制器接收来自数字基带调制器的中断请求信号,根据后者生成发送给DSP核的用于完成数字基带调制的中断请求信号;DSP可编程中断控制器接收来自时钟生成器的时钟信号;(4)CPU子系统对于数字基带调制过程而言,CPU子系统与数字基带调制器、时钟生成器之间存在输入输出连接;CPU子系统向数字基带调制器提供CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放大器;CPU子系统接收接收来自时钟生成器的时钟信号;(5)数字基带调制器数字基带调制器负责完成信道化扩展调制、随机扰码扩展调制和基带滤波;数字基带调制器包含数据接口模块、调制器控制器、扩展器、时钟生成模块、基带滤波器;数字基带调制器与DSP核、DSP可编程中断控制器、系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器、CPU子系统、射频频率合成器、射频功率放大器、时钟生成器、模拟基带之间存在输入输出连接;数字基带调制器通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,接收来自DSP核输出的待调制的数据和数字基带调制器使能指示;数字基带调制器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;数字基带调制器还接收来自时钟生成器提供的数字基带调制器复位信号mod_rst_b,实现对数字基带调制器的复位;数字基带调制器接收来自系统主定时器的主定时器码片定时使能信号,作为自身扩展调制的码片同步基准信号;数字基带调制器接收来自CPU子系统输出的CPU空闲信号、CPU进入休眠模式信号,以使数字基带调制器在CPU空闲或休眠时,及时关闭射频功率放大器;数字基带调制器接收来自射频频率合成器输出的自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器;数字基带调制器定时向DSP可编程中断控制器输出中断请求;数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,同步地分别向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;同样地,在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,数字基带调制器同步地分别从信道化码产生器、随机扰码产生器、中间序列产生器获得信道化码、随机扰码、中间序列码;数字基带调制器将射频功率放大器使能控制信号发送到射频功率放大器;数字基带调制器将完成调制的数据发送到模拟基带;(6)信道化码产生器信道化码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;信道化码产生器接收来自数字基带调制器输出的信道化码码片序号和请求信号,根据数字基带调制器输出的信道化码码片序号和请求信号产生信道化码,并将产生的信道化码发送到数字基带调制器;信道化码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(7)随机扰码产生器随机扰码产生器与数字基带调制器、时钟生成器之间存在输入输出连接;随机扰码产生器接收来自数字基带调制器输出的随机扰码码片序号和请求信号,根据数字基带调制器输出的随机扰码码片序号和请求信号产生随机扰码,并将产生的随机扰码发送到数字基带调制器;随机扰码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(8)中间序列产生器中间序列产生器与数字基带调制器、时钟生成器之间存在输入输出连接;中间序列产生器接收来自数字基带调制器输出的中间序列码片序号和请求信号,根据数字基带调制器输出的中间序列码片序号和请求信号产生中间序列码,并将产生的中间序列码发送到数字基带调制器;中间序列码产生器接收来自时钟生成器的工作时钟信号,在工作时钟信号驱动下运行;(9)射频频率合成器对于数字基带调制而言,射频频率合成器与DSP核、数字基带调制器之间存在输入输出连接;射频频率合成器接收来自DSP核的频率合成及锁定控制信号,根据自动频率控制是否锁定射频频率的情况,向数字基带调制器输出自动频率控制锁定信号,以使数字基带调制器根据自动频率控制锁定指示,及时开启或关闭射频功率放大器;(10)系统主定时器对于数字基带调制而言,系统主定时器与DSP核、搜索器、数字基带调制器、时钟生成器之间存在输入输出连接;系统主定时器在DSP核控制下,根据搜索器锁定小区下行同步指示,接收来自搜索器的下行同步信号,用于更新系统主定时信号;系统主定时器利用来自搜索器的下行同步信号,产生发送给数字基带调制器的上行时隙起始的定时信号以及上行时隙码片定时使能信号;它在上行时隙起始前1/16码片处发送上行时隙起始的定时信号给数字基带调制器,且在上行时隙起始后的每一个码片开始前1/16码片处向数字基带调制器发送一个上行时隙码片定时使能信号;系统主定时器接收来自时钟生成器的的工作时钟信号。2、根据权利要求1所述的TD-SCDMA、Beyond3G、第四代移动通信终端的数字基带调制系统,其特征是,该数字基带调制器由以下功能模块构成(1)时钟产生模块时钟产生模块与外部的时钟生成器,以及数字基带调制器内部的数据接口模块、调制器控制器模块、扩展器模块、基带滤波器模块之间存在输入输出连接;时钟产生模块接收来自时钟生成器的时钟信号,产生提供给数字基带调制器内部各个功能模块的工作时钟信号;时钟产生子模块收到2个来自时钟生成器的时钟信号,mod_clk、DSP时钟;数字基带调制器内部各个功能模块的工作时钟信号的16倍码片速率时钟由该时钟产生模块产生,并在调制器时钟使能信号mod一clken门控下,作为数字基带调制器内部各个功能模块的时钟源;内部16倍码片速率时钟是从一个本地缓存器输出,该本地缓存器的输入为被再同步的调制器时钟使能信号mod一clken所门控的mod_clk信号,以避免内部16倍速时钟受到短时脉冲波形千扰;本地时钟缓存器的延迟以及类型由本地负载电容以及码片形成过程的区域迟延和路由延迟所决定;调制器时钟使能信号mod_dken来自主时钟模块——时钟生成器;时钟产生模块还接收来自时钟生成器提供的数字基带调制器复位信号mocL「st一b,产生数字基带调制器的同步复位信号srstjD;同步复位信号srstjD是通过用门控的内部16倍速时钟对调制器复位信号mod一rst一b再同步而产生,以保证所有的寄存器在复位去激活后处于确定的状态;(2)数据接口模块数据接口模块提供数字基带调制器与DSP的数据接口,实现数字基带调制器与DSP之间的数据通信;数字基带调制器中与DSP有关的内存映射寄存器都放置在该模块中,使数字基带调制器能够直接对这些寄存器进行访问;这些寄存器也能够直接被DSP读出;数据接口模块与外部的DSP核,以及内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接;数据接口模块接收来自DSP核通过DSP地址总线、DSP数据总线、DSP写使能信号、DSP读使能信号、DSP时钟信号,对内存映射寄存器的访问;数据接口模块接收来自时钟产生模块的工作时钟;数据接口模块接收来自调制器控制器的的各信道数据的移位使能信号;数据接口模块将调制速率、数字基带调制器使能指示比特、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号发送到调制器控制器;数据接口模块还在来自调制器控制器的移位使能信号作用下,通过数据串行器以选定的传输速率将各信道寄存的数据传输到扩展器模块;(3)调制器控制器模块调制器控制器模块是数字基带调制器至关重要的组成部分,控制数字基带调制器的所有子模块;调制器控制器模块与外部的CPU子系统、系统主定时器、DSP可编程中断控制器、信道化码产生器、随机扰码产生器、中间序列产生器、模拟基带、射频功率放大器、射频频率合成器之间存在输入输出连接;同时,调制器控制器模块还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接;调制器控制器接收来自系统主定时器的主定时器码片定时使能信号和上行时隙使能信号,接收来自数据接口模块的调制速率、数字基带调制器使能信号、上行时隙传输使能信号、功率放大器预热时间参数、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;调制器控制器模块根据收到的参数和信号,在上行时隙使能信号、主定时器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到DSP可编程中断控制器的数字基带调制器中断请求信号,产生发送到基带滤波器的数字基带调制器码片定时使能信号,产生发送到射频功率放大器的功率放大器使能控制信号,产牛发送到模拟基带单元的差分发送时钟,产生发送到基带滤波器的复用选择信号和相位计数;(4)扩展器模块扩展器模块与外部的信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,扩展器模块还与数字基带调制器内部的数据接口模块、调制器控制器模块、基带滤波器模块、时钟产生模块之间存在输入输出连接;扩展器接收来自调制器控制器的扩展使能信号,接收来自数据接口模块的各信道的待调制数据,接收来自信道化码产生器的信道化码码片,接收来自随机扰码产生器的随机扰码码片,接收来自中间序列产生器的中间序列码码片,接收来自时钟产生模块的工作时钟;扩展器模块根据接收到的信号,完成对来自数据接口模块的各信道的待调制数据的信道化扩展调制和随机扰码扩展调制;扩展器模块将完成调制的数据发送到基带滤波器;(5)基带滤波器基带滤波器与外部的模拟基带之间存在输入输出连接;同时,基带滤波器还与数字基带调制器内部的调制器控制器模块、扩展器模块、时钟产生模块之间存在输入输出连接;基带滤波器接收来自调制器控制器的数字基带调制器码片定时使能信号、复用选择信号和相位计数,接收来自扩展器模块的调制数据,接收来自时钟产生模块的工作时钟;扩展器模块根据接收到的信号,完成对来自扩展器模块的调制数据的基带滤波;基带滤波器将完成基带滤波的数据发送到模拟基带处理子系统。3、根据权利要求1所述的TD-SCDMA、Beyond3G、第四代移动通信终端的数字基带调制系统,其特征是该调制器控制器由以下几个子模块构成(l)序号解码器序号解码器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,序号解码器与数字基带调制器内部的数据接口模块、时钟产生器模块之间,以及与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;序号解码器接收来自系统主定时器的上行时隙使能信号作为上行扩展调制码片计数的基准信号,序号解码器接收来自数据接口模块的调制速率,接收来自调制器控制器模块内部的使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;序号解码器根据接收到的信号及数据参量,解码出信道化码码片序号、随机扰码码片序号、中间序列序号,以及调制码片序号;序号解码器在数字基带调制器码片定时使能信号和工作时钟的驱动下,将信道化码码片序号发送到信道化码产生器,将随机扰码码片序号发送到随机扰码产生器,或者将中间序列码片序号发送到中间序列产生器,将调制码片序号发送到调制器控制器模块内部的使能信号产生器;(2)使能信号产生器使能信号产生器与数字基带调制器外部的系统主定时器、信道化码产生器、随机扰码产生器、中间序列产生器之间存在输入输出连接;同时,使能信号产生器还与数字基带调制器内部的数据接口模块、扩展器模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的序号解码器和中断信号产生器之间存在输入输出连接;使能信号产生器生成所有调制器所使用的使能信号;所有的使能信号都是脉冲序列,每一个脉冲宽度为1门6码片;使能信号产生器接收来自系统主定时器的主定时码片定时使能信号作为码片定时基准信号,接收来自数据接口模块的调制速率和来自序号解码器的调制码片序号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;使能信号产生器根据收到的上述信号及数据参量,在主定时码片定时使能信号和工作时钟驱动下,产生发送到信道化码产生器和随机扰码产生器的码请求信号,或者产生发送到中间序列产生器的中间序列码请求信号,并产生发送到数据接口模块的各信道的移位使能信号,产生发送到扩展器的扩展使能信号,产生发送到序号解码器、基带滤波器和定时控制信号产生器的数字基带调制器码片定时使能信号,还产生发送到功率控制信号产生器的功率放大器使能控制信号,以及产生发送到中断信号产生器的符号使能信号;(3)中断信号产生器中断信号产生器与数字基带调制器外部的DSP可编程中断控制器之间存在输入输出连接;同时,中断信号产生器还与数字基带调制器内部的时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;中断信号产生器接收来自使能信号产生器的符号使能信号,以及来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;中断信号产生器根据符号使能信号产生发送到DSP可编程中断控制器的数字基带调制器中断请求信号;中断产生器周期性地对DSP可编程中断控制器产生数字基带调制器中断;此中断请求信号在每一个要调制的数据符号开始的时候产生;中断速率为20KHz;(4)功率控制信号产生器功率控制信号产生器与数字基带调制器外部的射频功率放大器、射频频率合成器、CPU子系统之间存在输入输出连接;同时,功率控制信号产生器还与数字基带调制器内部的数据接口模块、时钟产生器模块之间存在输入输出连接;功率控制信号产生器为射频功率放大器产生功控信号;功率控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、上行时隙传输使能信号和功率放大器预热时间参数,接收来自射频频率合成器的自动频率控制锁定指示信号,接收来自CPU子系统的CPU空闲、CPU进入休眠信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;功率控制信号产生器根据接收到的信号,产生发送到射频功率放大器的功率放大器使能控制信号;(5)定时控制信号产生器定时控制信号产生器与数字基带调制器外部的模拟基带之间存在输入输出连接;同时,定时控制信号产生器还与数字基带调制器内部的数据接口模块、基带滤波器模块、时钟产生器模块之间,与调制器控制器模块内部的使能信号产生器之间存在输入输出连接;定时控制信号产生器为基带滤波器BBF和模拟基带单元BBA产生时钟控制信号;定时控制信号产生器接收来自数据接口模块的数字基带调制器使能信号、模拟基带时钟无效指示信号和发送数据切换指示信号,接收来自使能信号产生器的数字基带调制器码片定时使能信号,以及接收来自时钟产生模块的内部16倍码片速率时钟信号和同步复位信号;定时控制信号产生器根据接收到的信号,在数字基带调制器码片定时使能信号和工作时钟的驱动下,产生发送到模拟基带单元的差分发送时钟,产生发送到基带滤波器的复用选择信号和相位计数。4、根据权利要求1所述的TD-SCDMA、Beyond3G、第四代移动通信终端的数字基带调制系统,其特征是该数'f基带调制系统存在以下4种工作模式-(1)数字基带调制器关闭模式在数字基带调制器关闭模式时,CPU关闭调制器的时钟从而使数字基带调制器不工作;时钟生成器发给数字基带调制器的异步复位信号应保持无效,由于该信号低电平有效,因而此时为高电平;调制器控制寄存器中的数字基带调制器使能指示比特M0D—EN为O;(2)数字基带调制器初始化当移动台要发送接入信道或者反向业务信道数据时,在发送数据之前先要把完成初始化步骤;①首先,CPU将使能数字基带调制器的时钟;②然后,它至少等待3个调制器时钟周期,才对数字基带调制器提供异步复位信号;③异步复位信号要保持至少2个调制器时钟周期有效,然后才被去激活;同时,CPU将所有必要的信息如射频功率放大器PA预热时间等,发送给DSP;⑤在数字基带调制器发送数据时,CPU要拉高2个控制比特一CPU空闲信号IDLE—B和CPU进入休眠模式信号SLEEP—B的电平,以实现数字基带调制器控制射频功率放大器PA启动工作;⑥在数字基带调制器异步复位信号被CPU去激活后,DSP应对射频功率放大器PA预热寄存器设置适当的数值;所有的DSP内存映射寄存器的值都被初始化为O;⑦初始化最后一步,对数字基带调制器的控制寄存器进行初始化;1)如果数字基带调制器使能指示比特MOD一EN为0,数字基带调制器不提供定时,并且大部分内部寄存器将不会改变;2)在数字基带调制器复位后,功率放大器使能控制mod一pa一on信号被拉低,以确保射频功率放大器PA关闭;3)除非工作在测试模式和与BBA/射频功率放大器PA接口发生改变,否则,调制器控制寄存器的高比特应被置为O;(3)调制工作模式①只要数字基带调制器处于使能状态下,在每一个请求调制数据的起始时刻,调制器产生一个发送给DSP中断处理器的中断;②DSP可以开始传送数据;③数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,利用调制速率和对调制码片计数,解码出信道化码码片序号、随机扰码码片序号、中间序列码码码片序号和调制码片序号;④数字基带调制器在上行时隙使能信号、主定时器码片定时使能信号、工作时钟的驱动下,分别同步地向信道化码产生器、随机扰码产生器或中间序列产生器发送信道化码码片序号、随机扰码码片序号、中间序列码片序号,以及相应的请求信号;⑤数字基带调制器在主定时器码片定时使能信号、工作时钟的驱动下,同步地接收来自信道化码产生器、随机扰码产生器,或者中间序列产生器发来的码片,并同步地将DSP发来的数据逐位送入扩展器,完成信道化扩展和随机扰码扩展,以及基带滤波;(4)数字基带调制器终止①在数字基带调制器终止时,DSP在收到最后一个请求调制数据的、来自调制器的中断后,DSP应至少等待13个码片周期确保基带滤波器送出其中残余的数据,以及调制器关闭射频功率放大器PA;②然后,DSP通过将数字基带调制器使能指示比特MO^EN置成0,使调制器不工作;③同时DSP确保关闭射频功率放大器PA;之后,DSP可通知CPU关闭数字基带调制器的时钟。8全文摘要本文提出一种TD-SCDMA及第三代移动通信(3G,含cdma2000、UMTS、TD-SCDMA等)终端的数字基带调制系统,用于完成TD-SCDMA/3G终端的信道化扩展调制、扰码扩展调制。该数字基带调制系统由DSP核、时钟生成器、DSP可编程中断控制器、CPU子系统、数字基带调制器、信道化码产生器、随机扰码产生器、中间序列产生器、射频频率合成器、系统主定时器等功能模块构成。其中的数字基带调制器由数据接口模块、调制器控制器、时钟产生模块、扩展器、基带滤波器等5个功能模块构成,而数字基带调制器中的调制器控制器包含有序号解码器、使能信号产生器、中断信号产生器、功率控制信号产生器、定时控制信号产生器等5个子模块。该数字基带调制系统具有调制器关闭模式、调制器初始化模式、调制工作模式、调制器终止模式等四种操作状态模式。文档编号H04L25/00GK101184066SQ200710148668公开日2008年5月21日申请日期2007年8月29日优先权日2006年11月13日发明者晨葛,许晓斌,许雪琦申请人:浙江华立通信集团有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1