一种通用混沌系统的电路设计的制作方法

文档序号:7813218阅读:190来源:国知局
一种通用混沌系统的电路设计的制作方法
【专利摘要】本发明提出了一种通用混沌系统的电路设计,各连接端焊接排孔,连接线可以插入排孔,反复使用,利用运算放大器U1、运算放大器U2及电阻和电容构成四组反相加法器和四组反相积分器,每组反相加法器有四路输入端,每路输入端引出四个输入信号,利用运算放大器U3及电阻和电容构成四组反相器,利用乘法器U4、U5、U6和U7分别实现乘法运算,每组输出各引出正信号和负信号2路输出,每路输出信号各引出5个输出端,所述运算放大器U1、运算放大器U2和运算放大器U3采用LF347N,所述乘法器U4和U5采用AD633JN。本发明设计的通用混沌系统电路,既有面包板的灵活性,又具有印制PCB电路板的可靠性,同时克服了己有通用混沌电路,每一系统对应一块电路而引起的频繁更换元件的弱点,具有较强的通用性和可靠性。
【专利说明】一种通用混沌系统的电路设计

【技术领域】
[0001]本发明涉及一种电路设计,特别涉及一种通用混沌系统的电路设计。

【背景技术】
[0002]当前的混沌系统电路一般采用面包板进行电路设计,用面包板进行电路设计费时费用且出错率比较高,出错不容易检查,如采用PCB印制电路板进行设计,对应每一个混沌系统要进行一次设计,灵活度比较低,设计周期比较长,己有的通用混沌系统电路采用焊接方式,每块电路板可以设计一个混沌系统电路,但存在用板量比较大,频繁更换元件,容易引起元件的损坏。


【发明内容】

[0003]针对现有技术的不足,本发明提出了一种通用混沌系统的电路设计,各连接端焊接排孔,连接线可以插入排孔,反复使用,利用运算放大器Ul、运算放大器U2及电阻和电容构成四组反相加法器和四组反相积分器,每组反相加法器有四路输入端,每路输入端引出四个输入信号,利用运算放大器U3及电阻和电容构成四组反相器,利用乘法器U4、U5、U6和U7分别实现乘法运算,每组输出各引出正信号和负信号2路输出,每路输出信号各引出5个输出端,所述运算放大器U1、运算放大器U2和运算放大器U3采用LF347N,所述乘法器U4和 U5 采用 AD633JN。
[0004]所述运算放大器Ul第I引脚通过电位器U1_Y_F_R接第2引脚,通过电位器Ul_Y_C_R 接第 6 引脚,第 2 引脚接四路输入 Y_I_1R、Y_I_2R、Y_I_3R、Y_I_4R,第 3、5、10、12 引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cy接第7引脚,第7引脚接+Y,通过电阻Y_0UT_R接Y,第8引脚接+X,通过电阻X_0UT_R接X,通过电容Cx接第9引脚,第13引脚接四路输入X_I_1R、X_I_2R、X_I_3R、X_I_4R,第14引脚通过电位器U1_X_F_R接第13引脚,通过电位器U1_X_C_R接第9引脚。
[0005]所述运算放大器U2第I引脚通过电位器U2_U_F_R接第2引脚,通过电位器U2_U_C_R 接第 6 引脚,第 2 引脚接四路输入 U_I_1R、U_I_2R、U_I_3R、U_I_4R,第 3、5、10、12 引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cu接第7引脚,第7引脚接+U,通过电阻U_0UT_R接U,第8引脚接+Z,通过电阻Z_0UT_R接Z,通过电容Cz接第9引脚,第13引脚接四路输入Z_I_1R、Z_I_2R、Z_I_3R、Z_I_4R,第14引脚通过电位器U2_Z_F_R接第13引脚,通过电位器U2_Z_C_R接第9引脚。
[0006]所述运算放大器U3第I引脚连接-X,通过电位器U3_X_F_R连接第2引脚,第2引脚通过电位器U3_X_IN_R连接+X,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电位器U3_Y_F_R接-Y,通过电位器U3_Y_IN_R接+Y,第7引脚接-Y,第8引脚接-Z,通过电位器U3_Z_F_R接第9引脚,第9引脚通过U3_Z_IN_R接+Z,第13引脚通过电位器U3_U_F_R接第14引脚,第14引脚通过电位器U3_U_IN_R接+U。
[0007]所述乘法器U4第I引脚接X_A,第2、4、6引脚接地,第3引脚接X_B,第5引脚连接负电源VEE,第7引脚接输出X_AB,第8引脚连接正电源VCC。
[0008]所述乘法器U5第I引脚接Y_A,第2、4、6引脚接地,第3引脚接Y_B,第5引脚连接负电源VEE,第7引脚接输出Y_AB,第8引脚连接正电源VCC。
[0009]所述乘法器U6第I引脚接Z_A,第2、4、6引脚接地,第3引脚接Z_B,第5引脚连接负电源VEE,第7引脚接输出Z_AB,第8引脚连接正电源VCC。
[0010]所述乘法器U7第I引脚接U_A,第2、4、6引脚接地,第3引脚接U_B,第5引脚连接负电源VEE,第7引脚接输出U_AB,第8引脚连接正电源VCC。
[0011]有益效果
[0012]本发明设计的通用混沌系统电路,既有面包板的灵活性,又具有印制PCB电路板的可靠性,同时克服了己有通用混沌电路,每一系统对应一块电路而引起的频繁更换元件的弱点,具有较强的通用性和可靠性。

【专利附图】

【附图说明】
[0013]图1是本发明的结构图。
[0014]图2是本发明集成运算放大器Ul的外部电路图。
[0015]图3是本发明集成运算放大器U2的外部电路图。
[0016]图4是本发明集成运算放大器U3的外部电路图。
[0017]图5是本发明乘法器U4的外部电路图。
[0018]图6是本发明乘法器U5的外部电路图。
[0019]图7是本发明乘法器U6的外部电路图。
[0020]图8是本发明乘法器U7的外部电路图。

【具体实施方式】
[0021]下面结合附图对本发明作更进一步的详细描述。
[0022](I)以Yang-Chen系统为例说明本发明在三维混沌系统中的使用方法,参见图1-图8, Yang-Chen系统的数学模型为:
dx / dt - α( v-.v)
[0023]dy i dt = ex -χζa = 35, 6 = 3, c = 35
dz i dt —.vv - bz
[0024]所述运算放大器Ul第I引脚通过电位器U1_Y_F_R接第2引脚,通过电位器Ul_Y_C_R接第6引脚,第2引脚通过输入Y_I_1R接Ul的第7引脚,通过输入Y_I_2R接U2的第I引脚,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cy接第7引脚,第7引脚接+Y,通过电阻¥_0爪_1?接¥,第8引脚接+X,通过电阻X_0UT_R接X,通过电容Cx接第9引脚,第13引脚通过输入X_I_1R接Ul的第8引脚,通过输入X_I_2R接U4的第7引脚,第14引脚通过电位器U1_X_F_R接第13引脚,通过电位器U1_X_C_R接第9引脚,其中电位器Y_I_1R、Y_I_2R、X_I_1R均为2.85ΚΩ,电位器X_I_2R为IK Ω,电位器 X_I_3R、X_I_4R、Y_I_3R、Y_I_4R 均悬空,电位器 U1_X_F_R、U1_X_C_R、U1_Y_F_R、U1_Y_C_R 均为 1K Ω,电容 Cx、Cy 均为 10nF,。
[0025]所述运算放大器U2第I引脚通过电位器U2_U_F_R接第2引脚,通过电位器U2_U_C_R接第6引脚,第2引脚接四路输入U_I_1R、U_I_2R、U_I_3R、U_I_4R,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cu接第7引脚,第7弓I脚接+U,通过电阻U_OUT_R接U,第8引脚接+Z,通过电阻Z_OUT_R接Z,通过电容Cz接第9引脚,第13引脚通过输入Z_I_1R接U2的第8引脚,通过输入Z_I_2R接U5的第7引脚,第14引脚通过电位器U2_Z_F_R接第13引脚,通过电位器U2_Z_C_R接第9引脚,其中电位器Z丄IR均为33.4K Ω,电位器Z丄2R为IK Ω,电位器Z丄3R、Z丄4R、U丄IR、U丄2R、U_I_3R、U_I_4R 均悬空,电位器 U2_Z_F_R、U2_Z_C_R 均为 1K Ω,电位器 U2_U_F_R、U2_U_C_R均悬空,电容Cz为10nF,电容Cu悬空。
[0026]所述运算放大器U3第I引脚连接-X,通过电位器U3_X_F_R连接第2引脚,第2引脚通过电位器U3_X_IN_R连接+X,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电位器U3_Y_F_R接-Y,通过电位器U3_Y_IN_R接+Y,第7引脚接-Y,第8引脚接-Z,通过电位器U3_Z_F_R接第9引脚,第9引脚通过U3_Z_IN_R接+Z,第13引脚通过电位器U3_U_F_R接第14引脚,第14引脚通过电位器U3_U_IN_R接+U,其中电位器 U3_X_F_R、U3_X_IN_R、U3_Y_F_R、U3_Y_IN_R、U3_Z_IN_R、U3_Z_F_R 均为 1K Ω,U3_U_F_R、U3_U_IN_R 悬空。
[0027]所述乘法器U4第I引脚接Ul的第8引脚,第2、4、6引脚接地,第3引脚接U3的第8引脚,第5引脚连接负电源VEE,第7引脚通过电位器X_I_2R接Ul的第13引脚,第8引脚连接正电源VCC。
[0028]所述乘法器U5第I引脚接Ul的第8引脚,第2、4、6引脚接地,第3引脚接Ul的第7引脚,第5引脚连接负电源VEE,第7引脚通过电位器Z_I_2R接U2的第13引脚,第8引脚连接正电源VCC。
[0029]所述乘法器U6第I引脚悬空,第2、4、6引脚接地,第3引脚悬空,第5引脚连接负电源VEE,第7引脚悬空,第8引脚连接正电源VCC。
[0030]所述乘法器U7第I引脚悬空,第2、4、6引脚接地,第3引脚悬空,第5引脚连接负电源VEE,第7引脚悬空,第8引脚连接正电源VCC。
[0031](2)以Yang-Chen超系统为例说明本发明在四维超混沌系统中的使用方法,参见图1-图8, Yang-Chen超混沛系统的数学模型为:
dx I dt - ?7( ν-Λ")
dv ? dt — cx - χζ + U
[0032]\ "Cl — 35, 6 = 3,c = k = S

dz ! dt —..v v' - bz
du ! dt = —be
[0033]所述运算放大器Ul第I引脚通过电位器U1_Y_F_R接第2引脚,通过电位器U1_Y_C_R接第6引脚,第2引脚通过输入Y丄IR接Ul的第7引脚,通过输入Y丄2R接U2的第I引脚,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cy接第7引脚,第7引脚接+Y,通过电阻Y_0UT_R接Y,第8引脚接+X,通过电阻X_0UT_R接X,通过电容Cx接第9引脚,第13引脚通过输入X_I_1R接Ul的第8引脚,通过输入X_I_2R接U4的第7引脚,通过输入X_I_3R接U2的第7引脚,第14引脚通过电位器Ul_X_F_R接第13引脚,通过电位器U1_X_C_R接第9引脚,其中电位器Y_I_1R、Y_I_2R、X_I_1R均为 2.85K Ω,电位器 X_I_2R 为 IK Ω,电位器 X_I_3R 为 10K Ω,电位器 X_I_4R、Y_I_3R、Y_I_4R 均悬空,电位器 U1_X_F_R、U1_X_C_R、U1_Y_F_R、U1_Y_C_R 均为 1K Ω,电容 Cx、Cy 均为 10nF,。
[0034]所述运算放大器U2第I引脚通过电位器U2_U_F_R接第2引脚,通过电位器U2_U_C_R接第6引脚,第2引脚通过输入U_I_1R接U3的第I引脚,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cu接第7引脚,第7引脚接+U,通过电阻U_0UT_R接U,第8引脚接+Z,通过电阻Z_0UT_R接Z,通过电容Cz接第9弓丨脚,第13引脚通过输入Z丄IR接U2的第8引脚,通过输入Z丄2R接U5的第7引脚,第14引脚通过电位器U2_Z_F_R接第13引脚,通过电位器U2_Z_C_R接第9引脚,其中电位器Z_I_1R均为33.4K Ω,电位器Z丄2R为IK Ω,电位器U丄IR为12.5K Ω,电位器Z丄3R、Z_I_4R、U_I_2R、U_I_3R、U_I_4R 均悬空,电位器 U2_Z_F_R、U2_Z_C_R、U2_U_F_R、U2_U_C_R 均为10ΚΩ,电容Cz, Cu均为1nF。
[0035]所述运算放大器U3第I引脚连接-X,通过电位器U3_X_F_R连接第2引脚,第2引脚通过电位器U3_X_IN_R连接+X,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电位器U3_Y_F_R接-Y,通过电位器U3_Y_IN_R接+Y,第7引脚接-Y,第8引脚接-Z,通过电位器U3_Z_F_R接第9引脚,第9引脚通过U3_Z_IN_R接+Z,第13引脚通过电位器U3_U_F_R接第14引脚,第14引脚通过电位器U3_U_IN_R接+U,其中电位器 U3_X_F_R、U3_X_IN_R、U3_Y_F_R、U3_Y_IN_R、U3_Z_IN_R、U3_Z_F_R 均为 1K Ω,U3_U_F_R、U3_U_IN_R 悬空。
[0036]所述乘法器U4第I引脚接Ul的第8引脚,第2、4、6引脚接地,第3引脚接U3的第8引脚,第5引脚连接负电源VEE,第7引脚通过电位器X_I_2R接Ul的第13引脚,第8引脚连接正电源VCC。
[0037]所述乘法器U5第I引脚接Ul的第8引脚,第2、4、6引脚接地,第3引脚接Ul的第7引脚,第5引脚连接负电源VEE,第7引脚通过电位器Z_I_2R接U2的第13引脚,第8引脚连接正电源VCC。
[0038]所述乘法器U6第I引脚悬空,第2、4、6引脚接地,第3引脚悬空,第5引脚连接负电源VEE,第7引脚悬空,第8引脚连接正电源VCC。
[0039]所述乘法器U7第I引脚悬空,第2、4、6引脚接地,第3引脚悬空,第5引脚连接负电源VEE,第7引脚悬空,第8引脚连接正电源VCC。
[0040]当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本【技术领域】的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。
【权利要求】
1.一种通用混沌系统的电路设计,其特征是在于,利用运算放大器U1、运算放大器U2及电阻和电容构成四组反相加法器和四组反相积分器,每组反相加法器有四路输入端,每路输入端引出四个输入信号,利用运算放大器U3及电阻和电容构成四组反相器,利用乘法器U4、U5、U6和U7分别实现乘法运算,每组输出各引出正信号和负信号2路输出,每路输出信号各引出5个输出端,所述运算放大器Ul、运算放大器U2和运算放大器U3采用LF347N,所述乘法器U4和U5采用AD633JN。
2.根据权利要求1所述一种通用混沌系统的电路设计,所述运算放大器Ul第I引脚通过电位器U1_Y_F_R接第2引脚,通过电位器U1_Y_C_R接第6引脚,第2引脚接四路输入Y_I_1R> Y丄2R、Y丄3R、Y丄4R,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cy接第7引脚,第7引脚接+Y,通过电阻Y_OUT_R接Y,第8弓I脚接+X,通过电阻X_OUT_R接X,通过电容Cx接第9引脚,第13引脚接四路输入X_I_1R、X_I_2R、X_I_3R、X_I_4R,第14引脚通过电位器U1_X_F_R接第13引脚,通过电位器U1_X_C_R接第9引脚。
3.根据权利要求1所述一种通用混沌系统的电路设计,所述运算放大器U2第I引脚通过电位器U2_U_F_R接第2引脚,通过电位器U2_U_C_R接第6引脚,第2引脚接四路输入U_I_1R、U_I_2R、U_I_3R、U_I_4R,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电容Cu接第7引脚,第7引脚接+U,通过电阻U_OUT_R接U,第8引脚接+Z,通过电阻2_0爪_1?接2,通过电容Cz接第9引脚,第13引脚接四路输入Z_I_1R、Z_I_2R、Z_I_3R、Z_I_4R,第14引脚通过电位器U2_Z_F_R接第13引脚,通过电位器U2_Z_C_R接第9引脚。
4.根据权利要求1所述一种通用混沌系统的电路设计,所述运算放大器U3第I引脚连接-X,通过电位器U3_X_F_R连接第2引脚,第2引脚通过电位器U3_X_IN_R连接+X,第3、5、10、12引脚接地,第4引脚接正电源VCC,第11引脚接负电VEE,第6引脚通过电位器U3_Y_F_R接-Y,通过电位器U3_Y_IN_R接+Y,第7引脚接-Y,第8引脚接-Z,通过电位器U3_Z_F_R接第9引脚,第9引脚通过仍_2_爪_1?接+2,第13引脚通过电位器U3_U_F_R接第14引脚,第14引脚通过电位器
5.根据权利要求1所述一种通用混沌系统的电路设计,所述乘法器U4第I引脚接X_A,第2、4、6引脚接地,第3引脚接X_B,第5引脚连接负电源VEE,第7引脚接输出X_AB,第8引脚连接正电源VCC。
6.根据权利要求1所述一种通用混沌系统的电路设计,所述乘法器U5第I引脚接Y_Α,第2、4、6引脚接地,第3引脚接Υ_Β,第5引脚连接负电源VEE,第7引脚接输出Υ_ΑΒ,第8引脚连接正电源VCC。
7.根据权利要求1所述一种通用混沌系统的电路设计,所述乘法器U6第I引脚接Ζ_Α,第2、4、6引脚接地,第3引脚接Ζ_Β,第5引脚连接负电源VEE,第7引脚接输出Ζ_ΑΒ,第8引脚连接正电源VCC。
8.根据权利要求1所述一种通用混沌系统的电路设计,所述乘法器U7第I引脚接U_A,第2、4、6引脚接地,第3引脚接U_B,第5引脚连接负电源VEE,第7引脚接输出U_AB,第8引脚连接正电源VCC。
【文档编号】H04L9/00GK104184576SQ201410443622
【公开日】2014年12月3日 申请日期:2014年9月2日 优先权日:2014年9月2日
【发明者】王忠林 申请人:王忠林
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1