一种提供时钟同步的装置的制作方法

文档序号:12409609阅读:353来源:国知局
一种提供时钟同步的装置的制作方法

本实用新型涉及通信技术领域,更具体地,本实用新型涉及一种提供时钟同步的装置。



背景技术:

随着信息技术的发展,通信设备的应用越来越广泛,为了保证各设备之间数据传输的准确性,用于传输数据的设备之间需要精确的时钟同步机制。

在现有技术中,通常是将从时钟源获取的时钟信号,通过将从时钟信号从芯片的专用时钟输出端口输出以发送给下一级时钟接收模块提供同步时钟信号。然而,通常由于芯片的时钟输出端的数量限制,当需要向多个时钟接收模块提供时钟信号时,往往由于驱动能力不够等原因,需要增加运放等外围器件,这样不仅在设计上变得复杂,而且设计稳定性不佳,另外产品的成本也会增加。

因此,需要提供一种新的提供时钟同步的方案,以解决上述至少一个问题。



技术实现要素:

本实用新型的一个目的是提供一种同步时钟的新的技术方案。

根据本实用新型的一个方面,提供了一种提供时钟同步的装置。该装置包括时钟信号提供芯片和用于接收所述时钟信号的时钟接收模块,其中,所述芯片包括时钟输出端口和模数转换端口,所述时钟接收模块包括时钟输入端口。所述芯片的模数转换端口连接至所述时钟接收模块的时钟输入端口;以及将所述芯片配置为将从时钟源产生的第一时钟信号经模数过程转换为第二时钟信号,并将所述第二时钟信号从所述芯片的模数转换端口输出以向所述时钟接收模块提供所述第二时钟信号。

优选地,所述装置还包括电平转换模块,所述电平转换模块连接所述芯片的模数转换端口和所述时钟接收模块的时钟输入端口,以向所述时钟接收模块提供经过电平转换后的所述第二时钟信号。

优选地,所述电平转换模块连接至多个所述时钟接收模块,以向所述多个时钟接收模块提供经过电平转换后的所述第二时钟信号。

优选地,所述芯片被设置为接收来自于所述时钟接收模块的时钟异常指示。

优选地,所述芯片还包括数据传输端,所述数据使能端被配置输出用于启动或停止数据传输的控制信号。

本实用新型,通过模数转换端口ADC向下一级时钟接收模块提供时钟信号,能够避免由于专用时钟输出端口的数量不够或驱动能力不足而导致的无法提供精确同步时钟的问题。另外,通过增加电平转换模块能够满足不同工作电压的时钟接收模块的要求,并一定程度上增加了时钟信号的驱动能力。

通过以下参照附图对本实用新型的示例性实施例的详细描述,本实用新型的其它特征及其优点将会变得清楚。

附图说明

构成说明书的一部分的附图描述了本实用新型的实施例,并且连同说明书一起用于解释本实用新型的原理。

图1是根据本实用新型的实施例的提供时钟同步的装置。

图2是根据本实用新型的另一个实施例的提供时钟同步的示意框图。

图3是在无线通信设备中应用根据本实用新型的提供时钟同步的装置示意框图。

附图标记说明:

CLK out:时钟输出端口

ADC:模数转换端口

I/O:输入输出端口

BUS:总线

Buffer:数据缓冲模块

RF IC:射频芯片

Port1-4:端口1-4

SOC1-4:片上系统1-4

GPIO1:通用输入输出端口1

GPIO2:通用输入输出端口2

Sync CLK:时钟输入端口

具体实施方式

现在将参照附图来详细描述本实用新型的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本实用新型的范围。

以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本实用新型及其应用或使用的任何限制。

对于相关领域普通技术人员已知的技术和设备可能不作详细讨论,但在适当情况下,所述技术和设备应当被视为说明书的一部分。

在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。

图1是根据本实用新型的实施例的提供时钟同步的装置。

如图1所示,包括时钟信号提供芯片110和用于接收所述时钟信号的时钟接收模块120,其中,所述芯片110包括时钟输出端口CLK out和模数转换端口ADC,所述时钟接收模块120包括时钟输入端口Sync CLK。

在图1所示的实施例中,所述芯片110的模数转换端口ADC连接至所述时钟接收模块120的时钟输入端口Sync CLK,并且所述芯片110被配置为将从时钟源产生的第一时钟信号经模数过程转换为第二时钟信号,并将所述第二时钟信号从所述芯片110的模数转换端口ADC输出以向所述时钟接收模块120提供所述第二时钟信号。

所述芯片110包括集成芯片或片上系统(SOC,System on Chip)。在一个实施例中,所述芯片110是片上系统。

所述时钟接收模块120用于接收同步时钟信号,以向再下一级时钟接收模块发送同步时钟信号或利用所接收到的同步时钟信号进行数据解析,以完成数据接收和传输过程。

所述时钟源可以提供时钟信号,包括本地晶振或同步GPS或同步北斗所产生的时钟信号。在一个实施例中,所述时钟源是本地晶振。

所述ADC口的位数与芯片110的精度相关,可以预先进行配置或设置。例如,配置为8位、12位或16位。

通常,用于提供时钟信号的芯片110在从时钟源获取时钟信号后,通过专用的时钟输出端口CLK out向其下一级时钟接收模块120提供同步时钟信号。然而,在某些情况下,例如,提供时钟信号的芯片需要向多个时钟接收模块提供同步时钟信号,此时,由于CLK out输出能力的限制,不能驱动所有的时钟接收模块,因此,根据本实用新型通过ADC端口输出时钟信号的机制能够弥补时钟输出端口的数量限制或驱动能力不足的限制。

此外,通过ADC口输出时钟信号时,需要根据ADC端口的输出格式对原始的时钟信号进行采样,并经过模数转换的过程为转换为数字信号,从而匹配ADC端口所要求的输出格式。在此过程中,如果ADC端口的位数较高,经过采样和模数转换的过程,输出的时钟信号频率将高于通过时钟输出端口所输出的时钟信号精度。另外,由于时钟源所产生的时钟信号通常是非理想的方波,对于该时钟信号的采样也同时提高了时钟信号的输出幅度值,尤其是对于时钟信号的上升沿部分。因此,通过ADC口输出时钟信号的方式,也能够一定程度上提高时钟信号的驱动能力。

图2根据本实用新型的另一个实施例的提供时钟同步的示意框图。图2同时示出了采用时钟输出端口CLK out和通过ADC口向时钟接收模块提供同步时钟的示意图。

如图2所示,该装置包括时钟提供芯片210和四个时钟接收模块221-224。其中,时钟提供芯片210通过时钟输出端口CLK out向时钟接收模块221提供时钟信号。

图2所示的装置还包括电平转换模块220。所述电平转换模块220连接所述芯片210的ADC端口和所述时钟接收模块224的时钟输入端Syncout,以接收第二时钟信号,并向所述时钟接收模块224提供经过电平转换之后的所述第二时钟信号。

本领域的技术人员应当理解,所述电平转换模块220用于将低电平信号转换为高电平信号,或者将高电平信号转换为低电平信号以匹配不同供电电压的时钟接收模块。

在一个例子中,电平转换模块220将低电平的第二时钟信号经电平转换的过程转换为高电平的第二时钟信号。在这种情况下,第二时钟信号的输出幅度提供,因此,提高了向时钟接收模块所提供的时钟信号的驱动能力,这对于图2所示的同时向多个时钟接收模块提供同步时钟信号的情况尤其有利。

本领域的技术人员应当可以理解,所述电平转换模块220由分立的元件组成,或采用市场上可售的集成芯片。

可选地,所述芯片210被设置为接收来自于所述时钟接收模块222-224的时钟异常指示。例如,通过芯片210的输入输出端口I/O来接收时钟接收模块224的时钟异常指示。本领域技术应当理解,在图2所示的例子中,仅需检测222-224中的一个时钟接收模块,例如,224的时钟异常指示,即能够获知是否存在时钟信号异常现象。

图3是在无线通信设备中应用根据本实用新型的提供时钟同步的装置示意框图。图3示出的是手机与蓝牙音响进行通信的示例,其中,射频芯片(RF IC)用于接收手机的数据,数据缓冲模块(buffer)用于在向下一级传输数据之前,接收并缓存射频芯片所接收的数据,片上系统SOC1-4对数据进行解析和处理。

可选地,所述射频芯片还包括数据传输使能端,所述数据使能端被配置输出用于启动或停止数据传输的控制信号。在图3所示的例子中,通过射频芯片的通用输入输出端口GPIO1来输出用于启动或停止数据传输的控制信号,例如,GPIO1连接至数据缓冲模块的使能端EN#。

数据传输的具体过程如下:射频芯片接收来自于手机的数据,例如,语音数据,射频芯片将数据解调之后通过总线Bus发送至数据缓冲模块buffer,数据缓冲模块相当于多路器能够提高总线的驱动能力,语音数据通过数据缓冲模块buffer后从端口Port 1-4分别输出相同的语音数据至片上系统SOC1-4。

另外,射频芯片通过ADC口输出同步时钟信号,并经电平转换模块分别输出到SOC1-SOC4的时钟输入端Sync CLK,以确保SOC1-4能够根据同步时钟信号正常解析所接收到的语音数据。

在图3所示的实施例中,射频芯片RF IC的通用输入输出端口GPIO1连接到数据缓冲模块Buffer的使能端(EN#),射频芯片RF IC可以通过GPIO1的控制来实现数据传输的启动或停止,例如,射频芯片RF IC输出控制信号1时,启动数据的传输,当输出控制信号0时,停止数据的传输。

如图3所示,由于SOC1-SOC4是同时接收数据缓冲模块所输出的语音数据,因此,只需检测SOC1-SOC4中的一路是否有异常就能够判定其它是否会有异常。例如,当SOC 4的检测到接收的语音数据有异常时,通过SOC4的GPIO端口将该异常指示发送至射频芯片RF IC的GPIO2,此时射频芯片RF IC可以通过增大本地的缓存数量或重新启动数据缓冲模块的数据传输来解决语音数据传输异常的问题。在另一个例子中,当射频芯片检测到本地时钟源的时钟信号异常或接收到来自于所述时钟接收模块的时钟异常指示时可以通过重新获取时钟源产生的时钟信号来解决时钟异常的问题。

上述示例了无线设备中进行提供时钟同步的机制,本领域的技术人员应当理解根据本实用新型的提供时钟同步的装置可以应用于其他场景,例如,采用固定网络传输数据,需要提供同步时钟的场景。

虽然已经通过示例对本实用新型的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本实用新型的范围。本领域的技术人员应该理解,可在不脱离本实用新型的范围和精神的情况下,对以上实施例进行修改。本实用新型的范围由所附权利要求来限定。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1