一种基于AD9957的高速跳频信号调制源电路的制作方法

文档序号:12655684阅读:918来源:国知局
一种基于AD9957的高速跳频信号调制源电路的制作方法与工艺

本实用新型属于无线通信设备领域,尤其是涉及一种基于AD9957的高速跳频信号调制源电路。



背景技术:

现代信息化战争对通信装备的干扰/抗干扰能力提出了更高的要求,通信装备既要能在各种干扰威胁的电磁环境之中保障我方通信的通畅,又要能有效干扰敌方的通信。目前,一些军事强国已实现了时域、频域、空域、功率域、速度域、网络域等多位空间的通信干扰能力,其抗干扰装备已覆盖了所有战术、战役和战略无线通信,甚至有的通信平台也具备抗干扰能力。跳频是目前普遍采用的抗人为干扰的通信方式,跳频速度是衡量跳频性能的一项重要指标,跳频速度越快,越能避免敌方截获和跟踪,从而保证我方正常通信。

传统的跳频信号调制源多采用模拟超外差结构,通过改变频率合成器的频率进而实现频率的跳变,跳频速率直接由频率合成器频率锁定时间决定,目前频率合成器多采用模拟锁相环结构,采用该原理产生的射频信号杂散小、信号质量高,但锁相环锁定时间长,严重影响了频率切换速度,采用该结构实现的跳频调制源调速最多在几千跳,且对频率合成器设计要求非常高,成本高。



技术实现要素:

有鉴于此,本实用新型旨在提出一种基于AD9957的高速跳频信号调制源电路,以解决目前跳频速度慢、抗干扰能力低等缺点。

为达到上述目的,本实用新型的技术方案是这样实现的:

一种基于AD9957的高速跳频信号调制源电路,包括UART串口电路,所述UART串口电路连接FPGA芯片,所述FPGA芯片连接AD9957芯片,所述AD9957芯片输出端连接低通滤波器电路,所述低通滤波器的信号输出端连接射频放大器和数控衰减器电路,所述FPGA芯片还连接射频放大器和数控衰减电路。

进一步的,所述FPGA芯片还连接片外程序存储电路和JTAG程序下载调试电路。

进一步的,所述高速跳频信号调制源电路还包括恒温晶振电路,所述恒温晶振电路的信号输出端分别连接FPGA芯片和AD9957芯片。

相对于现有技术,本实用新型所述的基于AD9957的高速跳频信号调制源电路具有以下优势:

本实用新型所述的基于AD9957的高速跳频信号调制源电路具有频率切换速度快、宽跳频带宽、高频率分辨力、低杂散、捷变频等优点。

附图说明

构成本实用新型的一部分的附图用来提供对本实用新型的进一步理解,本实用新型的示意性实施例及其说明用于解释本实用新型,并不构成对本实用新型的不当限定。在附图中:

图1为本实用新型实施例所述的基于AD9957的高速跳频信号调制源电路结构示意图;

图2为本实用新型实施例所述的基于AD9957的高速跳频信号调制源电路FPGA芯片功能和AD9957芯片功能示意图。

具体实施方式

需要说明的是,在不冲突的情况下,本实用新型中的实施例及实施例中的特征可以相互组合。

在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,除非另有说明,“多个”的含义是两个或两个以上。

在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本实用新型中的具体含义。

下面将参考附图并结合实施例来详细说明本实用新型。

如图1,图2所示,一种基于AD9957的高速跳频信号调制源电路,包括UART串口电路,所述UART串口电路连接FPGA芯片,所述FPGA芯片连接AD9957芯片,所述AD9957芯片输出端连接低通滤波器电路,所述低通滤波器的信号输出端连接射频放大器和数控衰减器电路,所述FPGA芯片还连接射频放大器和数控衰减电路。低通滤波器、射频放大器和数控衰减器电路用于对射频信号的调理后,进行信号输出。

FPGA芯片还连接片外程序存储电路和JTAG程序下载调试电路。JTAG程序下载调试电路用于对FPGA进行程序调试和下载,片外程序存储电路用于保存FPGA烧写程序,外部串口电路用于提供信源数据。

高速跳频信号调制源电路还包括恒温晶振电路,所述恒温晶振电路的信号输出端分别连接FPGA芯片和AD9957芯片。恒温晶振电路用于向FPGA芯片和AD9957芯片提供精准时钟源。

UART业务接口连接串并口转换电路,所述串并口转换电路的输出端连接星座映射电路,所述星座映射电路的输出端连接成型滤波器,所述成型滤波器的输出端连接多级数字内插滤波器,AD9957芯片内部还包括数字正交调制器、数字NCO、数模转换器。多级数字内插滤波器包括4倍HB内插滤波器和8倍CIC内插滤波器,所述4倍HB内插滤波器的输出端连接8倍CIC内插滤波器。整个信号处理过程由FPGA芯片和AD9957芯片共同完成,FPGA芯片对AD9957参数配置模块。其中FPGA芯片实现UART串口数据处理、星座映射、成型滤波和AD9957芯片参数配置。AD9957芯片实现多级数字内插、数字正交上变频、数模转换等信号处理。通过FPGA实现数字调试,方便灵活,由于AD9957芯片采用DDS直接频率合成技术,频率切换时间快,加上AD9957芯片工作时钟可达1GHz,可输出DC-400MHz的载波频率,所以该硬件架构可实现宽频率范围的超高速跳频源,是当前跳频通信发展的方向。

以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1