成像设备、成像系统和移动体的制作方法

文档序号:17323828发布日期:2019-04-05 21:40阅读:116来源:国知局
成像设备、成像系统和移动体的制作方法

本发明涉及成像设备、成像系统和移动体。



背景技术:

日本专利申请公开no.2012-151847讨论了一种设备,该设备包括在第一芯片上提供的多个像素、模数(ad)转换单元和行选择块,以及在第二芯片上提供的用于控制该多个像素的电荷累积时间的驱动电路。具体地,根据日本专利申请公开no.2012-151847,在第一芯片12上设置多个像素18,并且在第二芯片14上提供激励信号的生成元件28。激励信号的生成电路28电连接到电连接38。电连接38被输入到在像素18中设置的传送晶体管56或重置晶体管46的栅极。激励信号的生成电路28由此可以控制通过光电转换生成的电荷的电荷累积时间。日本专利申请公开no.2012-151847还讨论了针对分别包括多个像素的各个像素组(像素块)提供激活信号的生成电路28。

日本专利申请公开no.2012-151847仅讨论了在第二芯片上为像素组提供对应的激活信号的生成电路。

本发明针对提供与日本专利申请公开no.2012-151847相比具有改进性能的成像设备。



技术实现要素:

根据本发明的一个方面,成像设备包括第一芯片和第二芯片,多个第一块按矩阵布置在第一芯片上,多个第二块按矩阵布置在第二芯片上,第一芯片和第二芯片被堆叠,其中所述多个第一块中的每个包括按矩阵布置的多个像素,其中所述多个第二块的每个包括被配置为选择属于所述多个第一块中的每个的多个像素的驱动定时的选择电路,并且其中所述多个第二块中的每个包括被配置为处理从像素输出的信号的信号处理单元。

根据本发明的另一方面,成像设备包括第一芯片和第二芯片,多个第一块按矩阵布置在第一芯片上,多个第二块按矩阵布置在第二芯片上,第一芯片和第二芯片被堆叠,其中所述多个第一块中的每个包括按矩阵布置的多个像素,其中所述多个第二块中的每个包括被配置为选择属于所述多个第一块中的每个的多个像素的驱动定时的选择电路,并且其中所述多个第二块中的每个包括被配置为输出用于控制第一块扫描电路和第二块扫描电路的信号的定时生成器。

通过参考附图阅读示例性实施例的以下描述,本发明的进一步特征将变得清楚。

附图说明

图1a、1b、1c和1d是关于第一示例性实施例的图。

图2a和2b是关于第一示例性实施例的图。

图3a和3b是关于第一示例性实施例的图。

图4是关于第一示例性实施例的图。

图5a和5b是关于第一示例性实施例的图。

图6a、6b、6c和6d是关于第一示例性实施例的图。

图7a、7b和7c是关于第一示例性实施例的图。

图8a和8b是关于第一示例性实施例的图。

图9是关于第二示例性实施例的图。

图10a、10b和10c是关于第二示例性实施例的图。

图11a和11b是关于第三示例性实施例的图。

图12是关于第四示例性实施例的图。

图13a和13b是关于第五示例性实施例的图。

具体实施方式

(基本配置)

图1a至1c是例示了根据第一示例性实施例的成像设备的图。第一芯片400包括多个像素块101(第一块),每个像素块101包括多个像素301。在图1a中,例如,每个像素块101包括按四行四列矩阵布置的多个像素301。例如,第一芯片400包括按三行四列矩阵布置的多个像素块101。

第二芯片410包括多个块201(第二块),每个块201均包括选择电路。第一芯片400和第二芯片410被堆叠以形成堆叠式成像设备。

像素块101和块201在功能上一一对应。每个第二块201均至少包括选择电路。换言之,对于预先确定的像素块101提供预先确定的块201,并且在预先确定的块201中包括的选择电路选择预先确定的像素块101的电荷累积的定时(驱动定时)。选择电路的细节将在下面描述。像素块101和块201不仅在功能上一一对应,而且在物理位置关系方面也一一对应。更具体地,在平面视图中,彼此对应的预先确定的像素块101和预先确定的块201被设置在重叠的位置。这缩短了像素块101与块201之间的电连接路径,以便于加速和串扰预防。

图1d例示了像素301的配置示例。像素301包括光电转换单元pd、传送晶体管m2和重置晶体管m1。传送晶体管m2将光电转换单元pd的电荷传送到浮动扩散部分fd(在下文,fd部分)。重置晶体管m1重置fd部分。fd部分连接到放大晶体管m3的栅极。电源电压vdd被供应到放大晶体管m3和重置晶体管m1。选择晶体管m4连接到放大晶体管m3的源极。选择晶体管m4连接到垂直输出线vout。驱动信号pres、ptx和psel分别输入到重置晶体管m1、传送晶体管m2和选择晶体管m4的栅极。

来自光电转换单元pd的像素信号经由垂直输出线vout从像素301中被读取。垂直输出线vout经由第一芯片400的多个布线层连接到第二芯片410的布线层。例如,第一芯片400和第二芯片410由暴露于第一芯片400的顶端布线层上的布线部分与暴露于第二芯片410的顶端布线层上的布线部分之间的物理接触而电连接。

(第二芯片的具体配置)

图2a例示了根据本示例性实施例的第二芯片410。定时生成器(tg)207为具有垂直扫描电路(第一扫描电路)的功能的垂直块扫描电路204(第一块扫描电路)提供定时信号。tg207也为水平块扫描电路202(第二块扫描电路)和水平扫描电路206(第二扫描电路)提供定时信号。

信号从垂直块扫描电路204经由垂直块控制信号线组205输入到多个块201。垂直块扫描电路204输出用于控制在行方向上布置的多个像素301的驱动定时的信号。信号也从水平块扫描电路202经由水平块控制信号线组203输入到多个块201。水平块扫描电路202输出用于控制在列方向上布置的多个像素301的驱动定时的信号。信号进一步从水平扫描电路206输入到多个块201。

图2b例示了块201的配置。块201包括选择电路401,选择电路401基于来自垂直块扫描电路204和水平块扫描电路202的信号选择是否将信号线ptx[x]的信号给到像素301。如果选择将信号线ptx[x]的信号给到像素301,则生成给到信号线ptx[y,z]的信号。给到信号线ptx[y,z]的信号被供应到图1d中所示的传送晶体管m2的栅极,由此控制像素块101的电荷累积定时。如果信号线ptx[y,z]的信号电平从低电平变成高电平,那么传送晶体管m2接通并且电荷从光电转换单元pd传送到fd部分。如果信号线ptx[y,z]的信号电平从高电平变成低电平,则传送晶体管m2关闭并且从光电转换单元pd到fd部分的电荷传送结束。每个像素块101的适当曝光量可以由选择电路401设置。例如,如果入射光的量从一个像素块101到另一个而变化,则可以将每单位时间光量大的像素块101的电荷累积时段设置得短。每单位时间光量小的像素块101的电荷累积时段可以设置得比光量大的像素块101长。这可以有利地扩展成像设备的动态范围。

块201包括电连接到图1d中所示的信号线vout的放大单元402。如果设在像素301中的放大晶体管m3本身不足以进行信号放大,则提供放大单元402。如果放大晶体管m3本身足以进行放大,则可以省略放大单元402。

块201还包括电连接到放大单元402的ad转换单元403。ad转换单元403将来自像素301的模拟信号转换成数字信号。例如,ad转换单元403包括比较器、斜坡生成器和计数器。来自斜坡生成器的斜坡信号(比较信号)输入到比较器的一个输入节点。信号线vout连接到比较器的另一个输入节点。比较器比较斜坡信号(比较信号)与信号线vout的信号。计数器测量直到比较器的输出改变或反转的时间,由此获得数字信号值。代替斜坡类型的ad转换单元,可以采用使用二进制权重电容器(binaryweightcapacitor)的顺序比较类型的ad转换单元。因为ad转换单元403具有将模拟信号转换成数字信号的功能,所以ad转换单元403可以被称作信号处理单元。

块201还包括存储来自ad转换单元403的数字信号的存储器404。存储在存储器404中的数字信号由水平扫描电路206控制并且输出到信号处理单元208。块201还包括放大存储在存储器404中的数字信号的感测电路(未例示)。

从存储器404输出的数字信号由信号处理单元208处理。信号处理单元208执行例如光学黑色区域的信号与有效像素区域的信号之间的差分计算以及像素信号的相加。基于处理结果,信号处理单元208向tg207输出控制信号。例如,如下面将描述的,信号处理单元208输出用于控制每个像素块101的电荷累积时间(曝光时间)的信号。

在本示例性实施例中,在与各个像素块101对应的不同块201中设置与不同像素块101对应的每个选择电路401。从给到传送晶体管m2的栅极的信号由选择电路401选择并且由此控制在像素块101中布置的多个像素的电荷累积时间的意义上讲,像素块101和选择电路401在功能上对应。因为如上所述像素块101和块201在物理位置关系方面也对应,所以在块201中设置的选择电路401与像素块101也在物理位置关系方面对应。例如,第一像素块101和选择电路401在平面视图中重叠。

与各个像素块101对应的块201均包括除了选择电路401之外的可以在第一芯片400或第二芯片410上设置的电路。除了选择电路401之外的电路的示例包括放大单元402、ad转换单元403和存储器404。在块201中布置除了选择电路401之外的电路可以减少第一芯片400的除了像素块101之外的空间,以节省空间。因此可以增加在第一芯片400上设置的像素块101的数量。

日本专利申请公开no.2012-151847讨论了在第一芯片上设置的“ad转换单元24”。与此相对,根据本示例性实施例,与在日本专利申请公开no.2012-151847中讨论的“ad转换单元24”对应的ad转换单元403被设置在第二芯片410的块201中。因此可以在第一芯片400上布置更多像素301。因为ad转换单元403被设置在各自的块201中,为了加速,ad转换可以通过并行处理执行。日本专利申请公开no.2012-151847讨论了同样在第一芯片上布置的“行选择块22”。与此相对,根据本示例性实施例,与在日本专利申请公开no.2012-151847中讨论的“行选择块22”对应的垂直块扫描电路204被设置在第二芯片410上。因此可以在第一芯片400上布置甚至更多像素。第二芯片410上多个功能块的设置可以使得第二芯片410上用于块201的空间变窄。在这种情况下,可以使用多个第二芯片410。

(因像素块而异的曝光时间以及选择电路)

图3a例示了按两行和两列布置的多个像素块101。每个像素块101包括两行和两列的像素。在没有阴影的块中例示的像素块101是执行短时间曝光的像素块。在阴影块中例示的像素块101是执行长时间曝光的像素块。

在成像区域中,第一像素块和在与第一块不同的位置布置的第二像素块可以在像素信号的电平(信号值)方面不同。例如,如果第一像素块中的像素的信号值落在噪声电平以下,则可能不能够在黑暗部分中获得足够的分级。如果在这种情况下,第一像素块和第二像素块的曝光时间统一设定为长,则第二像素块中的像素的高信号值可能达到饱和电平。结果,第二像素块可能不能够提供足够的分级。因此,如图3a中所例示的,在本示例性实施例中,提供了执行长时间曝光的多个块和执行短时间曝光的多个块,以实现宽的动态范围。

行选择脉冲信号ptx[x]从图2a的垂直块扫描电路204经由垂直块控制信号线组205被给到选择电路401。信号线ptx[x]的信号由选择电路401选择,并且像素选择脉冲信号(像素块选择脉冲信号)ptx[y,z]根据选择的定时被给到传送晶体管m2的栅极。像素选择脉冲信号ptx[y,z]可以被称作像素驱动信号(像素块驱动信号)。

如图3a中所例示的,信号线ptx[0]至ptx[3]对应于第一行至第四行中的像素。图3a例示了两行和两列,即,总共四个块,每个块包括两行和两列,即,四个像素。信号线ptx[0]和ptx[1]对应于两个像素块,并且信号线ptx[2]和ptx[3]对应于另外两个像素块。在图3a中,像素302_1和302_2打算用于短时间曝光。像素306打算用于长时间曝光。如果像素302_1、302_2和306的传送晶体管m2的操作是通过仅使用信号线ptx[0]控制的,则仅可以执行短时间曝光和长时间曝光中的任一个。然后,在本示例性实施例中,每个像素的曝光时间通过使用水平块控制信号线组203、垂直块控制信号线组205和选择电路401从行选择脉冲信号ptx[x]生成像素选择脉冲信号ptx[y,z]来控制。

图3b例示了用于传输控制信号的信号线组以及选择电路401的配置示例。信号线vsel传输垂直块控制信号。信号线hsel传输水平块控制信号。信号线vsel_s打算用于短时间曝光。信号线vsel_l打算用于长时间曝光。信号线hsel_s打算用于短时间曝光。信号线hsel_l打算用于长时间曝光。信号线vsel_rd打算用于读取。

如果给到信号线hsel_s和vsel_s的信号电平都为高或者如果给到信号线hsel_l和vsel_l的信号电平都为高,则每个选择电路401从行选择脉冲信号ptx[x]生成像素选择脉冲信号ptx[y,z]。所生成的像素选择脉冲信号ptx[y,z]输入到传送晶体管m2的栅极。关于其他组合,不从行选择脉冲信号ptx[x]生成像素选择脉冲信号ptx[y,z],并且没有信号输入到传送晶体管m2的栅极。

具体地,垂直块控制信号vsel_s和水平块控制信号hsel_s输入到and电路405。and电路405被配置为如果块控制信号vsel_s和hsel_s都具有高电平则输出信号。垂直块控制信号vsel_l和水平块控制信号hsel_l输入到and电路406。and电路406被配置为如果块控制信号vsel_l和hsel_l都是高电平则输出信号。垂直块控制信号vsel_rd以及and电路405和406的输出输入到or电路407。or电路407被配置为如果输入了任何信号则输出信号。行选择脉冲信号ptx[x]和or电路407的输出输入到and电路408和409。如果各自的行选择脉冲信号ptx[x]和or电路407的输出信号都输入,那么and电路408和409生成像素选择脉冲信号ptx[y,z]。

图3b中的信号线ptx[1,0]将信号输入传输到像素302_1和302_2的传送晶体管m2的栅极。类似地,信号线ptx[1,1]对应于像素303_1和303_2。信号线ptx[1,2]对应于像素304_1和304_2。信号线ptx[1,3]对应于像素305_1和305_2。

(时序图)

图4例示关于像素302_1至305_2的时序图。

(时段t1)

时段t1是第一行第一列的像素块101开始长时间曝光的电荷累积并且不开始短时间曝光的电荷累积的时段。在本示例性实施例中,包括像素302_1、302_2、303_1和303_2的像素块101不是长时间曝光的像素块,并且在时段t1中不开始电荷累积。换言之,选择电路401需要被配置为即使有信号输入到信号线ptx[0],也不在信号线ptx[1,0]或ptx[1,1]上生成信号。信号线vsel_l[0]公共地连接到在第一行中布置的多个像素。第一行包括执行长时间曝光的像素306。信号线vsel_l[0]的信号电平因此需要维持在高电平。如果这里水平块控制信号hsel_l[0]是高电平,则将从行选择脉冲信号ptx[0]生成像素选择脉冲信号ptx[1,0],因为信号线vsel_l[0]的信号电平为高。信号然后会输入到像素302_1和302_2的传送晶体管m2的栅极。由于这个原因,信号线hsel_l[0]的信号电平设定为低电平。在图4中,信号线hsel_s[0]和vsel_s[1]的信号电平设定为低电平。

凭借这种驱动,不从行选择脉冲信号ptx[0]生成像素选择脉冲信号ptx[1,0],并且不从行选择脉冲信号ptx[1]生成像素选择脉冲信号ptx[1,1]。因此没有信号输入到像素302_1、302_2、303_1和303_2的传送晶体管m2的栅极。

(时段t2)

时段t2是如下的时段:在该时段中,如果像素块101是长时间曝光的像素块则第二行第一列的像素块101开始电荷累积,并且如果像素块101是短时间曝光的像素块则不开始电荷累积。在本示例性实施例中,像素304_1、304_2、305_1和305_2属于长时间曝光的像素块101。因此电荷累积在时段t2中开始。垂直块控制信号vsel_l[1]和水平块控制信号hsel_l[0]然后设定为高电平。结果,从行选择脉冲信号ptx[2]生成像素选择脉冲信号ptx[1,2]。像素选择脉冲信号ptx[1,2]给到像素304_1和304_2的传送晶体管m2的栅极。类似地,从行选择脉冲信号ptx[3]生成像素选择脉冲信号ptx[1,3]。像素选择脉冲信号ptx[1,3]给到像素305_1和305_2的传送晶体管m2的栅极。因此对于第二行的像素块101的像素开始长时间累积。

(时段t3)

时段t3是第一行第一列的像素块101开始短时间曝光的电荷累积的时段。具体地,像素302_1、302_2、303_1和303_2上短时间曝光的电荷累积在时段t3中开始。在这种情况下,垂直块控制信号vsel_s[0]和水平块控制信号hsel_s[0]的信号电平都设定为高电平。结果,从行选择脉冲信号ptx[0]生成像素选择脉冲信号ptx[1,0]。像素选择脉冲信号ptx[1,0]给到像素302_1和302_2的传送晶体管m2的栅极。类似地,从行选择脉冲信号ptx[1]生成像素选择脉冲信号ptx[1,1]。像素选择脉冲信号ptx[1,1]给到像素303_1和303_2的传送晶体管m2的栅极。由此开始短时间累积。

(时段t4)

时段t4是属于第一行第一列的像素块101的像素302_1、302_2、303_1和303_2结束短时间曝光的电荷累积的时段。像素选择脉冲信号ptx[y,z]需要给到这种像素的传送晶体管m2的栅极。为此,信号线vsel_rd[0]的信号电平设定为高电平。信号线vsel_rd[x]打算用于读取。如果这个信号线的信号电平设定为高电平,则从行选择脉冲信号ptx[x]生成像素选择脉冲信号ptx[y,z],而不管垂直块控制信号vsel和水平块控制信号hsel处于什么电平。像素选择脉冲信号ptx[y,z]由此给到像素的传送晶体管m2的栅极。

另一方面,属于第二行第一列的像素块101的像素304_1、304_2、305_1和305_2在时段t4中继续长时间曝光。为此,在时段t4中没有像素选择脉冲信号ptx[y,z]给到像素304_1、304_2、305_1和305_2的传送晶体管m2的栅极。这里,垂直块控制信号vsel_l[1]的信号电平维持在低电平,使得没有像素选择脉冲信号ptx[y,z]从行选择脉冲信号ptx[2]或ptx[3]生成。由此防止把要给到传送晶体管m2的栅极的像素驱动信号给到像素304_1、304_2、305_1和305_2。

(时段t5)

时段t5是属于第二行第一列的像素块101的像素304_1、304_2、305_1和305_2结束长时间曝光的电荷累积的时段。像素选择脉冲信号ptx[y,z]需要给到这种像素的传送晶体管m2的栅极。对于此脉冲,信号线vsel_rd[1]的信号电平设定为高电平。由此从行选择脉冲信号ptx[2]和ptx[3]生成像素选择脉冲信号ptx[y,z]。像素选择脉冲信号ptx[y,z]给到像素304_1、304_2、305_1和305_2的传送晶体管m2的栅极。

虽然上面没有详细描述,但是图4中例示的信号线psel传输用于接通选择晶体管m4的信号。信号线pres传输用于接通重置晶体管m1的信号。信号线psel和信号线pres被包括在垂直块控制信号线组205中。

如上所述,通过配置选择电路401、垂直块扫描电路204、垂直块控制信号线组205、水平块扫描电路202和水平块控制信号线组203,可以独立地选择并且控制每个像素块101的曝光时间。

上面描述的通过使用水平块控制信号线组203和垂直块控制信号线组205对像素驱动信号的选择仅仅是示例。根据本示例性实施例的选择电路401可以是被配置使得可以独立地选择与多个像素块101有关的像素驱动信号的输入定时的任何电路。例如,在前述示例中,选择电路401基于在第一方向上给出的信号和在不同于第一方向的第二方向上给出的信号,选择是否从行传送脉冲信号(行选择脉冲信号)生成像素传送脉冲信号(像素选择脉冲信号)。如本文采用的,在第一方向上给出的信号被称作来自垂直块扫描电路204的信号。在第二方向上给出的信号被称作来自水平块扫描电路202的信号。然而,可以使用除了这种选择电路401之外的电路来控制关于每个像素块101的曝光时间。

例如,通过使用日本专利申请公开no.2012-151847中讨论的电路,可以逐块地控制曝光时间。

在前述示例中,通过控制输入到传送晶体管m2的栅极的信号来控制曝光时间。然而,由选择电路401控制的信号不限于此。例如,可以在光电转换单元pd与电源电压vdd之间提供溢出晶体管,并且可以通过控制输入到溢出晶体管的栅极的信号来控制曝光时间。在这种情况下,由选择信号401控制的信号被称作输入到溢出晶体管的栅极的信号。

在前述示例中,在相同行中布置的第一像素块和第二像素块被描述为具有不同的电荷累积时间。然而,第一像素块和第二像素块可以具有相同的电荷累积时间,并且可以驱动为具有不同的曝光开始时间和曝光结束时间。换言之,如果与多个像素块101有关的像素驱动信号的输入定时是能独立选择的,则可以执行这种驱动。

在前述示例中,垂直块扫描电路204被描述为具有垂直扫描电路的功能。然而,可以分开提供垂直块扫描电路204和垂直扫描电路。

(通过预备曝光逐个像素块地确定曝光时间)

图5a例示了包括第一类型的像素110和第二类型的像素120的像素块101。第一类型的像素110是在像素块101中布置的像素中的一些,并且用于稀疏读取(稀疏像素)。第二类型的像素120是不用于稀疏读取但是用于图像形成的像素(非稀疏像素)。

初始地,在第一类型的像素110上执行稀疏读取,并且确定每个像素块101的曝光条件。具体地,经由垂直输出线vout读取在多个像素块101中布置的第一类型的像素110的信号。像素110的模拟信号经由多个布线层输入到图5b中例示的第二芯片410的放大单元402。经第二芯片410的放大单元402放大的模拟信号由ad转换单元403转换成数字信号。通过使用tg207和水平扫描电路206顺序地读取存储在存储器404中的来自第一类型的像素110的信号并且将其输出到信号处理单元208。

信号处理单元208确定每个像素块101的曝光条件。例如,信号处理单元208比较像素信号的值与阈值。如果像素信号的值大于阈值,则信号处理单元208确定在第一类型的像素110所属的像素块101上执行短时间曝光。如果像素信号的值小于或等于阈值,则信号处理单元208确定在第一类型的像素110所属的像素块101上执行长时间曝光。信号处理单元208可以基于像素信号的值与曝光时间模式相关联的表格来确定执行短时间曝光还是长时间曝光。

基于信号处理单元208的处理结果来控制tg207、垂直块扫描电路204、水平块扫描电路202和选择电路401。例如,如图3a中所例示的,由此可以针对各个像素块101设定不同的曝光时间。

如上所述,可以在布置在像素块101中的预先确定的像素上的稀疏读取之后控制每个像素块101的曝光时间。在本示例性实施例中,与在确定每个像素块101的曝光时间之前从所有像素301读取信号的情况相比较,由于曝光时间是基于稀疏读取所读取的像素控制的,因此可以在较短的时间内确定最佳曝光条件。

可以从帧之间的差异中提取每个像素块101中关于物体的移动信息。例如,根据物体的移动,在前一帧中执行短时间曝光的像素块101可以经受长时间曝光,或者相反地,在前一帧中执行长时间曝光的像素块101可以经受短时间曝光。移动信息的提取可以由信号处理单元208执行。

(修改1)

图6a是与图1a对应的图。差别在于每个像素块101包括三行三列像素301,并且多个像素块101按三行四列布置。图6b是与图1b对应的图。

图6c是图6a中由虚线包围的第一列中的像素块101的放大视图。图6c例示了第一行至第三行的像素块101a至101c。在构成像素块101a至101c的多个像素301中,在第一列至第三列中布置的多个像素301分别连接到第一垂直输出线vout[1]至第三垂直输出线vout[3]。

图6d是图6b中由虚线包围的第一列中的块201的放大视图。图6d例示了第一行至第三行的块201a至201c。选择电路401a至401c被设置为与块201a至201c对应。为各个像素列设置ad转换单元403。第一至第三垂直输出线vout[1]至vout[3]连接到第一至第三ad转换单元403[1]至403[3]。例如,来自第一垂直输出线vout[1]的模拟信号由第一ad转换单元403[1]转换成数字信号。以这种方式,多个块201可以共享具有一个功能的电路。这种配置可以增加由各个ad转换单元403占据的面积,并且可以增加布局的自由度。

(修改2)

如图6c中所例示的,如果多个像素301在列方向上以相等的间距布置在第一芯片400上,则多个垂直输出线vout也以相等的间距布置。然而,在图6d中例示的布局的情况下,如果来自多个垂直输出线vout的布线延伸到第二芯片410,则垂直输出线vout与ad转换单元403之间的距离因列而异。例如,由于布线电容的差异,从第三垂直输出线vout[3]到第三ad转换单元403[3]的布线路径长度大于从第一垂直输出线vout[1]到第一ad转换单元403[1]的布线路径长度。这可能增加布线由的复杂度并且使得布线布局复杂。

图7a例示了用于解决这种问题的配置示例。在图7a中,选择电路401a至401c被设置为与块201a至201c对应。与图6d的差别在于选择电路401a至401c不是在块201a至201c的侧面部分而是在下面部分中设置的。第一至第三ad转换单元403[1]至403[3]被设置为与像素块101a至101c中的每个对应。利用这种配置,第一至第三ad转换单元403[1]至403[3]在列方向上的间距与第一至第三垂直输出线vout[1]至vout[3]在列方向上的间距基本上相同。由于在各个列中垂直输出线vout与ad转换单元403之间的距离变得基本上相同,所以可以减少布线电容的变化。

(修改3)

图7b例示了图7a的配置的进一步修改。图7b与图7a的相同之处在于第一至第三ad转换单元403[1]至403[3]在列方向上的间距与第一至第三垂直输出线vout[1]至vout[3]在列方向上的间距基本上相同。然而,在图7b中,多个块201共享ad转换单元403[1]至403[3]。具体地,块201a和201b共享第一至第三ad转换单元403[1]至403[3]。根据图7b的配置,与图7a的配置相比,可以增加各个ad转换单元403占据的面积并且可以采用大电路规模的ad转换单元。

(修改4)

在图7c中,选择电路401a至401c被设置为与块201a至201c对应。第一至第三垂直输出线vout[1]至vout[3]连接到第一至第三ad转换单元403[1]至403[3]。第一至第三ad转换单元403[1]至403[3]被设置为与块201a至201c对应。根据图7c的配置,与图7a的配置相比,可以增加各个ad转换单元403占据的面积并且可以采用大电路规模的ad转换单元。虽然图7b的配置局限于长且窄布局的ad转换单元403[1]至403[3],但是图7c的配置没有这种限制并且可以确保布局的自由度。

(修改5)

图8a是其上布置有四个像素块101a至101d的第一芯片的图,每个像素块包括三行三列的多个像素。第一至第六垂直输出线vout[1]至vout[6]被设置为与像素的第一列至第六列对应。如图8b中所例示的,第二芯片包括被设置为与像素块101a至101d对应的块201a至201d。与像素块101a至101d对应的选择电路401a至401d设置在块201a至201d中。第一至第六垂直输出线vout[1]至vout[6]连接到第一至第六ad转换单元403[1]至403[6]。第一至第三ad转换单元403[1]至403[3]由块201a和201c共享。第四至第六ad转换单元403[4]至403[6]由块201b和201d共享。这可以增加各个ad转换单元403占据的面积,并且可以采用大电路规模的ad转换单元。在第一芯片上设置的第一至第三垂直输出线vout[1]至vout[3]和在第二芯片上设置的第一至第三ad转换单元403[1]至403[3]可以在块201a上方布线并且连接。类似地,在第一芯片上设置的第四至第六垂直输出线vout[4]至vout[6]和在第二芯片上设置的第四至第六ad转换单元403[4]至403[6]可以在块201d上方布线并且连接。如本文采用的,在块201a或者201d上方布线并且连接意思是,例如,在平面视图中第一芯片与第二芯片之间的接合部与块201a或者201d重叠。通过采用这种配置,可以缩短从垂直输出线vout[1]至vout[6]延伸到ad转换单元403[1]至403[6]的布线,并且可以减少各条电线的布线电容的变化。从垂直输出线vout[1]至vout[6]到ad转换单元403[1]至403[6]的布线的简化路由可以确保关于其他布线的布线布局的自由度。

第二示例性实施例与第一示例性实施例的不同之处在于,第一芯片400包括放大单元和ad转换单元,并且在第二芯片410上设置的块包括tg和信号处理单元。

图9例示了根据本示例性实施例的第一芯片400。多个像素块101按矩阵布置。第一芯片400包括列电路,列电路对于每一列多个像素块101包括放大单元502和ad转换单元503。放大单元502被设置用于补充的目的,并且在一些配置中可以省略。

图9例示了所有ad转换单元503被设置在第一芯片400上的配置。然而,构成ad转换单元503的元件的第一部分可以被设置在第一芯片400上并且第二部分被设置在第二芯片410上。例如,ad转换单元503的比较器可以被设置在第一芯片400上并且计数器被设置在第二芯片410上。在第二芯片410上设置计数器确保了第一芯片400上的空间,这对于布置更多像素是有利的。

图10a例示了根据本示例性实施例的第二芯片410。来自水平块扫描电路602的信号经由水平块控制信号线组603输入到多个第二块601。来自垂直块扫描电路604的信号经由垂直块控制信号线组605输入到多个第二块601。

图10b例示了每个第二块601的配置。除了选择电路401之外,第二块601包括tg207和信号处理单元208。

返回到图9,来自ad转换单元503的数字信号存储在图10a中例示的存储器606中。来自存储器606的信号输出到图10b的信号处理单元208。例如,信号处理单元208执行光学黑色区域的信号与有效像素区域的信号之间的差分计算,以及像素信号的相加。基于处理结果,信号处理单元208向tg207输出控制信号。例如,信号处理单元208输出用于控制各个像素块101的电荷累积时间(曝光时间)的信号。tg207通过将信号输出到水平块扫描电路602和垂直块扫描电路604并且经由选择电路401控制驱动信号ptx来控制各个像素块101的曝光时间。例如,可以控制第一像素块具有第一曝光时间,并且可以控制第二像素块具有曝光时间长于第一曝光时间的第二曝光时间。

图10c例示了第二块601的配置的修改。在图10c中,选择电路401a至401c被设置为与块601a至601c对应。同时,tg207由块601a和601b共享。信号处理单元208由块601b和601c共享。

在本示例性实施例中,与像素块101对应的选择电路401被设置在与各个像素块101对应的块201中。与像素块101对应的块201还包括除了选择电路401之外的可以在第一芯片400或者第二芯片410上设置的电路。除了选择电路401之外的电路的示例包括tg207和信号处理单元208。通过在块201中布置除了选择电路401之外的电路,可以有利地减少除了像素块101之外的第一芯片400的空间以及除了块201之外的第二芯片401的空间,以节省空间。

第三示例性实施例与第二示例性实施例的不同之处在于,在第二示例性实施例中在第一芯片400上设置的放大单元和ad转换单元被布置在第二芯片410上的第二块901中。

图11a例示了根据本示例性实施例的第二芯片410。来自水平块扫描电路902的信号经由水平块控制信号线组903输入到多个第二块901。来自垂直块扫描电路904的信号经由垂直块控制信号线组905输入到多个第二块901。

图11b例示了每个第二块901的配置。除了选择电路401之外,第二块901还包括tg207、信号处理单元208、放大单元402、ad转换单元403和存储器404。

来自像素的模拟信号经由放大单元402被ad转换单元403转换成数字信号,并且存储在存储器404中。存储在存储器404中的数字信号输出到信号处理单元208。例如,信号处理单元208执行光学黑色区域的信号与有效像素区域的信号之间的差分计算,以及像素信号的相加。基于处理结果,信号处理单元208输出控制信号到tg207。例如,信号处理单元208输出用于控制每个像素块的电荷累积时间(曝光时间)的信号。tg207通过将信号输出到水平块扫描电路902和垂直块扫描电路904并且经由选择电路401控制像素驱动信号ptx[y,z]来控制像素块的曝光时间。例如,可以控制第一像素块具有第一曝光时间,并且可以控制第二像素块具有曝光时间长于第一曝光时间的第二曝光时间。

在本示例性实施例中,与像素块101对应的选择电路401被设置在与各像素块101对应的第二块901中。与各像素块101对应的第二块901包括除了选择电路401之外的可以在第一芯片400或第二芯片410上设置的电路。除了选择电路401之外的电路的示例包括放大单元402、ad转换单元403、存储器404、tg207和信号处理单元208。通过在第二块901中布置除了选择电路401之外的电路,可以有利地减少除了像素块101之外的第一芯片400的空间以及除了第二块901之外的第二芯片401的空间,以节省空间。

图12是例示了根据第四示例性实施例的成像系统500的配置的框图。根据本示例性实施例的成像系统500包括应用任何一种前述成像设备的配置的成像设备2000。成像系统500的具体示例包括数字静物相机、数字摄像机和监控相机。成像系统500包括成像设备2000、透镜5020、光圈504和用于保护透镜5020的屏障506。成像系统500包括处理从成像设备2000输出的输出信号的信号处理单元5080(也称作图像信号生成单元)。信号处理单元5080执行用于对输入信号执行各种校正和压缩并且根据需求输出结果的信号处理操作。信号处理单元5080可以具有用于对从成像设备2000输出的输出信号执行ad转换处理的功能。成像系统500还包括用于临时存储图像数据的缓冲存储器单元510,以及用于与外部计算机通信的外部接口(i/f)单元512。成像系统500还包括用于记录或者读取成像数据的记录介质514,诸如半导体存储器,以及用于在记录介质514上执行记录或者读取的记录介质控制i/f单元516。

成像系统500还包括总体控制和计算单元518以及定时生成单元520。总体控制和计算单元518执行各种计算并且控制整个成像系统500,诸如数字静物照相机。定时生成单元520将各种定时信号输出到成像设备2000和信号处理单元5080。成像设备2000将图像信号输出到信号处理单元5080。信号处理单元5080将预先确定的信号处理应用于从成像设备2000输出的图像信号,并且输出图像数据。信号处理单元5080通过使用图像信号生成图像。

通过使用作为前述示例性实施例的成像设备中的任何一种的成像设备2000构造成像系统,可以实现能够获得更高质量的图像的成像系统。

将参考图13a和13b描述根据第五示例性实施例的成像系统和移动体。本示例性实施例涉及与车内摄像头有关的成像系统的示例。图13a和13b例示了车辆系统和在其上安装的成像系统的示例。成像系统701包括成像设备702、图像预处理单元715、集成电路703和光学系统714。光学系统714在成像设备702上形成被摄体的光学图像。成像设备702将由光学系统714形成的被摄体的光学图像转换成电信号。成像设备702是根据前述示例性实施例中的任何一种的成像设备。图像预处理单元715对从成像设备702输出的信号执行预先确定的信号处理。成像系统701包括至少两组光学系统714、成像设备702和图像预处理单元715。来自各组的图像预处理单元715的输出输入到集成电路703。

集成电路703是用于成像系统应用的集成电路。集成电路703包括包含存储器705的图像处理单元704、光学距离测量单元706、视差计算单元707、物体识别单元708和异常检测单元709。图像处理单元704对图像预处理单元715的输出信号执行图像处理,诸如显影处理和缺陷校正。存储器705临时存储所捕获的图像并且存储成像像素的缺陷位置。光学距离测量单元706执行被摄体上的聚焦并且执行距离测量。视差计算单元707从由多个成像设备702获得的多条图像数据计算视差(视差图像之间的相位差)。物体识别单元708执行诸如车辆、道路、标志和人之类的被摄体的识别。异常检测单元709检测成像设备702的异常,并且向主控制单元713通知异常。

集成电路703可以通过专门设计的硬件、通过软件模块或者通过这些的组合实现。集成电路703可以通过现场可编程门阵列(fpga)、专用集成电路(asic)或者这些的组合实现。

主控制单元713掌管并且控制成像系统701、车辆传感器710和控制单元720的操作。作为替代,在没有提供主控制单元713的情况下,成像系统701、车辆传感器710和控制单元720可以分别包括通信接口,并且经由各自的通信网络(例如,控制器局域网络(can)标准)发送和接收控制信号。

集成电路703具有通过从主控制单元713接收控制信号或根据它自己的控制单元来向成像设备702发送控制信号和设定值的功能。例如,集成电路703发送用于通过信号驱动成像设备702中的电压开关的设定和用于逐帧地切换电压开关的设定。

成像系统701与车辆传感器710连接,并且可以检测自身车辆的行驶状况(诸如车辆速度、角速率、转向角)、自身车辆的周围环境、以及其他车辆和障碍的状态。车辆传感器710还充当从视差图像获得关于到物体的距离的距离信息的距离信息获取单元。成像系统701还与驾驶辅助控制单元711连接,驾驶辅助控制单元711执行各种驾驶辅助操作,诸如自动转向、自动巡航和防撞功能。特别地,对于碰撞确定功能,驾驶辅助控制单元711基于成像系统701和车辆传感器710的检测结果进行碰撞估计并且确定是否存在与另一车辆或障碍的碰撞。如果估计碰撞将发生,驾驶辅助控制单元711由此执行避免控制,或者在碰撞的情况下激活安全系统。

成像系统701还与警报设备712连接,警报设备712基于碰撞确定单元的确定结果向驾驶员发出警报。例如,如果碰撞确定单元的确定结果表现了高的碰撞概率,主控制单元713通过应用刹车、松油门和/或抑制发动机输出来执行用于避免碰撞或减少损坏的车辆控制。警报设备712通过发出警报声音、在汽车导航系统或者仪器面板的显示单元屏幕上显示警报信息和/或向座椅安全带或者方向盘施加振动来警告用户。

在本示例性实施例中,成像系统701捕获车辆周围(例如车辆前方或者后方)的图像。图13b例示了在成像系统701捕获车辆前方的图像的情况下成像系统701的布局示例。

本示例性实施例已经描述了避免与其他车辆碰撞的控制。然而,本示例性实施例也适用于执行跟随另一个车辆的自动驾驶的控制以及执行不偏离车道的自动驾驶的控制。成像系统701不局限于像自身车辆这样的车辆,并且可以应用于移动体(移动装置),诸如船舶、航空器和工业机器人。成像系统701不局限于移动体,并且可以广泛地应用于使用物体识别的装置。示例包括智能运输系统(its)。

(其他示例性实施例)

虽然上面已经描述了示例性实施例,当时本发明不局限于示例性实施例,并且可以进行各种修改和改变。示例性实施例相互可适用,并且可以单独地实现,或者在必要时或在单个实施例中来自个体实施例的元素或者特征的组合有益的情况下作为多个实施例或其特征的组合实现。

与日本专利申请公开no.2012-151847相比,根据本发明的示例性实施例的成像设备针对提供性能得到改善的成像设备。

虽然已经参考示例性实施例描述了本发明,但是应当理解,本发明不局限于所公开的示例性实施例。所附权利要求书的范围应被赋予最宽泛的解释,以便涵盖所有这种修改以及等同的结构和功能。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1