处理过程数据的制作方法

文档序号:19667818发布日期:2020-01-10 21:57阅读:来源:国知局

技术特征:

1.用于处理数据的数据总线用户设备(7a),其中,所述数据总线用户设备(7a)能与本地总线(6)连接、尤其与环型总线连接,所述数据总线用户设备(7a)具有:

能与本地总线(6)连接的输入接口(8),其用于接收第一本地总线数据(p1、p2、p3);

能与本地总线(6)连接的输出接口(9),其用于发送第二本地总线数据(p1'、p2'、p3');

处理组件(21a),其用于时钟控制地处理第一本地总线数据(p1、p2、p3)和/或存储在存储器中的数据并且用于输出至少一个控制信号(26);

逻辑单元(21b),其适用于基于控制信号(26)变更一定量的接收的第一本地总线数据(p1、p2、p3)以用于产生要发送的第二本地总线数据(p1'、p2'、p3');

其中,所述逻辑单元(21b)进一步适用于时钟控制地延迟第二本地总线数据(p1'、p2'、p3')通过输出接口(9)的发送。

2.根据权利要求1所述的数据总线用户设备(7a),其中,所述逻辑单元(21b)设置在输入接口(8)与输出接口(9)之间。

3.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述处理组件(21a)的工作时钟基于本地总线(6)的总线时钟的时钟频率,尤其等于本地总线(6)的总线时钟的时钟频率。

4.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述逻辑单元(21b)具有至少一个延迟元件(22a、22b),所述延迟元件具有用于在时间上时钟控制地延迟第二本地总线数据(p1'、p2'、p3')的发送的时钟输入。

5.根据上述权利要求之一所述的数据总线用户设备(7a),其中,输入接口(8)适用于串并转换和/或适用于解译第一本地总线数据(p1、p2、p3)。

6.根据权利要求5所述的数据总线用户设备(7a),其中,所述输入接口(8)适用于以具有固定的位数、尤其8位的符号的形式并行地输出第一本地总线数据(p1、p2、p3)。

7.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述输出接口(9)适用于并串转换和/或适用于编译第二本地总线数据(p1'、p2'、p3')。

8.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述逻辑单元(21b)适用于

在第一本地总线数据(p1、p2、p3)设置一定位数,

从第一本地总线数据(p1、p2、p3)清除一定位数,

将第一本地总线数据(p1、p2、p3)中的一定位数增值,

暂存第一本地总线数据(p1、p2、p3)中的溢出位,或者

上述的组合,以用于产生第二本地总线数据(p1'、p2'、p3')。

9.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述逻辑单元(21b)适用于,将有效性信号(23')输出给输出接口(9),其中,所述有效性信号(23')通过逻辑单元(21b)时钟控制地延迟,并且其中,输出接口(9)适用于,仅在获得有效性信号(23')之后才发送第二本地总线数据(p1'、p2'、p3')。

10.根据权利要求9所述的数据总线用户设备(7a),其中,所述处理组件(21a)适用于,在通过逻辑单元(21b)输出有效性信号(23')之前处理第一本地总线数据(p1、p2、p3)。

11.根据权利要求10所述的数据总线用户设备(7a),

其中,所述处理组件(21a)进一步适用于,

在通过逻辑单元(21b)产生的延迟内

处理第一本地总线数据(p1、p2、p3)并且将控制信号(26)输出给逻辑单元(21b)以用于产生第二本地总线数据(p1'、p2'、p3')。

12.根据上述权利要求之一所述的数据总线用户设备(7a),其进一步具有:

在输入接口(8)和输出接口(9)之间的、尤其可控的旁路连接(28),其用于继续传送本地总线数据。

13.根据上述权利要求之一所述的数据总线用户设备(7a),其中,所述逻辑单元(21b)具有非时钟控制的逻辑元件,所述逻辑元件通过控制信号(26)控制以用于变更第一本地总线数据(p1、p2、p3)。

14.用于处理在数据总线用户设备(7a)中的数据的方法,所述数据总线用户设备能与本地总线(6)连接、尤其与环型总线连接,所述方法包括:

在能与本地总线(6)连接的输入接口(8)上接收第一本地总线数据(p1、p2、p3);

通过处理组件(21a)时钟控制地处理第一本地总线数据(p1、p2、p3)和/或存储在存储器中的数据;

通过处理组件(21a)输出控制信号(26);

通过逻辑单元(21b)基于控制信号(26)变更一定量的接收的第一本地总线数据(p1、p2、p3),以用于产生要发送的第二本地总线数据(p1'、p2'、p3');

由逻辑单元(21b)决定地通过能与本地总线(6)连接的输出接口(9)时钟控制地延迟第二本地总线数据(p1'、p2'、p3')的发送;以及

在延迟之后通过输出接口(9)发送第二本地总线数据(p1'、p2'、p3')。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1