基于数字信号处理技术设计的生物特征提取处理系统的制作方法_2

文档序号:9353057阅读:来源:国知局
基础上进一步优化,为更好的实现本发明,进一步的,所述数字信号处理器采用TMS320F2812数字信号处理芯片。
[0026]德州仪器所生产的TMS320F2812数字信号处理器是针对数字控制所设计的DSP,整合了 DSP及微控制器的最佳特性,主要使用在嵌入式控制应用,如数字电机控制(digital motor control, DMC)、资料撤取及 I/O 控制(data acquisit1n and control,DAQ)等领域。针对应用最佳化,并有效缩短产品开发周期,F28x核心支持全新CCS环境的C compiler,提供C语言中直接嵌入汇编语言的程序开发介面,可在C语言的环境中搭配汇编语言来撰写程序。值得一提的是,F28x DSP核心支持特殊的IQ-math函式库,系统开发人员可以使用便宜的定点数DSP来发展所需的浮点运算算法。F28x系列DSP预计发展至400MHz,目前已发展至150MHz的Flash型式。
[0027]高性能静态CMOS制成技术:150MHz (6.67ns周期时间),省电设计(1.8VCore,
3.3VI/0),3.3V快取可程序电压;
JTAG扫描支持;
高效能 32BitCPU: 16x16 和 32x32MAC Operat1ns, 16xl6Dual MAC,哈佛总线结构,快速中断响应,4M线性程序寻址空间(LinearProgramAddressReach),4M线性数据寻址空间(LinearDataAddressReach),TMS320F24X/LF240X 程序核心兼容;
芯片上(On-Chip)的内存:128Kxl6 Flash(4 个 8Κχ16,6 个 16Kxl6),1Kx160TPR0M(单次可程序只读存储器),LO和LI:2组4Kxl6 SARAM,HO:1组8Kxl6SARAM,MO和Ml:2组1Kx16 SARAM,共 128Kxl6 Flash,18Kxl6 SARAM ;
外部内存接口:支持IM的外部内存,可程序的Wait States,可程序的Read/WriteStrobeTi最小g,三个独立的芯片选择(Chip Selects);
频率与系统控制:支持动态的相位锁定模块(PLL)比率变更,On-Chip振荡器,看门狗定时器模块;
三个外部中断;
外围中断扩展方块(PIE),支持45个外围中断;
128位保护密码:保护Flash/ROM/OTP及L0/L1SARAM,防止韧体逆向工程;
三个 32 位 CPU Timer ;
电动机控制外围:两个事件管理模块(EVA,EVB),与240xADSP相容;
同步串行外围接口 SPI模块,两个异步串行通讯接口 SCI模块,标准UART,eCAN(Enhanced Controller Area Network), McBSP With SPI Mode ;
16个信道12位模拟-数字转换模块(ADC):2x8通道的输入多任务,两个独立的取样-保持(Sample-and-Hold)电路,可单一或同步转换,快速的转换率:80ns/12.5MSPS。
[0028]实施例7:
本实施例是在上述任一实施例的基础上进一步优化,为更好的实现本发明,进一步的,所述A/D转换电路采用AD976/AD976A模数转换芯片。
[0029]AD976/AD976A,16位逐次逼近式ADC — AD976/AD976A与8位和12位的AD转换器相比,16位ADC在精度要求较高的场合更能符合设计要求。AD976/AD976A是美国模拟器件(Analog Device)公司推出的一款16位高精度、高速、低功耗ADC。采用逐次逼近式工作原理,单一+5V供电,单通道输入,输入电压范围+/-10V,采样速率为100KSPS,AD976A为200KSPS。
[0030]此芯片满幅为±4 VREF(VREF=2.5V)时,土 10V范围输入,传输特性如下:
输入量:输出量:
+FSR -1LSB7FFF
Midscale + ILSB0001
Midscale0000
Midscale -1LSB0001
-FSR + ILSB8001
-FSR8000 。
[0031]以上所述,仅是本发明的较佳实施例,并非对本发明做任何形式上的限制,凡是依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本发明的保护范围之内。
【主权项】
1.基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:包括数字信号处理器、数据存储器、摄像机、A/D转换电路、电源电路及图像显示电路,所述摄像机连接A/D转换电路,所述A/D转换电路连接数字信号处理器,所述数据存储器连接数字信号处理器,所述数字信号处理器连接电源电路,所述图像显示电路连接数字信号处理器;所述数据存储器内设置有Flash存储器及随机存储器,所述数字信号处理器分别连接Flash存储器及数据存储器;所述摄像机采用CDD摄像机。2.根据权利要求1所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述数据存储器内还设置有SD卡,所述SD卡连接数字信号处理器。3.根据权利要求1所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述图像显示电路内设置有逻辑处理电路及液晶显示电路,所述数字信号处理器连接逻辑处理电路,所述逻辑处理电路连接液晶显示电路。4.根据权利要求3所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述逻辑处理电路米用CPLD电路,所述液晶显不电路米用LED液晶显不屏。5.根据权利要求1-4任一项所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述数据存储器采用动态随机存储器或/和静态随机存储器。6.根据权利要求1-4任一项所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述数字信号处理器采用TMS320F2812数字信号处理芯片。7.根据权利要求1-4任一项所述的基于数字信号处理技术设计的生物特征提取处理系统,其特征在于:所述A/D转换电路采用AD976/AD976A模数转换芯片。
【专利摘要】本发明公开了基于数字信号处理技术设计的生物特征提取处理系统,包括数字信号处理器、数据存储器、摄像机、A/D转换电路、电源电路及图像显示电路,所述摄像机连接A/D转换电路,所述A/D转换电路连接数字信号处理器,所述数据存储器连接数字信号处理器,所述数字信号处理器连接电源电路,所述图像显示电路连接数字信号处理器;所述数据存储器内设置有Flash存储器及随机存储器,所述数字信号处理器分别连接Flash存储器及数据存储器;所述摄像机采用CDD摄像机,可有效的对生物特征类的虹膜信息进行提取,并进行实时存储、备份,形成特征库,同时利用液晶显示技术实时的将虹膜特征显示,整个系统具有设计合理、科学使用等特性。
【IPC分类】G06K9/00, H04N5/225, H04N5/232
【公开号】CN105072322
【申请号】CN201510492081
【发明人】姜迪蛟
【申请人】成都易思科科技有限公司
【公开日】2015年11月18日
【申请日】2015年8月12日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1