一种高效图像采集硬件控制器的制造方法

文档序号:9474558阅读:546来源:国知局
一种高效图像采集硬件控制器的制造方法
【技术领域】
[0001] 本发明涉及一种高效图像采集硬件控制器。
【背景技术】
[0002] 随着图像识别技术越来越广泛的应用,对图像采集、处理的综合效率的要求越来 越高。很多应用场合需要一边采集图像,同时还需要对已经采集完成的图像做处理,目前 MCU最通用的对图像进行采集处理的方法如下。
[0003] 1、顺序处理:此方法就是采集完一副图像,然后再此图像进行处理,流程图如图 1。此种方式的优势在于占用MCU资源少,只需要一副图像大小的缓冲内存,软件编程和硬 件控制器设计都很简单。但是缺点在于效率低下,在处理图像的时候,无法同时采集CMOS 图像,系统反应迟钝,例如以指纹识别场景为例:MCU采集CMOS -副图像一般需要花费40 毫秒,图像处理需要150毫秒,而通常一个完整的指纹识别流程,至少需要3~4副图像,如果 遇到指纹图像较差的情况,可能需要更多副的图像,因此往往采用此种方式,识别时间会超 过1秒,给用户感觉非常不灵敏。而要提高识别速度,要么减少采集图像的副数,要么缩短 图像处理时间,这两种方式都会带来识别性能的损失。最后像人脸识别、行为识别等领域完 成一个流程所需要的图像副数就更多。
[0004] 2、并行处理:随着芯片工艺越来越先进,特别是32位的MCU占据着市场绝对主流 的情况下,MCU的资源也越来越丰富,特别是能外挂SDRAM或者DDR的MCU,极大的扩展了其 RAM大小。因此可以一次性采集好几副图像存储到RAM内。通常并行处理采用两种方式: A :-次性采集所需要副数的图像存储到RAM内,然后再对所有图像顺序处理,此种方 法其实和顺序处理没有什么区别,只是减少了软件配置开销,意义不大。
[0005] B :MCU每次采集图像数据时,将CMOS数据通过内部DMA搬移到制定RAM区域,由于 DMA搬移时不需要CPU干预,所以每次软件配置完DMA参数后,MCU可以同时做其余任务(例 如图像处理),当一帧图像采集完成后,中断产生通知CPU,此时CPU可以从当前任务退出处 理采集完成的图像,或者继续配置DMA继续采集。此方法虽然提高了整个系统的效率,但每 次采集完成图像都会产生一个DMA中断来打断当前进程,例如采集6副图像就要产生6个 中断,影响程序进程的连贯性。另外CMOS由于受外界干扰,有可能会产生漏采像素点的情 况,漏采的情况可分为3个情况: a) 例如一行应该采集从0~480个像素点,但由于干扰,中间第50、51漏了 2个像素点, 把480以后的无效像素点也米集进去,最终此行变成米集了 0~49,52~482像素点,此种情况 一般对画面影响不大,一般不会影响识别效果; b) 例如一行要采集638个像素点(一般CMOS -行最大的像素点也就是640),中间漏了 10个像素点,此时必然就把下行的数据采集到RAM内,而下行的数据也必然减少,所以最终 采集到RAM内的图像显示出来就是歪的,这种情况图像就完全不能用,不能进行图像识别; c) 例如要采集一副大小为640*480=307200像素点,也就是一般CMOS能输送的最大尺 寸的图像,可能此副图像只采集了 307100字节(某几行采集漏了几个像素)。这种情况是最 糟糕的,此时除了这幅图像是无效的,通俗的讲整幅图像就歪掉了。DMA采集时间还会被延 长(DMA中断的产生必须满足采集像素点个数符合配置时设定的数值条件,会采集下一帧 图像的像素值来填补,相当于采集时间变成了两帧的时间),整个系统的时间变慢。
[0006] 一旦出现上述b、C两种情况并且这幅不正确的图像存在内存里,在后续的图像处 理中也当成正常的图像做预处理,浪费宝贵的系统时间。

【发明内容】

[0007] 本发明提供了一种提高系统效率、解放MCU资源、减少系统时间开销、硬件确保接 收图像的完整性的高效图像采集硬件控制器。
[0008] 本发明采用的技术方案是: 一种高效图像采集硬件控制器,其连接在CMOS传感器与微控制单元的内核CPU之间, 其特征在于:包括控制器模块,所述控制器模块内设置有直接存储器存储、设置控制方式和 采集图像帧数的控制寄存器、配置采集方式的采集方式配置寄存器、查询图像完整性的图 像完整性结果寄存器、设置直接存储器存储的图像存放首地址的传输图像存放首地址、使 能中断用的中断使能寄存器;所述控制器模块图像采集步骤如下: (1) 通过内核CPU对控制器模块的控制寄存器、采集方式配置寄存器、传输图像存放首 地址、中断使能寄存器进行相应配置; (2) 配置好后控制寄存器使能采集图像; (3) 当采集完所需的图像帧数后,将采集到的所有图像的完整性结果写入到图像完整 性结果寄存器,并产生一个中断,内核CPU响应中断; (4) 查询图像完整性结果寄存器,对微控制单元内存内的有效图像做处理。本发明通过 配置采集图像幅数,只有当采集完所需要所有图像副数才会产生中断(例如需要采集6副 图像,那么采集完成6副图像后才产生一次中断),解决了中断频繁的问题。而在采集过程 中,不需要CPU参与,CPU完全可以边采集,边处理图像,解决了采集、处理效率问题。另外 硬件能自动判断图像像素个数的完整性,然后将图像是否完整的结果写入到一个寄存器, CPU可以通过查询图像完整性结果寄存器,判断采集到的图像哪些是有效图像,哪些是无效 图像,不需要通过后续软件先处理所有图像,再判断图像完整性的过程,从而进一步提高系 统效率。
[0009] 进一步,步骤(3)中的图像完整性的条件包括: A、 计算每一行采集的像素点个数,任意一行采集的像素点不能少于或者多于配置的像 素点个数; B、 计算采集的行数,在一帧图像里不能多采集或者少采集配置的行数; C、 检测帧信号结束标志,当在帧信号结束标志到来的时候,此时一帧图像需要采集到 所需数量的像素点个数。本发明的图像必须满足上述3个条件才是完整的。
[0010] 进一步,步骤(3)中图像完整性的条件中有任意一个条件不满足的话,此帧图像采 不完整,并立刻通知直接存储器存储停止采集此帧图像,从下一帧开始采集新的图像。图像 完整性结果状态控制直接存储器存储的工作状态,例如需要采集η副图像的时候,图像完 整性状态通知直接存储器存储在采集图像时候,什么时候停止传输,什么时候开始采集下 一帧图像,直接存储器存储将第η副图像存入到的RAM地址=首地址+η*图像大小,上述过 程全部硬件自动执行,不需要软件干预,极大的提高整个系统的效率。
[0011] 进一步,步骤(3)中的中断是否通知内核CPU由中断使能寄存器控制。
[0012] 进一步,所述采集方式配置寄存器包括配置每行采集数的列配置寄存器和配置每 帧的行采集数的行配置寄存器。
[0013] 进一步,还包括用来读取中断状态的中断状态寄存器和中断标志寄存器。
[0014] 进一步,所述控制器模块与微控制单元的内核CPU是通过总桥线连接。控制器模 块挂接在总线桥上,从而和内核CPU进行信号传递。内核CPU通过总线桥,传递一个时钟模 块给控制器模块,提供控制器模块工作的基准时钟。
[0015] 进一步,所述控制器模块与CMOS传感器通过外接的GPI0 口连接。控制器模块通 过11根外接的GPI0 口连接到CMOS的信号接口(VSYNC、HSYNC、PCLK、DATA[7:0]),并且通 过这11根GPI0 口接收CMOS的图像信号。
[0016] 本发明的有益效果:通过配置采集图像幅数,只有当采集完所需要所有图像副数 才会产生中断,解决了中断频繁的问题。而在采集过程中,不需要CPU参与,CPU完全可以 边采集,边处理图像,解决了采集、处理效率问题。另外硬件能自动判断图像像素个数的完 整性,然后将图像是否完整的结果写入到一个寄存器,CPU可以通过查询图像完整性结果寄 存器,判断采集到的图像哪些是有效图像,哪些是无效图像,不需要通过后续软件先处理所 有图像,再判断图像完整性的过程,从而进一步提高系统效率。
【附图说明】
[0017] 图1是现有图像顺序处理原理图。
[0018] 图2是本发明的功能框图。
[0019] 图3是本发明与内核CPU的连接示意图。
[0020] 图4是本发明的图像完整性检测原理示意图。
[0021] 图5是本发明的寄存器配置示意图。
【具体实施方式】
[0022] 下面结合具体实施例来对本发明进行进一步说明,但并不将本发明局限于这些具 体实施方式。本领域技术人员应该认识到,本发明涵盖了权利要求书范围内所可能包括的 所有备选方案、改进方案和等效方案。
[0023] 参照图2-5, 一种高效图像采集硬件控制器,其连接在CMOS传感器与微控制单元 的内核CPU2之间,包括控制器模块1,所述控制器模块1内设置有直接存储器存储DMA、设 置控制方式和采
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1