一种超混沌神经网络遮掩保密通信电路的制作方法

文档序号:9581484阅读:342来源:国知局
一种超混沌神经网络遮掩保密通信电路的制作方法
【技术领域】
[0001] 本发明属于通信技术领域,特别设及一种超混浊神经网络遮掩保密通信电路,具 体而言是基于一种具有延时状态的超混浊神经网络的保密通信电路。
【背景技术】
[0002] 近年来,由于计算机技术水平的提高,具有复杂动态特性的神经网络系统快速的 发展,其产生的混浊信号难W预测,因此在保密通信领域具有广泛的应用前景。专利号为 CN101534165的专利《一种混浊神经网络保密通信电路》,提出了一种混浊神经网络保密通 信电路,产生了混浊相图,但是具有不能利用混浊神经网络的超混浊电路进行信号遮掩的 不足之处。

【发明内容】

[0003] 本发明的目的是提出了一种超混浊神经网络遮掩保密通信电路,其特征在于,所 述保密通信电路包括驱动电路和响应电路两部分,均为超混浊神经网络电路;明文信号 U(t)与驱动电路产生的超混浊信号X(t)相叠加,产生叠加信号X(t)+U(t),基于传统密码 学进行加密得到密码信号m(t),m(t)通过传送通道送达响应电路,再进行解密,得到叠加 信号x(t)+u(t),用叠加信号驱动响应电路,得到相应的同步信号y(t),最后,用叠加信号 x(t)+u(t)减去y(t),得到密码信号。所述超混浊神经网络遮掩保密通信电路包括整合电 路、时滞模块、激励模块和加法或减法模块组成,其中,整合电路由运算放大器Ul运算放大 器、U2运算放大器、呪运算放大器、U6运算放大器、U3运算放大器和U9运算放大器构成;时 滞模块包括第一时滞模块皿1和第二时滞模块皿5 ;激励模块包括第一激励模块皿2、第二 激励模块皿3、第S激励模块皿4和第四激励模块皿6 ;加法模块包括第一加法模块皿119 和第二加法模块皿120 ;减法模块包括第一减法模块皿219和第二减法模块皿220 ;
[0004] 所述驱动电路由时滞模块、激励模块和加法模块整合组成,W实现超混浊遮掩 的功能;具体结构是由U9运算放大器和U3运算放大器构成线性反相积分器,该线性反 相积分器的U9运算放大器的输出端XI、U3运算放大器的输出端X2输出混浊信号Xi(t) 和X2 (t);由Ul运算放大器、U2运算放大器、U5运算放大器和U6运算放大器构成线性反 相放大器;混浊信号Xi(t)与明文信号Ui(t)接入第一加法模块皿119的输入端102,得 到叠加信号xi(t)+ui(t) ;U9运算放大器输出端Xl的^个积分项为:(l)xi(t) ;〇)X2(t) 与经过激励模块皿2和线性反相放大器的Ul运算放大器得-3f(X2(t)) ;(3)X2(t)依次 经过时滞模块皿1、激励模块皿3和反相线性放大器的U2运算放大器得-5f(X2(t-l)); =个积分项经过线性反相积分器U9运算放大器输出端Xl输出混浊信号的表达式:
阳0化]所述响应电路与驱动电路结构相似,把加法模块换成减法模块,即响应电 路由时滞模块、激励模块和减法模块整合组成,W实现超混浊遮掩的功能;减法模 块输入端为Xi(t)+Ui(t)、yi(t),作差后得到明文信号Vi(t)。Yl的S个积分项为: (1)yi(t);似y2 (t)与经过激励模块皿202和线性反相放大器Ul得-3f柄(t)); 做y2(t)依次经过时滞模块皿201、激励模块皿203和反相线性放大器U2 得-5f(y2(t-l))。=个积分项经过线性反相积分器U9得出混浊信号输出端Xl的表达式:
[0006] 所述驱动电路由时滞模块、激励模块和加法模块整合组成,具体组成是U3运算放 大器输出端X2与脉冲信号电压Vl接入第二加法电路皿120的两个输入端,第二加法电路 皿120输出端分别接入第一激励模块皿2、第一时滞模块皿1的输入端和R17电阻的一端相 连;第一激励模块皿2输出端与R3电阻的一端相连,R3电阻的另一端接入Ul运算放大器 的反相输入端,Ul运算放大器的反相输入端和输出端之间接入R4电阻;Ul运算放大器的同 相输入端接地,U1运算放大器的输出端与R5电阻一端相接,R5电阻另一端分别与U9运算 放大器的反相输入端、电容Cl的一端、Rl电阻的一端、R8电阻的一端相接;Cl电容的另一 端与U9运算放大器输出端连接;U9运算放大器输出端Xl与脉冲信号电压Vl接入第一加 法电路皿119的两个输入端,U9运算放大器的同相输入端接地;R8电阻另一端与U2运算 放大器的输出端相接,肥运算放大器的反相输入端和输出端之间接入R7电阻,U2运算放 大器的同相输入端接地;Rl电阻的另一端与第一加法电路皿119输出端、第S激励模块皿4 和第二时滞模块皿5的输入端连接;U2运算放大器的反相输入端串联R6电阻、第二激励模 块皿3、第一时滞模块皿1和第二加法电路皿120输出端;第=激励模块皿4的输出端连接 R13电阻的一端,R13电阻的另一端连接R14电阻的一端和呪运算放大器的反相输入端,呪 运算放大器的反相输入端和输出端之间接入R14电阻,呪运算放大器的同相输入端接地; U9运算放大器输出端Xl与脉冲信号电压Vl接入第一加法电路皿119的两个输入端,第一 加法电路皿119输出端接入第=激励模块皿4和第二时滞模块皿5的输入端,呪运算放大 器的输出端与电阻R15 -端相接,R15另一端与U3运算放大器的反相输入端、R9电阻一端、 C2电容一端和R18电阻一端相接;U3运算放大器反相输入端和输出端之间接入电容C2,U3 运算放大器的同相输入端接地;U3运算放大器输出端X2与脉冲信号电压Vl接入第二加法 电路皿120的两个输入端,第二加法电路皿120输出端与R9电阻另一端相接;第二时滞模 块皿5的输出端与第四激励模块皿6输入端连接,第四激励模块皿6输出端与R16电阻一 端相接,电阻R16另一端接入U6运算放大器的反相输入端,U6运算放大器的反相输入端和 输出端之间接入R17电阻,U6运算放大器的同相输入端接地,U6运算放大器的输出端与电 阻R18 -端相接,R18另一端与U3运算放大器的反相输入端相接。
[0007] 所述时滞模块特征是两个时滞模块结构相同;其模块的输入端Xt与R161电阻和 R158电阻的一端相接,R161电阻的另一端接入U50运算放大器的同相输入端,R158电阻的 另一端接入U50运算放大器的反相输入端,U50运算放大器的同相输入端和地之间接入C34 电容,U50运算放大器的反相输入端和输出端接入R2电阻,U50运算放大器的输出端Xt-I 接入激励模块的输入端。
[0008] 所述激励模块特征是四个激励模块结构相同:每个激励模块包括3个上线模块和 3个下线模块;第一个上线模块皿7输入端的down端口接入直流电压0V,up端口接入直流 电压3. 14V,第一个下线模块皿8输入端的down端口接入直流电压3. 14V,up端口接入直 流电压6. 28V,第二上线模块皿9输入端的down端口接入直流电压6. 28V,up端口接入直 流电压9. 52V,第二下线模块皿10输入端的down端口接入直流电压-3. 14V,up端口接入 直流电压0V,第S上线模块皿11输入端的down端口接入直流电压-6. 28V,UP端口接入直 流电压-3. 14V,第S下线模块皿12输入端的down端口接入直流电压-9. 52V,up端口接入 直流电压-6. 28V;每个激励模块输入端接入所有上线模块和下线模块输入端的input端口 X,所有上线模块和下线模块输出端的OU化Ut端口分别与阻值相等的R20电阻、R19电阻、 R23电阻、R22电阻、R25电阻和R55电阻的一端相接,运些电阻的另一端分别接入U7A运算 放大器的反相输入端,U7A运算放大器的同相输入端接地,U7A运算放大器的反相输入端和 输出端之间接入R21电阻,U7A运算放大器的输出端接入所述激励模块的输出端fx。 阳009] 所述加法模块特征是:两个加法电路结构相同;加法电路的IOl输入端与R809电 阻一端相接,R809电阻的另一端与U461运算放大器的反相输入端相接;加法电路的102输 入端与R810电阻一端相接,R810电阻的另一端与U461运算放大器的反相输入端相接,U461 运算放大器的同相输入端接地,反相输入端和输出端之间接入R811电阻;U461运算放大器 输出端和R813电阻一端相接,R813电阻另一端接U462运算放大器的反相输入端,U462运 算放大器的同相输入端接地,反相输入端和输出端之间接入R815电阻,U462运算放大器输 出端为加法电路的103输出端。
[0010] 所述上线模块特征是:各个上线模块的结构相同,每个上线模块的input端口接 入U14A运算放大器的同相输入端,上线模块down端口接入U14A运算放大器的反相输入 端,U14A运算放大器的输出端与R135电阻一端相接,R135电阻的另一端接入第一继电器 Kl的线圈正极,第一继电器Kl的线圈负极接地;第一稳压二极管D7正极接地,负极接第一 继电器Kl的线圈正极,第一继电器Kl电极的一端接入直流电压-0. 5V,另一端接入R138电 阻一端,R138电阻另一端分别与U12A运算放大器的反相输入端、R137电阻一端和R139电 阻一端;R139电阻连接U12A运算放大器的反相输入端和同相输入端之间,U12A运算放大器 的同相输入端接地;上线模块的input端口接入U15A运算放大器的反相输入端,上线模块 的UP端口接入U15A运算放大器的同相输入端,U15A运算放大器的输出端与R136电阻一端 相接,R136电阻的另一端接入第二继电器K2的线圈正极,其线圈负极接地,第八稳压二极 管D8正极接地,负极接第一继电器Kl的线圈正极,第一继电器Kl电极的一端接入直流电 压-0. 5V,电极的另一端接入R137电阻,R137另一端接入U12A运算放大器的反相输入端; U12A运算放大器输出端接入U13A运算放大器的同相输入端;U13A运算放大器的反相输入 端接入直流电压0. 8V,U13A的输出端与R140电阻一端相接,R140电阻另一端接入第=继 电器K3的线圈正极,线圈负极接地,第一稳压二极管Dl正极接
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1