一种时滞神经网络超混沌电路的制作方法

文档序号:9581483阅读:460来源:国知局
一种时滞神经网络超混沌电路的制作方法
【技术领域】
[0001]本发明属于非线性电路领域,特别涉及一种时滞神经网络超混沌电路。
【背景技术】
[0002]神经网络是一种复杂的动态系统,选择合适的参数,系统可以表现出混沌特性。神经网络电路属于非线性电路的一个重要组成部分,混沌神经网络电路由于具有较强的隐蔽性,所以可以在保密通信,图像处理等方面有着巨大的使用价值。现有阶段的神经网络电路考虑的是正常工作状态,而实际电路中,大多具有很多的干扰。因此,具有脉冲效应的超混沌神经网络可以更好的反映实际电路中的脉冲干扰,在保密通信中具有更好的适应性。

【发明内容】

[0003]本发明的目的是提出了一种时滞超混沌神经网络电路,其特征在于,该时滞超混沌神经网络电路包括整合电路、时滞模块和激励模块组成,能够产生在脉冲信号干扰下的混沌信号;其中,整合电路由运算放大器U1运算放大器、U2运算放大器、U5运算放大器、U6运算放大器、U3运算放大器和U9运算放大器构成;时滞模块包括第一时滞模块HB1和第二时滞模块HB5 ;激励模块包括第一激励模块HB2、第二激励模块HB3、第三激励模块HB4和第四激励模块HB6 ;
[0004]所述该神经网络电路具体组成是U3运算放大器输出端X2分别接入第一激励模块HB2的输入端X、第一时滞模块HB1的输入端xt和R9电阻的一端相连;第一激励模块HB2输出端tx与R3电阻的一端相连,R3电阻的另一端接入U1运算放大器的反相输入端,U1运算放大器的反相输入端和输出端之间接入R4电阻;U1运算放大器的同相输入端接地,U1运算放大器的输出端与R5电阻一端相接,R5电阻另一端分别与U9运算放大器的反相输入端、电容C1的一端、R1电阻的一端、R8电阻的一端相接;C1电容的另一端与U9运算放大器输出端XI连接;U9运算放大器的同相输入端接地;R8电阻另一端与U2运算放大器的输出端相接,U2运算放大器的反相输入端和输出端之间接入R7电阻,U2运算放大器的同相输入端接地;U2运算放大器的反相输入端连接R6电阻一端,R6电阻另一端连接第二激励模块HB3的输出tx端、第二激励模块HB3的输入X端接第一时滞模块HB1输出xt-Ι端;
[0005]R1电阻的另一端第三激励模块HB4的输入x端、第二时滞模块HB5的输入xt端和U9运算放大器的输出端XI连接;第三激励模块HB4的输出tx端连接R13电阻的一端,R13电阻的另一端连接R14电阻的一端和U5运算放大器的反相输入端,U5运算放大器的反相输入端和输出端之间接入R14电阻,U5运算放大器的同相输入端接地;U5运算放大器的输出端与电阻R15 —端相接,R15另一端与U3运算放大器的反相输入端、R9电阻一端、C2电容一端和R18电阻一端相接;U3运算放大器反相输入端和输出端之间接入电容C2,U3运算放大器的同相输入端接地;U3运算放大器反相输入端与R9电阻另一端相接;第二时滞模块HB5的输出XL-1端与第四激励模块HB6输入x端连接,第四激励模块HB6输出tx端与R16电阻一端相接,电阻R16另一端接入U6运算放大器的反相输入端,U6运算放大器的反相输入端和输出端之间接入R17电阻,U6运算放大器的同相输入端接地;U6运算放大器的输出端与电阻R18 —端相接,R18另一端与U3运算放大器的反相输入端相接。
[0006]所述时滞模块特征是两个时滞模块结构相同;其模块的输入端xt与R161电阻和R158电阻的一端相接,R161电阻的另一端接入U50运算放大器的同相输入端,R158电阻的另一端接入U50运算放大器的反相输入端,U50运算放大器的同相输入端和地之间接入C34电容,U50运算放大器的反相输入端和输出端接入R2电阻,U50运算放大器的输出端xt-1接入激励模块的输入X端。
[0007]所述激励模块特征是四个激励模块结构相同:每个激励模块包括3个上线模块和3个下线模块;第一个上线模块HB7输入端的down端口接入直流电压0V,up端口接入直流电压3.14V,第一个下线模块HB8输入端的down端口接入直流电压3.14V,up端口接入直流电压6.28V,第二上线模块HB9输入端的down端口接入直流电压6.28V,up端口接入直流电压9.52V,第二下线模块HB10输入端的down端口接入直流电压_3.14V,up端口接入直流电压0V,第三上线模块HB11输入端的down端口接入直流电压_6.28V,up端口接入直流电压-3.14V,第三下线模块HB12输入端的down端口接入直流电压_9.52V,up端口接入直流电压-6.28V ;每个激励模块输入端接入所有上线模块和下线模块输入端的input端口X,所有上线模块和下线模块输出端的output端口分别与阻值相等的R20电阻、R19电阻、R23电阻、R22电阻、R25电阻和R55电阻的一端相接,这些电阻的另一端分别接入U7A运算放大器的反相输入端,U7A运算放大器的同相输入端接地,U7A运算放大器的反相输入端和输出端之间接入R21电阻,U7A运算放大器的输出端接入所述激励模块的输出tx端。
[0008]所述上线模块特征是:各个上线模块的结构相同,每个上线模块的input端口接入U14A运算放大器的同相输入端,上线模块down端口接入U14A运算放大器的反相输入端,U14A运算放大器的输出端与R135电阻一端相接,R135电阻的另一端接入第一继电器K1的线圈正极,第一继电器K1的线圈负极接地;第一稳压二极管D7正极接地,负极接第一继电器K1的线圈正极,第一继电器K1电极的一端接入直流电压-0.5V,另一端接入R138电阻一端,R138电阻另一端分别与U12A运算放大器的反相输入端、R137电阻一端和R139电阻一端;R139电阻连接U12A运算放大器的反相输入端和同相输入端之间,U12A运算放大器的同相输入端接地;上线模块的input端口接入U15A运算放大器的反相输入端,上线模块的up端口接入U15A运算放大器的同相输入端,U15A运算放大器的输出端与R136电阻一端相接,R136电阻的另一端接入第二继电器K2的线圈正极,其线圈负极接地,第八稳压二极管D8正极接地,负极接第一继电器K1的线圈正极,第一继电器K1电极的一端接入直流电压-0.5V,电极的另一端接入R137电阻,R137另一端接入U12A运算放大器的反相输入端;U12A运算放大器输出端接入U13A运算放大器的同相输入端;U13A运算放大器的反相输入端接入直流电压0.8V,U13A的输出端与R140电阻一端相接,R140电阻另一端接入第三继电器K3的线圈正极,线圈负极接地,第一稳压二极管D1正极接地,负极接第三继电器K3的线圈正极,第三继电器K3的电极的一端接入U13A运算放大器的同向输入端,第三继电器K3的电极的另一端接入上线模块的输出端output端口。
[0009]所述下线模块特征是:各个下线模块的结构相同,基本组成与上线模块相同;每个下线模块的输入端input端口接入U18A运算放大器的同相输入端,每个下线模块的down端口接入U18A运算放大器的反相输入端,U18A运算放大器的输出端与R141d电阻一端相接,R141的另一端接入第四继电器K4的线圈正极,线圈负极接地,第二稳压二极管D2正极接地,负极接第四继电器Κ4的线圈正极,第四继电器Κ4的电极一端接直流电压0.5V,另一端接R144电阻一端,R144电阻另一端接入U16A运算放大器的反相输入端;上线模块输入端input端口接入U19A运算放大器的反相输入端,上线模块up端口接入U19A运算放大器的同相输入端,U19A运算放大器的输出端与R142电阻一端相接,R142电阻的另一端接第五继电器K5的线圈正极,线圈负极接地,第三稳压二极管D3正极接地,负极接第五继电器K5的线圈正极,第五继电器K5电极一端接直流电压0.5V,电极的另一端接入R143电阻,R143电阻另一端接入U16A运算放大器的反相输入端;U16A运算放大器的同相输入端接地,U16A运算放大器同相输入端与输出端之间接入R145电阻,U16A运算放大器输出端接U17A运算放大器的反相输入端,U17A运算放大器的同相输入端接直流电压-0.8V,U17A运算放大器的输出端与R146电阻一端相接,R146电阻的另一端接第六继电器K6的线圈正极,线圈负极接地,第四稳压二极管D4正极接地,负极接第六继电器K6的线圈正极,第六继电器K6电极一端接U17A运算放大器的同向输入端,第六继电器K6电极另一端接入下线模块的输出端 output 端口。
[0010]本发明的有益效果是:可以输出Χ1-Χ2的混沌相图,可以在示波器上显示这种混沌信号;可以调整脉冲信号电压VI的值来模拟实际情况下的各种干扰,实现不同扰动下的混纯相图。
【附图说明】
[0011]图1为时滞神经网络超混沌电路原理图中的整合电路结构图。
[0012]图2为时滞神经网络超混沌电路原理图中的时滞模块电路示意图。
[0013]图3为时滞神经网络超混沌电路原理图中的激励模块电路示意图。
[0014]图4为时滞神经网络超混沌电路原理图中的上线电路示意图。
[0015]图5为时滞神经网络超混沌电路原理图中的下线电路示意图。
[0016]图6是时滞为1ms时的神经网络超混沌X1-X2输出相图。
[0017]图7是时滞为2ms时的神经网络超混
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1