一种时滞神经网络超混沌电路的制作方法_3

文档序号:9581483阅读:来源:国知局
kQ ;下线电路:R141 = R142 = R143 = R144 = R145 = R146 = 1.0kQ。
【主权项】
1.一种时滞神经网络超混沌电路,其特征在于,该时滞神经网络超混沌电路包括整合电路、时滞模块和激励模块组成,能够产生在脉冲信号干扰下的混沌信号;其中,整合电路由Ul运算放大器、U2运算放大器、U5运算放大器、U6运算放大器、U3运算放大器和U9运算放大器构成;时滞模块包括第一时滞模块(HBl)和第二时滞模块(HB5);激励模块包括第一激励模块(HB2)、第二激励模块(HB3)、第三激励模块(HB4)和第四激励模块(HB6); 所述该时滞神经网络超混沌电路具体组成是U3运算放大器输出端(X2)分别接入第一激励模块(HB2)的输入端(X、第一时滞模块(HBl)的输入端(xt)和R9电阻的一端相连;第一激励模块(HB2输出端(tx)与R3电阻的一端相连,R3电阻的另一端接入Ul运算放大器的反相输入端,Ul运算放大器的反相输入端和输出端之间接入R4电阻;U1运算放大器的同相输入端接地,Ul运算放大器的输出端与R5电阻一端相接,R5电阻另一端分别与U9运算放大器的反相输入端、Cl电容的一端、Rl电阻的一端、R8电阻的一端相接;C1电容的另一端与U9运算放大器输出端(Xl)连接;U9运算放大器的同相输入端接地;R8电阻另一端与U2运算放大器的输出端相接,U2运算放大器的反相输入端和输出端之间接入R7电阻,U2运算放大器的同相输入端接地;U2运算放大器的反相输入端连接R6电阻一端,R6电阻另一端连接第二激励模块(HB3的输出(tx)端、第二激励模块(HB3)的输入(X)端接第一时滞模块(HBl)输出(xt-Ι)端; Rl电阻的另一端第三激励模块(HB4)的输入(X)端、第二时滞模块(HB5)的输入(xt)端和U9运算放大器的输出端(Xl)连接;第三激励模块(HB4)的输出(tx)端连接R13电阻的一端,R13电阻的另一端连接R14电阻的一端和U5运算放大器的反相输入端,U5运算放大器的反相输入端和输出端之间接入R14电阻,U5运算放大器的同相输入端接地;U5运算放大器的输出端与电阻R15 —端相接,R15另一端与U3运算放大器的反相输入端、R9电阻一端、C2电容一端和R18电阻一端相接;U3运算放大器反相输入端和输出端之间接入C2电容,U3运算放大器的同相输入端接地;U3运算放大器反相输入端与R9电阻另一端相接;第二时滞模块(HB5)的输出(XL-1)端与第四激励模块(HB6)输入(x)端连接,第四激励模块(HB6)输出(tx)端与R16电阻一端相接,R16电阻另一端接入U6运算放大器的反相输入端,U6运算放大器的反相输入端和输出端之间接入R17电阻,U6运算放大器的同相输入端接地;U6运算放大器的输出端与R18电阻一端相接,R18电阻另一端与U3运算放大器的反相输入端相接。2.根据权利要求1所述一种时滞神经网络超混沌电路,其特征在于,所述时滞模块特征是两个时滞模块结构相同;其模块的输入端(xt)与R161电阻和R158电阻的一端相接,R161电阻的另一端接入U50运算放大器的同相输入端,R158电阻的另一端接入U50运算放大器的反相输入端,U50运算放大器的同相输入端和地之间接入C34电容,U50运算放大器的反相输入端和输出端接入R2电阻,U50运算放大器的输出端(xt-Ι)接入激励模块的输入(X)端。3.根据权利要求1所述一种时滞神经网络超混沌电路,其特征在于,所述激励模块特征是四个激励模块结构相同:每个激励模块包括3个上线模块和3个下线模块;第一个上线模块(HB7)输入端的down端口接入直流电压0V,up端口接入直流电压3.14V,第一个下线模块HB8输入端的down端口接入直流电压3.14V,up端口接入直流电压6.28V,第二上线模块(HB9输入端的down端口接入直流电压6.28V,up端口接入直流电压9.52V,第二下线模块(HB10输入端的down端口接入直流电压-3.14V,up端口接入直流电压0V,第三上线模块(HBll)输入端的down端口接入直流电压-6.28V,up端口接入直流电压_3.14V,第三下线模块(HB12)输入端的down端口接入直流电压_9.52V,up端口接入直流电压_6.28V ;每个激励模块输入端接入所有上线模块和下线模块输入端的input端口(X),所有上线模块和下线模块输出端的output端口分别与阻值相等的R20电阻、R19电阻、R23电阻、R22电阻、R25电阻和R55电阻的一端相接,这些电阻的另一端分别接入U7A运算放大器的反相输入端,U7A运算放大器的同相输入端接地,U7A运算放大器的反相输入端和输出端之间接AR21电阻,U7A运算放大器的输出端接入所述激励模块的输出(tx)端。4.根据权利要求3所述一种时滞神经网络超混沌电路,其特征在于,所述上线模块特征是:各个上线模块的结构相同,每个上线模块的input端口接入U14A运算放大器的同相输入端,上线模块down端口接入U14A运算放大器的反相输入端,U14A运算放大器的输出端与R135电阻一端相接,R135电阻的另一端接入第一继电器(Kl)的线圈正极,第一继电器(Kl)的线圈负极接地;第一稳压二极管(D7)正极接地,负极接第一继电器(Kl)的线圈正极,第一继电器(Kl)电极的一端接入直流电压-0.5V,另一端接入R138电阻一端,R138电阻另一端分别与U12A运算放大器的反相输入端、R137电阻一端和R139电阻一端;R139电阻连接U12A运算放大器的反相输入端和同相输入端之间,U12A运算放大器的同相输入端接地;上线模块的input端口接入U15A运算放大器的反相输入端,上线模块的up端口接入U15A运算放大器的同相输入端,U15A运算放大器的输出端与R136电阻一端相接,R136电阻的另一端接入第二继电器(K2)的线圈正极,其线圈负极接地,第八稳压二极管(D8)正极接地,负极接第一继电器(Kl)的线圈正极,第一继电器(Kl)电极的一端接入直流电压-0.5V,电极的另一端接入R137电阻,R137另一端接入U12A运算放大器的反相输入端;U12A运算放大器输出端接入U13A运算放大器的同相输入端;U13A运算放大器的反相输入端接入直流电压0.8V,U13A的输出端与R140电阻一端相接,R140电阻另一端接入第三继电器(K3)的线圈正极,线圈负极接地,第一稳压二极管(Dl)正极接地,负极接第三继电器(K3)的线圈正极,第三继电器(K3)的电极的一端接入U13A运算放大器的同向输入端,第三继电器(K3)的电极的另一端接入上线模块的输出端output端口。5.根据权利要求3所述一种时滞神经网络超混沌电路,其特征在于,所述下线模块特征是:各个下线模块的结构相同,基本组成与上线模块相同;每个下线模块的输入端input端口接入U18A运算放大器的同相输入端,每个下线模块的down端口接入U18A运算放大器的反相输入端,U18A运算放大器的输出端与R141d电阻一端相接,R141的另一端接入第四继电器(K4)的线圈正极,线圈负极接地,第二稳压二极管(D2)正极接地,负极接第四继电器(K4)的线圈正极,第四继电器(K4)的电极一端接直流电压0.5V,另一端接R144电阻一端,R144电阻另一端接入U16A运算放大器的反相输入端;上线模块输入端input端口接入U19A运算放大器的反相输入端,上线模块up端口接入U19A运算放大器的同相输入端,U19A运算放大器的输出端与R142电阻一端相接,R142电阻的另一端接第五继电器(K5)的线圈正极,线圈负极接地,第三稳压二极管(D3)正极接地,负极接第五继电器(K5)的线圈正极,第五继电器(K5)电极一端接直流电压0.5V,电极的另一端接入R143电阻,R143电阻另一端接入U16A运算放大器的反相输入端;U16A运算放大器的同相输入端接地,U16A运算放大器同相输入端与输出端之间接入R145电阻,U16A运算放大器输出端接U17A运算放大器的反相输入端,U17A运算放大器的同相输入端接直流电压-0.8V,U17A运算放大器的输出端与R146电阻一端相接,R146电阻的另一端接第六继电器(K6)的线圈正极,线圈负极接地,第四稳压二极管(D4)正极接地,负极接第六继电器(K6)的线圈正极,第六继电器(K6)电极一端接U17A运算放大器的同向输入端,第六继电器K6)电极另一端接入下线模块的输出端 output 端 P ο
【专利摘要】本发明公开了属于非线性电路领域的一种时滞神经网络超混沌电路。该电路包括整合电路、时滞模块和激励模块组成,能够产生在脉冲信号干扰下的混沌信号;其中,整合电路由U1运算放大器、U2运算放大器、U5运算放大器、U6运算放大器、U3运算放大器和U9运算放大器构成;时滞模块包括第一时滞模块HB1和第二时滞模块HB5;激励模块包括第一激励模块HB2、第二激励模块HB3、第三激励模块HB4和第四激励模块HB6;本发明与以往技术相比,其改进之处在于可以通过调整脉冲电压值,来表现不同干扰下的时滞超混沌神经网络相图。
【IPC分类】H04L9/00
【公开号】CN105337723
【申请号】CN201510428525
【发明人】盛立, 牛艺春, 高明, 刘金鑫
【申请人】中国石油大学(华东)
【公开日】2016年2月17日
【申请日】2015年7月20日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1