一种模拟自干扰抑制电路及自干扰抑制方法

文档序号:9581480阅读:592来源:国知局
一种模拟自干扰抑制电路及自干扰抑制方法
【技术领域】
[0001] 本发明属于无线通信中的同时同频全双工通信领域,特别是一种模拟自干扰抑制 电路及自干扰抑制方法。
【背景技术】
[0002] 同时同频全双工通信在相同频率进行同时收发,能够将现有半双工通信的吞吐量 提高一倍。同时同频全双工的核屯、问题是自干扰抑制,由模拟自干扰抑制和数字自干扰抑 制两部分组成。模拟自干扰抑制负责将强自干扰信号降低到接收通道的动态范围W内,然 后由数字自干扰抑制负责残余自干扰及其多径分量的抑制。本文关注的是模拟自干扰抑 制。
[0003] 目前与本发明方案相近的技术文献有两个:一个是深圳大学张胜利等人发表的 BlindKnownInterferenceCancellation(IEEEJournalonSelectedAreasinCommun ications,vol. 31,no. 8,Aug. 2013),另一个是《一种多信道盲已知干扰消除方法》(申请号 201310010968.8)。前者针对平坦衰落情况下,在数字域进行干扰抑制。运种方法由于存在 除法操作难W应用在模拟域,并且此方法对过零点其敏感。还有,此方法针对的是符号级采 样率上面的干扰抑制处理,处理的是数字信号。后者针对多信道的干扰抑制提出新方法来 提高抑制性能。运种方法针对的是多信道信号,也存在除法操作难W应用在模拟域,并且运 种方法的多信道分离技术采用的是傅里叶变化,因此也只能应用在数字域中。最后,运两种 方法主要针对的是基带处理,并没有考虑射频载波的影响。

【发明内容】

[0004] 本发明的目的在于克服现有技术的不足,提供一种模拟自干扰抑制电路及自干扰 抑制方法,该干扰电路结构简单,易于集成,模块性强,对自干扰信道跟踪速度快,对延时误 差敏感度低。
[0005] 本发明的目的是通过W下技术方案来实现的:一种模拟自干扰抑制电路,它包括 第一延时器、第二延时器、第=延时器、第四延时器、第一乘法器、第二乘法器、第=乘法器、 第四乘法器、第一加法器、第二加法器、第一低通滤波、第二低通滤波和-90°移相器;接收 信号y(t)连接至第一延时器、第二乘法器、第=延时器和第四乘法器,参考信号X(t)连接 至第一乘法器、第二延时器和-90°移相器,-90°移相器连接至第=乘法器和第四延时器, 第二延时器连接至第二乘法器第四延时器连接至第四乘法器,第一乘法器和第二乘法器连 接至第一加法器,第=乘法器和第四乘法器连接至第二加法器,第一加法器连接至第一低 通滤波,第二加法器连接至第二低通滤波,第一低通滤波连接输出信号知(f),第二低通滤 波输出信号多(/^)。
[0006] 该电路还包括第一幅相调整和第二幅相调整,第一幅相调整连接在第二延时器与 第二乘法器之间,第二幅相调整连接在第四延时器与第四乘法器之间,第一低通滤波的输 出还与第一幅相调整连接,第二低通滤波的输出还与第二幅相调整连接。
[0007] 所述的第一延时器、第二延时器、第=延时器和第四延时器为四个相同延时T的 延时器,其中T> 0。
[0008] 所述的第一幅相调整根据输入信号知(0的大小调整来自第二延时器的信号的幅 值和相位,所述第二幅相调整根据输入信号_/^)的大小调整来自第四延时器的信号的幅 值和相位。
[0009] 所述的第一低通滤波和第二低通滤波的通带包含O-B频带范围,阻带覆盖2f-BW 上频带,其中B为自干扰信号带宽,f为自干扰信号载频.
[0010] 一种模拟自干扰抑制电路的自干扰抑制方法,该方法包括同相支路接收流程和正 交支路接收流程;
[0011] 所述的同相支路接收流程包括:接收信号y(t)经过第一延时器延时T后和参考信 号X(t)在第一乘法器中相乘得到a(t),参考信号X(t)经过第二延时器延时T后和接收信 号y(t)在第二乘法器中相乘得到Mt),a(t)和Mt)在第一加法器中相加后由第一低通滤 波滤除高频项得到同相支路输出信号丸(/);
[0012] 所述的正交支路接收流程包括:参考信号X(t)经过-90°移相器移相得到参考信 号(0,接收信号y(t)经过第=延时器延时T后和参考信号X(/)在第一乘法器中相乘得 到C(t),参考信号I(封经过第四延时器延时T后和接收信号y(t)在第四乘法器中相乘得 到d(t),C(t)和d(t)在第二加法器中相减后由第二低通滤波滤除高频项得到正交支路输 出信号VyU)。
[0013] 本发明的有益效果是:
[0014] 1)结构简单、易集成:并且本发明所需的延时器、乘法器、加法器、低通滤波等模 块集成技术成熟,易于实现。尤其本发明仅仅要求第一延时器、第二延时器、第=延时器和 第四延时器具有相同的延时即可,并不要求具有特定的延时量,因此易于实现。
[001引。模块性强:本发明没有自干扰信道估计操作,因此不需要数字忍片辅化便于 单片集成。
[0016] 3)跟踪速度快:本发明不存在信道估计操作,因此对于自干扰信道的变化能够快 速跟踪。
[0017] 4)对延时误差敏感度低:第一幅相调整可W近似补偿第一延时器和第二延时器 之间的延时差。第二幅相调整可W近似补偿第=延时器和第四延时器之间的延时差。
【附图说明】
[001引图1为自干扰抑制电路逻辑框图;
[0019] 图2为实施例一示意图;
[0020] 图3为实施例二示意图。
【具体实施方式】
[0021] 下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于 W下所述。
[0022] 如图1所示,一种模拟自干扰抑制电路,它包括第一延时器、第二延时器、第=延 时器、第四延时器、第一乘法器、第二乘法器、第=乘法器、第四乘法器、第一加法器、第二 加法器、第一低通滤波、第二低通滤波和-90°移相器;接收信号y(t)连接至第一延时器、 第二乘法器、第=延时器和第四乘法器,参考信号x(t)连接至第一乘法器、第二延时器 和-90°移相器,-90°移相器连接至第=乘法器和第四延时器,第二延时器连接至第二乘 法器第四延时器连接至第四乘法器,第一乘法器和第二乘法器连接至第一加法器,第=乘 法器和第四乘法器连接至第二加法器,第一加法器连接至第一低通滤波,第二加法器连接 至第二低通滤波,第一低通滤波连接输出信号J,//),第二低通滤波输出信号少/。。
[0023] 该电路还包括第一幅相调整和第二幅相调整,第一幅相调整连接在第二延时器与 第二乘法器之间,第二幅相调整连接在第四延时器与第四乘法器之间,第一低通滤波的输 出还与第一幅相调整连接,第二低通滤波的输出还与第二幅相调整连接。
[0024] 所述的第一延时器、第二延时器、第=延时器和第四延时器为四个相同延时T的 延时器,其中T> 0。
[00巧]所述的第一幅相调整根据输入信号兴a)的大小调整来自第二延时器的信号的幅 值和相位,所述第二幅相调整根据输入信号的大小调整来自第四延时器的信号的幅 值和相位。在参考信号x(t)来源于数字域的时候,自干扰抑制电路不包括第一幅相调整和 第二幅相调整,在参考信号X(t)来源于发射通道的射频域的时候,自干扰抑制电路包括第 一幅相调整和第二幅相调整。
[00%] 所述的第一低通滤波和第二低通滤波的通带包含O-B频带范围,阻带覆盖2f-BW上频带,其中B为自干扰信号带宽,f为自干扰信号载频.
[0027] 一种模拟自干扰抑制电路的自干扰
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1