一种国标地面数字电视再生调制器的制造方法

文档序号:9000675阅读:443来源:国知局
一种国标地面数字电视再生调制器的制造方法
【技术领域】
[0001]本实用新型涉及一种国标地面数字电视再生调制器,尤其是一种适用于广播电视传输发射系统的可以实现地面数字电视信号的空中接力传输和转频发射的设备。
【背景技术】
[0002]目前广西全区广播电视覆盖网方案中各村村通无线台站使用的已调制地面数字电视信号均来自县级网络公司机房,通过有线或者光纤传输的方式与其他信号复用混合后传输至各台站。信号传输至台站后,信号功率变化幅度增大、不稳定,容易冲击功放,造成功放损坏,而且信号频率如果和传输线上的其他已有信号频率相同,则不能传输至台站,必须把其中一个信号的频谱搬移到其他频率才能一起传输。其次,不能实现台站之间已发射信号的空中接力。本实用新型提供的一种国标地面数字电视再生调制器,解决了以上问题,再生调制器输入信号功率门槛要求低,输出信号功率稳定,不会冲击功放;县级网络公司前端信号传输频率可在规划范围内随意设定,待传输至台站后再转为需发射的频率;还可实现已发射信号空中接力,接收附近台站发射的射频信号经解调再调制后转换为所需的射频频率并发射到相应的覆盖区域。

【发明内容】

[0003]本实用新型要解决的技术问题是提供一种国标地面数字电视再生调制器,可根据实际需求对射频信号进行解调,解调出TS流后进行数字编码和数字调制、直接上变频,转换为需要发射的频率,同时具有直接TS流输入和射频输入两种信号输入模式,可通过以太网口和上位机软件进行数据交互,实现实时监控功能。
[0004]本实用新型以如下技术方案解决上述技术问题的。
[0005]本实用新型一种国标地面数字电视再生调制器,包括机箱,机箱内安装有信道调谐解调电路1、MPEG2 TS流串行转并行电路2和3、FPGA数字调制电路4、ARM单片机控制电路5、PLL锁相环时钟发生电路6、多路高频时钟发生电路7、高速DA上变频电路8、以太网通信接口 9、射频功率监测电路10、射频低通滤波增益调整电路11、两级可调增益功放12、硅调谐器13、SRAM存储器14、SDRAM存储器15、Flash存储器16、EEPROM存储器17、外部1MHz基准时钟18、Ipps基准电路19、1MHz内部基准时钟20、串口通信接口 21、LED指示与操作按键22、OLED液晶显示接口 23、20DBM衰减网络24。两路TS流信号分别经过MPEG2TS流串行转并行电路2和3,经过串并转换后输出到FPGA数字调制电路4 ;RF输入信号经过硅调谐器13后,输出到信道调谐解调电路1,经过解调后输出TS流信号到FPGA数字调制电路4 ;FPGA数字调制电路4的输出端连接至高速DA上变频电路8,信号经过上变频后输出四路信号至射频低通滤波增益调整电路11,再经过两级可调增益功放12后输出RF信号;两级可调增益功放12的输出端连接20DBM衰减网络24,信号经过衰减后输出到外部监测设备。
[0006]所述高速DA上变频电路8输出端还有两路信号连接至FPGA数字调制电路4。
[0007]所述射频低通滤波增益调整电路11的输出端连接至射频功率监测电路10,射频功率监测电路10的输出端连接至ARM单片机控制电路5。
[0008]所述SRAM存储器14、SDRAM存储器15、Flash存储器16分别与FPGA数字调制电路4连接并实现双向通信;ARM单片机控制电路5分别与信道调谐解调电路1、FPGA数字调制电路4、EEPROM存储器17及硅调谐器13连接并实现双向通信;串口通信接口 21、太网通信接口 9分别与ARM单片机控制电路5连接并实现双向通信;以太网通信接口 9向外部输出以太网信号;多路高频时钟发生电路7、高速DA上变频电路8分别与ARM单片机控制电路5连接并实现双向通信。
[0009]所述PLL锁相环时钟发生电路6输出端分别连接FPGA数字调制电路4和多路高频时钟发生电路7 ;外部1MHz基准时钟18、Ipps基准19、1MHz内部基准时钟20输出端分别连接至FPGA数字调制电路4 ;1MHz内部基准时钟20连接至PLL锁相环时钟发生电路6 ;ARM单片机控制电路5的输出端分别连接至PLL锁相环时钟发生电路6、两级可调增益功放12、LED指示与操作按键22、OLED液晶显示接口 23。
[0010]所述的控制电路采用32位ARM CPU的嵌入式实时监控系统。
[0011]本实用新型成本较低、安全性强、功能完善、操作简单、维护方便,且具有串口通信接口和以太网通信接口。同时具有直接TS流输入和射频输入两种模式的输入方式,将输入信号转换为并行TS流信号后,经过调制,生成需要发射频率的射频信号输出。采用FPGA进行信道编码和调制,输出电视基带信号1、Q分量至高速DA直接上变频,再经过滤波和增益调整后输出所需频率的射频信号。具有绝对时间参考(IPPS)和外部1MHz基准时钟输入接口,内置时间同步模块,不仅支持多频网MFN,还支持单频网SFN运用。采用ARM处理器作为主控和通信单元,通过以太网口和上位机软件进行数据交互。
【附图说明】
[0012]图1是本实用新型的系统示意图。
[0013]I一信道调谐解调电路。
[0014]2—MPEG2 TS流串行转并行电路I。
[0015]3—MPEG2 TS流串行转并行电路2。
[0016]4—FPGA数字调制电路。
[0017]5—ARM单片机控制电路。
[0018]6—PLL锁相环时钟发生电路。
[0019]7—多路高频时钟发生电路。
[0020]8—高速DA上变频电路。
[0021]9 一以太网通信接口。
[0022]10—射频功率监测电路。
[0023]11 一射频低通滤波增益调整电路。
[0024]12—两级可调增益功放。
[0025]13—硅调谐器。
[0026]14一 SRAM 存储器。
[0027]15— SDRAM 存储器。
[0028]16—Flash 存储器。
[0029]17—EEPROM 存储器。
[0030]18—外部1MHz基准时钟。
[0031]19一 Ipps 基准电路。
[0032]20—1MHz内部基准时钟。
[0033]21—串口通信接口。
[0034]22—LED指示与操作按键。
[0035]23—OLED液晶显示接口。
[0036]24— 20DBM 衰减网络。
【具体实施方式】
[0037]本实用新型一种国标地面数字电视再生调制器,包括机箱,机箱内安装有信道调谐解调电路1、MPEG2 TS流串行转并行电路2和3、FPGA数字调制电路4、ARM单片机控制电路5、PLL锁相环时钟发生电路6、多路高频时钟发生电路7、高速DA上变频电路8、以太网通信接口 9、射频功率监测电路10、射频低通滤波增益调整电路11、两级可调增益功放12、硅调谐器13、SRAM存储器14、SDRAM存储器15、Flash存储器16、EEPROM存储器17、外部1MHz基准时钟18、Ipps基准电路19、1MHz内部基准时钟20、串口通信接口 21、LED指示与操作按键22、OLED液晶显示接口 23、20DBM衰减网络24。同时具有直接TS流输入和射频输入两种模式的输入方式,将输入信号转换为并行TS流信号后,经过调制,生成需要发射频率的射频信号输出。
[0038]下面结合附图对本实用新型作进一步的描述。
[0039]如图1所示:机箱内有信道调谐解调电路1、MPEG2 TS流串行转并行电路2和3、FPGA数字调制电路4、ARM单片机控制电路5、PLL锁相环时钟发生电路6、多路高频时钟发生电路7、高速DA上变频电路8、以太网通信接口 9、射频功率监测电路10、射频低通滤波增益调整电路11、两级可调增益功放12、硅调谐器13、SRAM存储器14、SDRAM存储器15、Flash存储器16、EEPROM存储器17、外部1MHz基准时钟18、Ipps基准电路19、1MHz内部基准时钟20、串口通信接口 21、LED指示与操作按键22、0LED液晶显示接口 23、20DBM衰减网络24。信号的输入方式有两种。一种为直接TS流,另一种为射频输入,两种输入信号自动切换,射频输入方式优先。TS流信号分两路输入,一主一备,两路外部TS流数据输入,不同时工作,当两路都有正确的数据存在的时候需要选择其中一路的数据,优先选择第一路,两路都检测到没有数据的时候就报警。两路TS流信号分别经过MPEG2 TS流串行转并行电路2和3,经过串并转换后输出到FPGA数字调制电路4 ;射频输入方式,RF信号经过硅调谐器13调谐出零频或中频信号输出至信道
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1