电子器件的开关控制装置、方法和电子器件的制作方法

文档序号:9891018阅读:282来源:国知局
电子器件的开关控制装置、方法和电子器件的制作方法
【技术领域】
[0001]本发明涉及电子器件的开关控制技术领域,尤其涉及一种电子器件的开关控制装置、方法和电子器件。
【背景技术】
[0002]如图1所示,现有技术是由电平转换电路11将逻辑控制器12输出的最大幅值为3.3V的高电平VCl,转换为最大幅值为5.5V的高电平VC2,然后将VC2输出至电子器件10的高电平输入端Singal,以控制打开该电子器件10,当该逻辑控制器12输出的是低电平时,电子器件10关闭;在图1中,电子器件10的接地端GND接地,地端标示为Gnd。但是现有的电平转换电路最大只能生成幅值为5.5V的高电平,但是有些电子器件的用于开启的高电平是大于
5.5V的,因此采用现有的电平转换电路不能成功开启这些电子器件。

【发明内容】

[0003]本发明的主要目的在于提供一种电子器件的开关控制装置、方法和电子器件,解决现有技术中由电平转换电路生成的高电平幅值小而不能满足所有的电子器件的开启控制的问题。
[0004]为了达到上述目的,本发明提供了一种电子器件的开关控制装置,所述电子器件包括接地端和高电平输入端,所述开关控制装置包括:
[0005]高电平输出单元,与所述高电平输入端连接,用于向所述高电平输入端输出具有预定幅值的高电平;所述预定幅值大于预定电压;
[0006]逻辑电平输出单元,用于输出逻辑电平;以及,
[0007]开关单元,控制端接入所述逻辑电平,第一端与所述接地端连接,第二端接入低电平,用于当所述逻辑电平处于第一状态时控制所述第一端与所述第二端连接,以控制开启所述电子器件,当所述逻辑电平处于第二状态时控制所述第一端不与所述第二端连接,以控制关闭所述电子器件。
[0008]实施时,所述高电平输出单元具体用于分时向所述高电平输入端输出具有不同的预定幅值的高电平。
[0009]实施时,所述开关单元包括:开关晶体管,控制极接入所述逻辑电平,第一极与所述接地端连接,第二极接入低电平。
[0010]实施时,所述开关晶体管包括开关三极管;
[0011 ]所述开关三极管,基极接入所述逻辑电平,第一极与所述接地端连接,第二极接入低电平。
[0012]实施时,所述开关晶体管包括开关MOS管或开关TFT;
[0013]所述开关晶体管,栅极接入所述逻辑电平,第一极与所述接地端连接,第二极接入低电平。
[0014]实施时,在所述开关晶体管包括开关MOS管时,当所述开关MOS管为N沟道增强型MOS管或P沟道耗尽型MOS管时,当所述逻辑电平处于第一状态时,所述逻辑电平为高电平,当所述逻辑电平处于第二状态时,所述逻辑电平为低电平;
[0015]在所述开关晶体管包括开关MOS管时,当所述开关晶体管为P沟道增强型晶体管或N沟道耗尽型晶体管时,当所述逻辑电平处于第一状态时,所述逻辑电平为低电平,当所述逻辑电平处于第二状态时,所述逻辑电平为高电平。
[0016]本发明还提供了一种电子器件的开关控制方法,所述电子器件包括接地端和高电平输入端,所述开关控制方法包括:
[0017]高电平输出单元向电子器件的高电平输入端输出预定幅值的高电平;所述预定幅值大于预定电压;
[0018]逻辑电平输出单元输出逻辑电平;
[0019]当所述逻辑电平处于第一状态时,开关单元控制低电平接入所述电子器件的接地端,以控制打开所述电子器件;当所述逻辑电平处于第二状态时,所述开关单元控制所述电子器件的接地端悬空,以控制关闭所述电子器件。
[0020]实施时,所述高电平输出单元向电子器件的高电平输入端输出预定幅值的高电平步骤包括:
[0021]所述高电平输出单元分时向所述高电平输入端输出具有不同的预定幅值的高电平。
[0022]实施时,所述开关单元包括开关晶体管;
[0023]所述当所述逻辑电平处于第一状态时,开关单元控制低电平接入所述电子器件的接地端,当所述逻辑电平处于第二状态时,所述开关单元控制所述电子器件的接地端悬空步骤包括:
[0024]当所述逻辑电平为第一电平时,所述开关晶体管导通所述电子器件的接地端与低电平输入端之间的连接,当所述逻辑电平为第二电平时,所述开关晶体管断开所述电子器件的接地端与低电平输入端之间的连接,以使得所述电子器件的接地端悬空。
[0025]本发明还提供了一种电子器件,包括接地端和高电平输入端,述电子器件还包括上述的开关控制装置。
[0026]本发明所述的电子器件的开关控制装置、方法和电子器件能够产生比现有的电平转换器能产生的幅值更大的开启电压,并能方便的控制电子器件的开启和关断。
【附图说明】
[0027]图1是现有的电子器件的开关控制装置的结构图;
[0028]图2是本发明实施例所述的电子器件的开关控制装置的结构图;
[0029]图3A是本发明所述的电子器件的开关控制装置的第一具体实施例的结构图;
[0030]图3B是本发明所述的电子器件的开关控制装置的第二具体实施例的结构图;
[0031]图3C是本发明所述的电子器件的开关控制装置的第三具体实施例的结构图;
[0032]图3D是本发明所述的电子器件的开关控制装置的第四具体实施例的结构图;
[0033]图4A是本发明所述的电子器件的开关控制装置的第五具体实施例的结构图;
[0034]图4B是本发明所述的电子器件的开关控制装置的第六具体实施例的结构图;
[0035]图4C是本发明所述的电子器件的开关控制装置的第七具体实施例的结构图;
[0036]图4D是本发明所述的电子器件的开关控制装置的第八具体实施例的结构图;
[0037]图5是本发明所述的电子器件的开关控制方法的流程图。
【具体实施方式】
[0038]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0039]如图2所示,本发明实施例所述的电子器件的开关控制装置,用于对电子器件20进行开关控制,所述电子器件20包括接地端GND和高电平输入端Signal;
[0040]所述开关控制装置包括:
[0041]高电平输出单元21,与所述高电平输入端Signal连接,用于向所述高电平输入端Signal输出具有预定幅值的高电平VCC;所述预定幅值大于预定电压;
[0042]逻辑电平输出单元22,用于输出逻辑电平LS;
[0043]以及,开关单元23,控制端Ctrl接入所述逻辑电平,第一端Dl与所述接地端GND连接,第二端D2接入低电平VSS,用于当所述逻辑电平LS处于第一状态时控制所述第一端Dl与所述第二端D2连接,以控制开启所述电子器件20,当所述逻辑电平处于第二状态时控制所述第一端Dl与所述第二端D2不连接,以控制关闭所述电子器件20。
[0044]本发明实施例所述的开关控制装置通过高电平输出单元21向电子器件的高电平输入端Signal输出高电平VCC,与现有技术相比,该高电平VCC的幅值可以大于现有的电平转换器能够转换输出的最大高电压,例如5.5V,并且本发明实施例所述的开关控制装置通过开关单元23在逻辑电平LS处于第一状态时控制电子器件的接地端GND接入低电平VSS,例如此时GND可以接地,在这种情况下电子器件的高电平输入端Signal与接地端GND之间的电势差即为VCC,即使该电子器件的开启电压大于现有的电平转换器能够转换输出的最大高电压,本发明实施例所述的开关控制装置也可以顺利开启所述电子器件;而当逻辑电平LS处于第二状态时,开关单元23控制电子器件的接地端GND不接入低电平VSS,从而使得电子器件的接地端GND悬空,从而使得电子器件的高电平输入端S i gnal与接地端GND之间没有电势差,因此电子器件不能开启。
[0045]优选,所述高电平输出单元21可以具体用于分时向所述高电平输入端Signal输出具有不同的预定幅值的高电平,以满足不同时间电子器件的供电需要。例如,在图2所示的实施例中,在优选情况下,VCC可以分时幅值为6V、12V、24V或其他的电压值。
[0046]具体的,所述开关单元可以包括:开关晶体管,控制极接入所述逻辑电平,第一极与所述接地端连接,第二极接入低电平;
[0047]当所述逻辑电平处于第一状态时,所述开关晶体管导通,电子器件的接地端接入低电平,当所述逻辑电平处于第二状态时,所述开关晶体管断开,电子器件的接地端接入低电平。
[0048]更具体的,所述开关晶体管可以包括开关三极管;
[0049]所述开关晶体管,基极接入所述逻辑电平,第一极与所述接地端连接,第二极接入低电平;
[0050]当所述开关三极管接入的逻辑电平为高电平时,所述开关三极管导通,当所述开关三极管接入的逻辑电平为低电平时,所述开关三极管断开;
[0051]在实际操作时,所述开关三极管的第一极可以为集电极或发射极,所述开关三极管的第二极可以为发射极或集电极。
[0052]优选的,所述开关晶体管可以包括
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1