驱动芯片的制作方法

文档序号:2575715阅读:256来源:国知局
专利名称:驱动芯片的制作方法
技术领域
本实用新型涉及一种驱动芯片,更具体地说,是一种用于显示器的驱动芯片。
背景技术
薄膜晶体管阵列基板(Thin-Film Transistor Array Substrate, TFTArray Substrate)是液晶显示器(Liquid Crystal Display, LCD)所不可或缺的重要组件,而薄 膜晶体管阵列基板通常包括多个画素单元(pixehmit)、多条扫描线(scan line)以及多 条数据线(data line)。这些画素单元电性连接这些扫描线与数据线,而各个画素单元通常包括一晶 体管以及一画素电极(Pixel electrode),其中各个晶体管具有一闸极(gate)、一源极 (source)以及一汲极(drain),而闸极连接扫描线,源极连接数据线,汲极则连接画素电 极。液晶显示器还包括一组装在薄膜晶体管阵列基板上的驱动芯片(driver chip), 而驱动芯片电性连接这些扫描线,并透过这些扫描线来开启或关闭晶体管,以控制这些数 据线输出电压至这些画素电极,进而对这些画素单元所对应的液晶电容进行充电。如此,液 晶层内的液晶分子得以被驱动,让液晶显示器可以显示影像。然而,各条扫描线的长度彼此不同,所以这些扫描线的电阻彼此不相等,而各条扫 描线的总电容也不相等,以至于这些扫描线与驱动芯片之间的电阻有些差距,造成驱动芯 片与这些扫描线之间的负载(loading)都不相同。一旦此差距过大,将会发生严重的阻容 延迟(RC delay),导致各个画素单元所对应的液晶电容被充电的时间不一致,进而出现亮 度分布明显不均勻的画面,例如出现亮线与暗线,严重破坏液晶显示器的画面质量。
实用新型内容为解决现有技术存在的上述问题,本实用新型提出一种驱动芯片,其用于装设在 显示器内,并能解决现有上述因阻容延迟所造成的画面质量被破坏的问题。本实用新型可通过以上技术方案予以实现一种驱动芯片,其用于装设在一显示器的一主动组件阵列基板上,主动组件阵列 基板包括多条信号线,而驱动芯片包括一芯片主体、多个输出端子以及多个负载调整单元, 这些输出端子用于电性连接一些信号线,而这些负载调整单元电性连接于这些输出端子与 芯片主体之间,其中芯片主体通过这些输出端子与这些负载调整单元而电性连接多条信号 线,而这些负载调整单元用于使芯片主体与其所电性连接的这些信号线之间的负载一致。作为本实用新型的优选实施例本实用新型所述各负载调整单元与其所电性连接的信号线共同具有一总电阻值 与一总电容值,而该些总电阻值与该些总电容值实质上彼此相等;所述各负载调整单元包 括一电阻以及一电性连接该电阻的电容,该电阻直接电性连接所述芯片本体;在所述各负 载调整单元中,该电容与该电阻并联;所述信号线分别为多条扫描线与多条数据线;所述 输出端子用于电性连接所述扫描线;所述输出端子用于电性连接所述数据线;所述显示器 为液晶显示器。[0013]通过以上技术方案,本实用新型的驱动芯片所包括的多个负载调整单元能使芯片 主体以及其所电性连接的多条信号线之间的负载一致,而这些信号线可以是多条扫描线 或多条数据线。这样,本实用新型能避免发生严重的阻容延迟,减少出现亮度分布明显不均 勻的画面,并让各个液晶电容被充电的时间可以一致,进而提升显示器的画面质量。

图1是本实用新型一种驱动芯片的第一实施例以及其所装设的显示器的电路示 意图。图2是本实用新型一种驱动芯片的第二实施例以及其所装设的显示器的电路示 意图。图中[0017]100,300 驱动芯片[0018]110,310 芯片主体[0019]120输出端子[0020]130负载调整单元[0021]132电阻[0022]134电容[0023]200主动组件阵列基板[0024]210d、210s 信号线[0025]220画素单元[0026]222晶体管[0027]224液晶电容[0028]226储存电容[0029]D汲极[0030]G闸极[0031]S源极
具体实施方式
下面结合具体实施方式
,进一步阐述本实用新型如图1所示,本实用新型一种驱动芯片的第一实施例以及其所装设的显示器的电 路示意图。本实施例的驱动芯片100用于装设在一主动组件阵列基板200上,而主动组件 阵列基板200为一种显示器的主动组件阵列基板,其中此显示器可以是液晶显示器,其例 如是计算机液晶屏幕、液晶电视、手机液晶屏幕或液晶投影机等。主动组件阵列基板200包括多条信号线210s、210d与多个画素单元220,而这些画 素单元220电性连接这些信号线210s、210d。这些信号线210s、210d分别为多条扫描线与 多条数据线,其中信号线210s为扫描线,信号线210d为数据线。各个画素单元220包括一 晶体管222与一画素电极(未图示)。在各个画素单元220中,晶体管222电性连接画素电 极,并具有一闸极G、一汲极D与一源极S。主动组件阵列基板200所属的液晶显示器通常更包括一液晶层以及一对向基板(二者图上都没表示)。对向基板例如是彩色滤光基板(colorfilter substrate),而液晶 层配置在对向基板以及这些画素电极之间,其中液晶层、对向基板以及这些画素电极三者 会形成多个液晶电容224。在各个画素单元220中,晶体管222的闸极G连接信号线210s, 源极S连接信号线210d,而汲极D连接液晶电容224。另外,各个画素单元220可以更包括多个储存电容(storage capacitor, Cst) 226,而这些储存电容226电性连接这些晶体管222的汲极D。在图1所示的实施例中, 储存电容226电性连接信号线210s (即扫描线),而储存电容226为架构于扫描线上的储存 电容(Cst on gate)。不过,在其他未图示的实施例中,储存电容226可以电性连接共享线 (common line),且可以是架构于共用线上的储存电容(Cst on common)。驱动芯片100包括一芯片主体110、多个输出端子120以及多个负载调整单元 130,而这些负载调整单元130电性连接于这些输出端子120与芯片主体110之间。这些 输出端子120用于电性连接这些信号线210s (即扫描线),而芯片主体110透过这些输出端 子120以及这些负载调整单元130来电性连接这些信号线210s。芯片主体110的功用是用来控制晶体管222开启或关闭。由于这些信号线210s 连接这些晶体管222的闸极G,因此芯片主体110能透过这些信号线210s开启或关闭这些 晶体管222,进而控制对液晶电容224的充电,以促使液晶显示器可以显示影像。这些负载调整单元130的功用在于使芯片主体110与其所电性连接的这些信号线 210s之间的负载一致。也就是说,这些负载调整单元130能让每一条信号线210s与芯片主 体110之间的负载实质上相同。具体而言,各个负载调整单元130以及其所电性连接的信号线210s共同具有一总 电阻值与一总电容值,这些总电阻值实质上彼此相等,而这些总电容值实质上彼此相等。换 句话说,各个负载调整单元130可以分别调整其所电性连接的信号线210s与芯片主体110 之间的电阻值与电容值,进而使芯片主体110与其所电性连接的这些信号线210s之间的负
载一致。在本实施例中,各个负载调整单元130包括一电阻132以及一电容134,其中电容 134电性连接电阻132,而这些电阻132直接电性连接芯片本体110。在各个负载调整单元 130中,电阻132与电容134并联,并与信号线210s串联,而电容134则与信号线210s并 联,如图1所示。在相电性连接的负载调整单元130与信号线210s中,上述总电阻值为信号线210s 的电阻与电阻132 二者数值的总和,上述总电容值为信号线210s的电容与电容134 二者数 值的总和,其中上述信号线210s的电容是指一条信号线210s的总电容,其数值会受到液晶 电容224与储存电容226的影响。透过电阻132与电容134,这些负载调整单元130能调 整这些信号线210s与芯片主体110之间的电阻值与电容值,让芯片主体110与这些信号线 210s之间的负载一致。举例而言,在所有信号线210s中,会有一条信号线210s具有最大电阻,而其他信 号线210s则以此具有最大电阻的信号线210s为基准,并透过这些电阻132来增加电阻值, 让芯片主体110与这些信号线210s之间的电阻值实质上彼此相等。同理,在所有信号线210s中,其中一条信号线210s具有最大电容,而其他信号线 210s则以此具有最大电容的信号线210s为基准,并透过这些电容134来增加电容值。如此,芯片主体110与这些信号线210s之间的电容值亦可以实质上彼此相等。值得一提的是,信号线210s所具有的最大电阻与最大电容二者可透过量测机台 所测得,或者是经由程序仿真而得到的仿真值。详细而言,在设计主动组件阵列基板200的 布线(layout)时,会进行程序仿真,用软件仿真出这些信号线210s、210d,并且计算出各条 信号线210s、210d在仿真真实情况下的电阻值与电容值。在计算出各条信号线210s、210d在仿真真实情况下的电阻值与电容值之后,从这 些信号线210s的电阻值与电容值当中,找出最大的电阻值与最大的电容值。如此,就能找 出具有最大电容的信号线210s与具有最大电阻的信号线210s。这样就可以透过这些负载 调整单元130来调整这些信号线210s与芯片主体110之间的电阻值与电容值。基于上述,由于这些信号线210s与芯片主体110之间的电阻值与电容值可被这些 负载调整单元130调整,让这些电阻值实质上彼此相等,这些电容值实质上彼此相等,因此 这些负载调整单元130能使芯片主体110与其所电性连接的这些信号线210s之间的负载 一致,以避免发生严重的阻容延迟,并让各个液晶电容224被充电的时间一致,进而提升显 示器的画面质量。图2是本实用新型一种驱动芯片的第二实施例以及其所装设的显示器的电路示 意图。请参阅图2,本实施例的驱动芯片300用于装设在一主动组件阵列基板200上,并包 括芯片主体310、这些输出端子120以及负载调整单元130。本实施例的驱动芯片300与第一实施例的驱动芯片100 二者相似,其中二者相同 的特征不再重复叙述,而以下仅介绍二者的差异,其主要在于芯片主体310与芯片主体 110 二者的功用有所不同。芯片主体310的功用是用来输出画素电压至这些画素单元220。详细而言,这些输 出端子120用于电性连接这些信号线210d,也就是数据线,而芯片主体310透过这些输出端 子120与这些负载调整单元130来电性连接这些信号线210d。当晶体管222被开启时,画 素电压会从信号线210d(即数据线)传递至画素单元220的画素电极(未图示),进而对液 晶电容224进行充电,以促使液晶显示器可以显示影像。这些负载调整单元130的功用与前述实施例相似。详细而言,这些负载调整单元 130是使芯片主体310与其所电性连接的这些信号线210d之间的负载一致。也就是说,这 些负载调整单元130能让每一条信号线210d与芯片主体310之间的负载实质上相同,而上 述让芯片主体310与信号线210d之间的负载一致的手段及原理皆与第一实施例相同,故不 再重复叙述。综上所述,本实用新型的驱动芯片所包括的多个负载调整单元能使芯片主体以及 其所电性连接的多条信号线之间的负载一致,而这些信号线可以是多条扫描线或多条数据 线。这样,本实用新型能避免发生严重的阻容延迟,减少出现亮度分布明显不均勻的画面, 并让各个液晶电容被充电的时间可以一致,进而提升显示器的画面质量。但是,上述的具体实施方式
只是示例性的,是为了更好的使本领域技术人员能够 理解本专利,不能理解为是对本专利包括范围的限制;只要是根据本专利所揭示精神的所 作的任何等同变更或修饰,均落入本专利包括的范围。
权利要求一种驱动芯片,用于装设在一显示器的一主动组件阵列基板上,该主动组件阵列基板包括多条信号线,其特征在于该驱动芯片包括一芯片主体;多个输出端子,用于电性连接一些信号线;以及多个负载调整单元,电性连接于所述输出端子与芯片主体之间,其中所述芯片主体透过所述输出端子与该些负载调整单元而电性连接多条信号线,而该些负载调整单元用于使所述芯片主体与其所电性连接的所述信号线之间的负载一致。
2.根据权利要求1所述的驱动芯片,其特征在于所述各负载调整单元与其所电性连 接的信号线共同具有一总电阻值与一总电容值,而该些总电阻值与该些总电容值实质上彼 此相等。
3.根据权利要求1所述的驱动芯片,其特征在于所述各负载调整单元包括一电阻以 及一电性连接该电阻的电容,该电阻直接电性连接所述芯片本体。
4.根据权利要求3所述的驱动芯片,其特征在于在所述各负载调整单元中,该电容与 该电阻并联。
5.根据权利要求1所述的驱动芯片,其特征在于所述信号线分别为多条扫描线与多 条数据线。
6.根据权利要求5所述的驱动芯片,其特征在于所述输出端子用于电性连接所述扫 描线。
7.根据权利要求5所述的驱动芯片,其特征在于所述输出端子用于电性连接所述数 据线。
8.根据权利要求1所述的驱动芯片,其特征在于所述显示器为液晶显示器。
专利摘要本实用新型公开一种驱动芯片,其用于装设在显示器的主动组件阵列基板上,主动组件阵列基板包括多条信号线,而驱动芯片包括一芯片主体、多个输出端子以及多个负载调整单元,这些输出端子用于电性连接一些信号线,而这些负载调整单元电性连接于这些输出端子与芯片主体之间,其中芯片主体透过这些输出端子与这些负载调整单元而电性连接多条信号线,而这些负载调整单元用于使芯片主体与其所电性连接的这些信号线之间的负载一致。本实用新型能避免发生严重的阻容延迟,减少出现亮度分布明显不均匀的画面,并让各个液晶电容被充电的时间可以一致,进而提升显示器的画面质量。
文档编号G09G3/36GK201716962SQ200920212370
公开日2011年1月19日 申请日期2009年11月13日 优先权日2009年11月13日
发明者于俊杰, 黄绎叡 申请人:华映视讯(吴江)有限公司;中华映管股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1