一种LED显示屏及其显示控制电路的制作方法

文档序号:12065363阅读:419来源:国知局
一种LED显示屏及其显示控制电路的制作方法与工艺

本发明属于LED显示技术领域,尤其涉及一种LED显示屏及其显示控制电路。



背景技术:

由于LED显示屏具有亮度高、工作电压低、功耗小、大型化、寿命长、耐冲击和性能稳定等优点,LED显示屏得到广泛应用,例如应用在体育场馆、商业应用、银行、证劵、邮政、码头、商场、车站、邮政、电讯、机关、监控、学校、餐厅、酒店、娱乐、等不同户外场所的广告宣传等。

一般而言,LED显示屏由多个8路行扫描控制芯片和多个16列通道恒流控制芯片进行LED显示控制,并且由于通道上的寄生电容不可忽略,且容易造成LED显示屏残影现象,因此,每个行扫描控制芯片中增加了消隐功能,以消除LED显示屏的残影现象,但是因为时序问题,行扫描控制芯片输出的行扫描控制信号中容易产生窄脉冲信号,该窄脉冲信号容易导致LED显示屏发生消隐不完全的问题。

综上所述,现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。



技术实现要素:

本发明的目的在于提供一种LED显示屏及其显示控制电路,旨在现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

本发明是这样实现的,一种LED显示控制电路,包括多个行扫描控制芯片、多个列扫描控制芯片以及LED显示阵列,每个所述行扫描控制芯片具有多个输入端与多个输出端,多个所述输入端用于接收多个驱动信号,多个所述输出端与所述LED显示阵列的多个行通道一一对应连接,用于输出行扫描控制信号至所述LED显示阵列,每个所述列扫描控制芯片用于输出列扫描控制信号至所述LED显示阵列,所述LED显示控制电路还包括多个消隐信号产生模块;

多个所述消隐信号产生模块的输入端与每个所述行扫描控制芯片的多个输出端一一对应连接,多个所述消隐信号产生模块的输出端与所述LED显示阵列的多个行通道一一对应连接;

所述行扫描控制芯片根据多个所述驱动信号生成多个行扫描控制信号,并将所述行扫描控制信号输出至所述LED显示阵列,以选通所述LED显示阵列中与所述行扫描控制信号对应的行通道;其中,所述行扫描控制信号具有窄脉冲;同时所述行扫描控制芯片将所述行扫描控制信号输出至所述消隐信号产生模块,所述消隐信号产生模块根据所述行扫描控制信号生成行消隐信号,以对所述LED显示阵列中与所述行消隐信号对应的行通道进行消隐处理;

其中,在所述窄脉冲的上升沿时刻,所述行消隐信号由低电平变为高电平,且所述高电平持续的时间大于所述窄脉冲的脉冲宽度;或者在所述窄脉冲的下降沿时刻,所述行消隐信号由高电平变为低电平,且所述低电平持续的时间大于所述窄脉冲的脉冲宽度;或者在所述窄脉冲的上升沿时刻,所述行消隐信号由高电平变为低电平,且所述低电平持续的时间大于所述窄脉冲的脉冲宽度;或者在所述窄脉冲的下降沿时刻,所述行消隐信号由低电平变为高电平,且所述高电平持续的时间大于所述窄脉冲的脉冲宽度。

本发明的又一目的还在于提供一种LED显示屏,所述LED显示屏包括上述的LED显示屏控制电路。

在本发明中,通过采用包括多个行扫描控制芯片、多个列扫描控制芯片、LED显示阵列以及多个消隐信号产生模块的LED显示控制电路,使得行扫描控制芯片根据多个驱动信号生成多个行扫描控制信号,并将行扫描控制信号输出至LED显示阵列,以选通LED显示阵列中与行扫描控制信号对应的行通道;其中,行扫描控制信号具有窄脉冲;同时行扫描控制芯片将行扫描控制信号输出至消隐信号产生模块,消隐信号产生模块根据行扫描控制信号生成行消隐信号,以对LED显示阵列中与行消隐信号对应的行通道进行消隐处理;其中,在窄脉冲的上升沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度;或者在窄脉冲的下降沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度;或者在所述窄脉冲的上升沿时刻,所述行消隐信号由高电平变为低电平,且所述低电平持续的时间大于所述窄脉冲的脉冲宽度;或者在所述窄脉冲的下降沿时刻,所述行消隐信号由低电平变为高电平,且所述高电平持续的时间大于所述窄脉冲的脉冲宽度,从而使得当行扫描控制信号产生窄脉冲时,消隐信号产生模块可以产生行消隐信号对该窄脉冲信号所产生的残影进行行消隐处理,使得LED显示阵列中被选通的行通道不会产生残影现象,从而解决了现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

附图说明

图1是现有的LED显示屏的各个控制信号示意图;

图2是现有的LED显示屏控制电路示意图;

图3是现有的LED显示屏出现残影现象的时序原理示意图;

图4是本发明一实施例所提供的LED显示控制电路的模块结构示意图;

图5是本发明一实施例所提供的LED显示控制电路中消隐信号产生模块的模块结构示意图;

图6是图5所示的消隐信号产生模块中延时单元的电路结构示意图;

图7是图5所示的消隐信号产生模块中延时单元的另一电路结构示意图;

图8是图5所示的消隐信号产生模块中延时单元的又一电路结构示意图;

图9是本发明一实施例所提供的LED显示控制电路的时序原理示意图;

图10是本发明另一实施例所提供的LED显示控制电路中消隐信号产生模块的模块结构示意图;

图11是图10所示的LED显示控制电路中消隐信号产生模块的电路结构示意图;

图12是本发明另一实施例所提供的LED显示控制电路的时序原理示意图;

图13是本发明又一实施例所提供的LED显示控制电路的时序原理示意图。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。

通常,因时序问题而导致LED显示屏产生消隐不完全的问题的主要原因是:行扫描控制芯片的片选信号滞后于行扫描控制芯片输出的行扫描控制信号,进而使得行扫描控制信号出现窄脉冲信号,该窄脉冲信号的宽度若是小于消隐信号的脉宽,则消隐效果不会产生,并且此窄脉冲信号可向通道上的寄生电容充电,以使寄生电容为高电平,进而导致LED显示屏出现残影现象。

进一步地,如图1所示,就8路行扫描控制芯片而言,其有多个输入控制信号S0、S1、S2、ENH以及ENL。其中,输入控制信号ENH以及ENL是控制输出使能或屏蔽,即片选信号CEB是根据输入控制信号ENH和ENL产生的,当片选信号CEB为高电平时,则8路行扫描控制芯片的输出被屏蔽,当片选信号CEB为低电平时,则8路行扫控制芯片的输出使能;输入控制信号S0、S1、S2为8路行扫描控制芯片的输入控制信号,用于依序打开8个通道,即8路行扫描控制信号P1-P8是根据输入控制信号S0、S1、S2输出的,而消隐信号B1-B8又是8路行扫描控制信号P1-P8经由消影脉冲产生器产生的,因此,只有当输入控制信号S0、S1、S2、ENH以及ENL同时到达芯片端口时,芯片的消隐功能才可以正常工作。但是随着PCB布线、前端控制芯片输出等因素造成输入控制信号S0、S1、S2、ENH以及ENL之间延迟不同,进而使得8路行扫描控制芯片的片选信号CEB滞后于8路行扫描控制芯片的输出信号,从而导致LED显示屏消隐不完全,即LED显示屏的残影现象依然存在。

下面根据图2所示的LED显示控制电路示意图和图3所示的LED显示屏出现残影现象的时序原理示意图,对LED显示屏因时序问题出现残影的原理作详细说明:

首先,值得注意的是,图2所示的LED显示控制电路,以及图3所示的LED显示屏出现残影现象的时序原理示意图均是以8路行扫描控制芯片中的4路信号为例进行说明。

如图2所示,P1、P2、P3以及P4为行扫描控制信号,低电平使能;B1、B2、B3以及B4为行通道消隐信号,高电平使能;N1、N2、N3以及N4为列通道控制信号,高电平使能;C1、C2、C3以及C4为行通道寄生电容。

进一步地,请同时参考图2和图3,如图2和图3所示,由于P1、P2、P3以及P4的行扫描控制信号只有在低电平时使能,N1、N2、N3以及N4的列通道控制信号只有在高电平时使能,并且只有在片选信号CEB为低电平时P1、P2、P3以及P4的行扫描控制信号才有效,因此,正常情况下,在时间1的时段内,LED显示屏控制电路中的LED显示阵列的第1行第4列的LED发光、第2行第1列的LED发光、第3行第2列的LED发光以及第4行第3列的LED发光;在时间2的时段内,LED显示屏控制电路中的LED显示阵列中的4行4列的LED均不发光;在时间3的时段内,LED显示屏控制电路中的LED显示阵列的第1行LED均不发光、第2行第2列的LED发光、第3行第3列的LED发光以及第4行第4列的LED发光。

然而,当时序上片选信号CEB发生比行扫描控制信号P1晚时,则在片选信号CEB结束前,行扫描控制信号P1会产生一个窄脉冲P11,因此,在时间1的时段内,行扫描控制信号P1向LED显示阵列中第1行的通道电容C1充电,以使通道电容C1变为高电平,进而在列通道控制信号的作用下使得LED显示阵列中的第1行第4列的LED发光,在行扫描控制信号P1由低电平变为高电平时,消隐信号B1控制LED显示阵列中第1行的通道电容C1放电,使得通道电容C1由高电平变为低电平;在时间2的时段内,由于行扫描控制信号P1的窄脉冲P11的存在,通道电容C1重新被充电至高电平;在时间3的时段内,在行扫描控制信号P1为低电平时,通道电容C1持续被充电,而虽然在行扫描控制信号P1为高电平时,其不再向通道电容C1充电,并且通道电容C1因为消隐信号B1的原因开始放电,但是由于行扫描控制信号P1的窄脉冲P11的存在,使得通道电容C1保持一定的高电平,进而使得LED显示阵列的第1行第2列和第2行第3列中的LED均发光,从而造成LED显示屏出现残影。

值得注意的是,当行扫描控制信号P1会产生一个窄脉冲P11时,该窄脉冲P11只对LED显示阵列中的第1行的发光情况产生影响,其他行的发光情况均不受影响,因此,此处对其他行的发光情况不再赘述;此外,上述仅是以行扫描控制信号P1产生窄脉冲信号P11时为例,对现有的LED显示屏出现消隐不完全的问题进行了详细说明,而当行扫描控制信号P1-P8中的任意一个行扫描控制信号产生窄脉冲信号,或者行扫描控制信号P1-P8任意两个、三个、四个或全部行扫描控制信号均产生窄脉冲信号时,LED显示屏出现消隐不完全的原理与行扫描控制信号P1产生窄脉冲信号P11导致LED显示屏出现消隐不完全的原理相同,因此此处不再赘述。

以下结合具体附图对本发明的实现进行详细的描述:

图4示出了本发明一实施例所提供的LED显示控制电路的模块结构,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:

如图4所示,本发明实施例所提供的LED显示控制电路10包括多个行扫描控制芯片100(图中仅示出一个)、多个列扫描控制芯片101(图中仅示出一个)以及LED显示阵列102。其中,每个行扫描控制芯片100具有多个输入端与多个输出端,多个输入端用于接收多个驱动信号,多个输出端与LED显示阵列102的行通道一一对应连接,用于输出行扫描控制信号至LED显示阵列102,以选通LED显示阵列102中相应的行通道,每个列扫描控制芯片101用于输出列扫描控制信号至LED显示阵列102,以选通LED显示阵列102中相应的列通道。

进一步地,本发明实施例所提供的LED显示控制电路10还包括多个消隐信号产生模块103。

其中,多个消隐信号产生模块103的输入端与每个行扫描控制芯片100的多个输出端一一对应连接,多个消隐信号产生模块103的输出端与LED显示阵列102的多个行通道一一对应连接。

具体的,行扫描控制芯片100根据多个驱动信号生成多个行扫描控制信号,并将行扫描控制信号输出至LED显示阵列102,以选通LED显示阵列102中与行扫描控制信号对应的行通道;其中,行扫描控制信号具有窄脉冲;同时行扫描控制芯片100将行扫描控制信号输出至消隐信号产生模块103,消隐信号产生模块103根据行扫描控制信号生成行消隐信号,以对LED显示阵列102中与行消隐信号对应的行通道进行消隐处理;其中,在窄脉冲的上升沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度;或者在窄脉冲的下降沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度;或者在所述窄脉冲的上升沿时刻,所述行消隐信号由高电平变为低电平,且所述低电平持续的时间大于所述窄脉冲的脉冲宽度;或者在所述窄脉冲的下降沿时刻,所述行消隐信号由低电平变为高电平,且所述高电平持续的时间大于所述窄脉冲的脉冲宽度。

需要说明的是,在本发明实施例中,在窄脉冲的上升沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度具体指的是:当行扫描控制信号中的窄脉冲信号的上升沿到来时,在相同时刻,行消隐信号产生一段脉冲宽度大于窄脉冲宽度的高电平,即在窄脉冲之后紧接着行消隐信号产生一段有效地高电平;在窄脉冲的下降沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度具体指的是:当行扫描控制信号中的窄脉冲信号的下降沿到来时,在相同时刻,行消隐信号产生一段脉冲宽度大于窄脉冲宽度的低电平,即在窄脉冲之后紧接着行消隐信号产生一段有效地低电平。

而在窄脉冲的上升沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度指的是:当行扫描控制信号中的窄脉冲信号的上升沿到来时,在相同时刻,行消隐信号产生一段脉冲宽度大于窄脉冲宽度的低电平,即在窄脉冲之后紧接着行消隐信号产生一段有效地低电平;在窄脉冲的下降沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度指的是:当行扫描控制信号中的窄脉冲信号的下降沿到来时,在相同时刻,行消隐信号产生一段脉冲宽度大于窄脉冲宽度的高电平,即在窄脉冲之后紧接着行消隐信号产生一段有效地高电平。

此外,在本发明实施例中,行扫描控制芯片100由三八译码器构成,即行扫描控制芯片100具有三个信号输入端和八个信号输出端,三个信号输入端用于接收前端电路(图中未示出)输出的输入信号S0、S1以及S2,八个输出端用于输出八路行扫描控制信号,在本发明实施例中,行扫描控制信号仅以P1-P4为例进行说明。

每个列扫描控制芯片101输出多个列扫描控制信号(图中仅示出了四个,即N1-N4)至LED显示阵列102,以使LED显示阵列20根据列扫描控制信号选通相应的列通道,优选的,本发明实施例中的列扫描控制芯片101为16通道恒流控制芯片,而图中仅示出4通道进行相关说明;LED显示阵列102由多个开关元件(图中以8个开关元件M1-M8为例)、多行多列的发光二极管阵列(图中以4行4列为例)以及多个行通道寄生电容(图中以4个通道电容C1-C4为例)。

需要说明的是,在本发明实施例中,第一开关元件M1、第三开关元件M3、第五开关元件M5以及第七开关元件M7均为PMOS管,而第二开关元件M2、第四开关元件M4、第六开关元件M6以及第八开关元件M8均为NMOS管;当然本领域技术人员可以理解的是,在其他实施例中,第一开关元件M1、第三开关元件M3、第五开关元件M5以及第七开关元件M7也可以均为NMOS管,而第二开关元件M2、第四开关元件M4、第六开关元件M6以及第八开关元件M8均为PMOS管;此外,第一开关元件M1至第八开关元件M8均为NMOS管;或者第一开关元件M1至第八开关元件M8均为PMOS管。

值得注意的是,当第一开关元件M1、第三开关元件M3、第五开关元件M5以及第七开关元件M7均为PMOS管,而第二开关元件M2、第四开关元件M4、第六开关元件M6以及第八开关元件M8均为NMOS管时,行扫描控制信号低电平有效,而行消隐信号高电平有效;当第一开关元件M1、第三开关元件M3、第五开关元件M5以及第七开关元件M7也可以均为NMOS管,而第二开关元件M2、第四开关元件M4、第六开关元件M6以及第八开关元件M8均为PMOS管时,行扫描控制信号高电平有效,而行消隐信号低电平有效;当第一开关元件M1至第八开关元件M8均为NMOS管时,行扫描控制信号与行消隐信号均高电平有效,当第一开关元件M1至第八开关元件M8均为PMOS管时,行扫描控制信号与行消隐信号均低电平有效。

在本发明中,通过在LED显示控制电路10中设置消隐信号产生模块103,使得消隐信号产生模块103根据行扫描控制信号产生行消隐信号,并根据产生的行消隐信号对LED显示阵列102中的相应行通道进行消隐处理,从而消除了LED显示阵列102中出现的残影,解决了LED显示屏出现消隐不完全的问题。

进一步地,作为本发明一优选实施方式,如图5所示,消隐信号产生模块103包括:多个延时单元103a、反相单元103b以及第一消隐信号产生单元103c。

其中,多个延时单元103a串联,并且最后一个延时单元103a的输出端与反相单元103b的输入端连接,反相单元103b的输出端与第一消隐信号产生单元103c的第一输入端连接,第一消隐信号产生单元103c的第二输入端与第一个延时单元103a的输入端共接形成消隐信号产生模块103的输入端,第一消隐信号产生单元103c的输出端为消隐信号产生模块103的输出端。

具体的,多个延时单元103a对行行扫描控制信号进行多次延时,并且将延时后的行扫描控制信号输出至反相单元103b;其中,行扫描控制信号每次延时的宽度小于窄脉冲宽度;反相单元103b对延时后的行扫描控制芯片进行反相处理后输出至第一消隐信号产生单元103c;第一消隐信号产生单元103c根据处理后的延时后的行扫描控制信号与行扫描控制信号生成行消隐信号。

进一步地,作为本发明一优选实施方式,如图6所示,延时单元103a包括第一反相器U1、第二反相器U2、第一电阻R1以及第一电容C11。

其中,第一反相器U1的输入端为延时单元103a的输入端,第一反相器U1的输出端与第一电阻R1的第一端连接,第一电阻R1的第二端与第一电容C11的第一端以及第二反相器U2的输入端连接,第一电容C11的第二端接地,第二反相器U2的输出端为延时单元103a的输出端。

在本发明实施例中,由第一反相器U1、第二反相器U2、第一电阻R1以及第一电容C11组成延时单元103a,该延时单元103a通过第一反相器U1与第二反相器U2对行扫描控制信号进行两次反相处理,以达到对行扫描控制信号进行延时的目的。

进一步地,作为本发明一优选实施方式,如图7所示,延时单元103a包括第三反相器U3、第四反相器U4、第五反相器U5、第六反相器U6、第二电容C12以及第一偏置电流源I1。

其中,第三反相器U3的输入端为延时单元103a的输入端,第三反相器U3的输出端与第四反相器U4的第一输入端连接,第四反相器U4的第二输入端与第一偏置电流源I1的输出端连接,第一偏置电流源I1的输入端接收输入电压VDD,第四反相器U4的输出端与第二电容C12的第一端以及第五反相器U5的输入端连接,第四反相器U4的接地端与第二电容C12的第二端共接于地,第五反相器U5的输出端与第六反相器U6的输入端连接,第六反相器U6的输出端为延时单元103a的输出端。

在本发明实施例中,由第三反相器U3、第四反相器U4、第五反相器U5、第六反相器U6、第二电容C12以及第一偏置电流源I1组成延时单元103a,该延时单元103a通过第三反相器U3、第四反相器U4、第五反相器U5以及第六反相器U6对行扫描控制信号四次反相处理,以达到对行扫描控制信号进行延时的目的。

进一步地,作为本发明一优选实施方式,如图8所示,延时单元103a包括第七反相器U7、第八反相器U8、第九反相器U9、第十反相器U10、第三电容C13以及第二偏置电流源I2。

其中,第七反相器U7的第一输入端为延时单元103a的输入端,第七反相器U7的第二输入端接收输入电压VDD,第七反相器U7的输出端与第三电容C13的第一端以及第八反相器U8的输入端连接,第七反相器U7的接地端与第二偏置电流源I2的输入端连接,第二偏置电流源I2的与第三电容C13的第二端共接于地,第八反相器U8的输出端与第九反相器U9的输入端连接,第九反相器U9的输出端与第十反相器U10的输入端连接,第十反相器U10的输出端为延时单元103a的输出端。

在本发明实施例中,由第七反相器U7、第八反相器U8、第九反相器U9、第十反相器U10、第三电容C13以及第二偏置电流源I2组成延时单元103a,该延时单元103a通过第七反相器U7、第八反相器U8、第九反相器U9以及第十反相器U10对行扫描控制信号四次反相处理,以达到对行扫描控制信号进行延时的目的。

进一步地,作为本发明一优选实施方式,如图5所示,反相单元103b包括第十一反相器U11,第十一反相器U11的输入端为反相单元103b的输入端,第十一反向器U11的输出端为反相单元103b的输出端。

进一步地,作为本发明一优选实施方式,如图5所示,第一消隐信号产生单元103c包括与门AND1,与门AND1的第一输入端为第一消隐信号产生单元103c的第一输入端,与门AND1的第二输入端为第一消隐信号产生单元103c的第二输入端,与门AND1的输出端为第一消隐信号产生单元103c的输出端。

进一步地,图9示出了本发明一实施例所提供的LED显示控制电路10的时序原理图,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:

如图11所示,消隐信号产生模块103在接收到行扫描控制芯片100输出的行扫描控制信号后,消隐信号产生模块103中的多个延时单元103a对该行扫描控制信号进行多次延时,以得到多次延时后的行扫描控制信号,例如,假设消隐信号产生模块103中包括四个延时单元103a,当第一个延时单元103a接收到行扫描控制芯片100输出的行扫描控制信号P1后,第一个延时单元103a对该行扫描控制信号P1进行延时处理以得到延时后的行扫描控制信号P1D1,并将该延时后的行扫描控制信号P1D1输出至第二个延时单元103a,第二个延时单元103a对该延时后的行扫描控制信号P1D1进行再次延时处理以得到延时后的行扫描控制信号P1D2,并将该延时后的行扫描控制信号P1D2输出至第三个延时单元103a,第三个延时单元103a对延时后的行扫描控制信号P1D2进行延时处理以得到延时后的行扫描控制信号P1D3,并将该延时后的行扫描控制信号P1D3输出至第四个延时单元103a,第四个延时单元103a对延时后的行扫描控制信号P1D3进行延时处理以得到延时后的行扫描控制信号P1D4,并将该延时后的行扫描控制信号P1D4输出至第十一反相器U11进行反相,以得到反相处理后的信号P1D4B。

当第十一反相器U11对延时后的行扫描控制信号P1D4进行延时处理以得到信号P1D4B后,第十一反相器U11将该信号P1D4B输出至与门AND1,与门AND1对该信号P1D4B与行扫描控制信号P1进行与逻辑处理,以产生行消隐信号B1,该行消隐信号B1在行扫描控制信号P1的窄脉冲P11的下降沿时刻将产生一段高电平B11,并且该高电平B11的持续时间大于行扫描控制信号P1的窄脉冲P11的脉冲宽度。

需要说明的是,多个延时单元103a在对行扫描控制信号P1进行多次延时时,必须使得每次延时的宽度小于行扫描控制信号P1的窄脉冲P11的脉冲宽度;此外,图9只是以行扫描控制信号P1为例,对本发明实施例提供的LED显示控制电路10中的消隐信号产生模块103的原理作具体说明,当行扫描控制芯片100的其他输出端输出的行扫描控制信号具有窄脉冲时,消隐信号产生模块103根据其产生行消隐信号的原理与上述方法相同,此处不再一一进行描述。

进一步地,在本发明实施例中,消隐信号产生模块103的工作原理仅以行扫描控制信号P1低电平有效,而行消隐信号B1高电平有效为例进行说明,而当扫描控制信号P1高电平有效,而行消隐信号B1低电平有效时、行扫描控制信号P1与行消隐信号B1均低电平有效、或者行扫描控制信号P1与行消隐信号B1均高电平有效时,消隐信号产生模块103的工作原理与上述方法相似,此处不再进行赘述。

在本发明实施例中,通过将行扫描控制信号P1进行多次延时,并且每次延时的宽度均小于行扫描控制信号P1的窄脉冲P11的脉冲宽度,如此将使得消隐信号产生模块103在根据行扫描控制信号P1产生行消隐信号B1使,行消隐信号B1在行扫描控制信号P1的窄脉冲P11之后具有一段高电平B11,进而使得该高电平B11可对窄脉冲P11所产生的残影进行消除,从而解决了现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

进一步地,作为本发明一优选实施方式,如图10所示,消隐信号产生模块103包括:多个信号处理单元103d与第二消隐信号产生单元103e。

其中,多个信号处理单元103d串联,并且最后一个信号处理单元103d的输出端与第二消隐信号产生单元103e的第一输入端连接,第一个信号处理单元103d的输入端与第二消隐信号产生单元103e的第二输入端共接形成消隐信号产生模块103的输入端,第二消隐信号产生单元103e的输出端为消隐信号产生模块103的输出端。

具体的,多个信号处理单元103d对行扫描控制信号进行多次转换处理,并将转换处理后的行扫描控制信号输出至第二消隐信号产生单元103e,第二消隐信号产生单元103e根据转换处理后的行扫描控制信号与行扫描控制信号生成行消隐信号。

进一步地,作为本发明一优选实施方式,如图11所示,信号处理单元103d包括延时子单元103f与信号转换子单元103g。

其中,延时子单元103f的输入端与信号转换子单元103g的第一输入端共接形成信号处理单元103d的输入端,延时子单元103f的输出端与信号转换子单元103g的第二输入端连接,信号转换子单元103g的输出端为信号处理单元103d的输出端。

具体的,延时子单元103f对行扫描控制信号进行延时,并将延时后的行扫描控制信号发送至信号转换子单元103g,信号转换子单元103g根据延时后的行扫描控制信号对行扫描控制信号进行转换处理;其中,行扫描控制信号延时的宽度小于窄脉冲宽度。

进一步地,作为本发明一优选实施方式,如图11所示,延时子单元103f的具体电路结构与图6至图8中所示的延时单元103a的电路结构相同,具体可参考图6至图8中对于延时单元103a的相关描述,此处不再赘述。

进一步地,作为本发明一优选实施方式,如图11所示,信号转换子单元103g为与门AND2。其中,与门AND2的第一输入端为信号转换子单元103g的第一输入端,与门AND2的第二输入端为信号转换子单元103g的第二输入端,与门AND2的输出端为信号转换子单元103g的输出端。

进一步地,作为本发明一优选实施方式,如图11所示,第二消隐信号产生单元103e为包括第十二反相器U12和与门AND3,该第十二反相器U12的输入端为第二消隐信号产生单元102e的第一输入端,该第十二反相器U12的输出端和与门AND3的第一输入端连接,该与门AND3的第二输入端为第二消隐信号产生单元103e的第二输入端,该与门AND3的输出端为第二消隐信号产生单元103e的输出端。

进一步地,图12示出了本发明另一实施例所提供的LED显示控制电路10的时序原理图,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:

首先,本实施例仅以图12中的消隐信号产生模块103包括两个信号处理单元103d为例,每个信号处理单元103d中包括一个延时子单元103f与一个信号转换子单元103g。

如图12所示,第一个延时子单元103f接收到行扫描控制芯片100输出的行扫描控制信号P1后,对该行扫描控制信号P1进行延时处理以得到延时后的行扫描控制信号P1B1,并将该延时后的行扫描控制信号P1B1输出至第一个与门AND2,第一个与门AND2对延时后的行扫描控制信号P1B1与行扫描控制信号P1进行与逻辑处理,以得到处理后的信号P1A1;在第一个与AND2得到该处理后的信号P1A1后,第一个与门AND2将该处理后的信号P1A1发送至第二个延时子单元103f与第二个与门AND2,第二个延时子单元103f对该信号P1A1进行延时后得到延时后的信号P1B2,并将该延时后的行扫描控制信号P1B2输出至第二个与门AND2,第二个与门AND2对延时后的行扫描控制信号P1B2与信号P1A1进行与逻辑处理,以得到处理后的信号P1A2,第十二反相器U12对该信号P1A2进行反相处理后输出信号P1A2B至与门AND3,与门AND3根据该信号P1A2B与行扫描控制信号P1进行与逻辑处理,以产生行消隐信号B1,该行消隐信号B1在行扫描控制信号P1的窄脉冲P11的下降沿时刻将产生一段高电平B11,并且该高电平B11的持续时间大于行扫描控制信号P1的窄脉冲P11的脉冲宽度。

需要说明的是,多个延时子单元103f在对行扫描控制信号P1进行多次延时时,必须使得每次延时的宽度小于行扫描控制信号P1的窄脉冲P11的脉冲宽度;此外,图12只是以行扫描控制信号P1为例,对本发明实施例提供的LED显示控制电路10中的消隐信号产生模块103的原理作具体说明,当行扫描控制芯片100的其他输出端输出的行扫描控制信号具有窄脉冲时,消隐信号产生模块103根据其产生行消隐信号的原理与上述方法相同,此处不再一一进行描述。

进一步地,在本发明实施例中,消隐信号产生模块103的工作原理仅以行扫描控制信号P1低电平有效,而行消隐信号B1高电平有效为例进行说明,而当扫描控制信号P1高电平有效,而行消隐信号B1低电平有效、行扫描控制信号P1与行消隐信号B1均低电平有效、或者行扫描控制信号P1与行消隐信号B1均高电平有效时,消隐信号产生模块103的工作原理与上述方法相同,此处不再进行赘述。

在本发明实施例中,通过将行扫描控制信号P1进行多次延时,并且每次延时的宽度均小于行扫描控制信号P1的窄脉冲P11的脉冲宽度,如此将使得消隐信号产生模块103在根据行扫描控制信号P1产生行消隐信号B1使,行消隐信号B1在行扫描控制信号P1的窄脉冲P11之后具有一段高电平B11,进而使得该高电平B11可对窄脉冲P11所产生的残影进行消除,从而解决了现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

下面以4所示的LED显示控制电路10与图13所示的LED显示控制电路10的时序原理图为例,对本发明实施例所示的显示控制电路10的工作原理作具体说明,详述如下:

具体的,请同时参考图4与图13,其中,图13中仅以行扫描控制信号P1-P4、消隐信号B1-B4以及列扫描控制信号N1-N4为例。

如图4与图13所示,在时间1的时段内,当片选信号CEB为低电平,行扫描控制信号P11为低电平,且第一行消隐信号B1为低电平时,行扫描控制信号P11输出使能,即行扫描控制信号P11控制第一开关元件M1打开,第一行消隐信号B1控制第二开关元件M2关闭,进而选通LED显示阵列102的第一行通道,此时外部电压(图中未示出)通过打开的第一开关元件M1向第一行通道寄生电容C1充电,而由于此时的列扫描控制信号N4为高电平,因此LED显示阵列102的第4列通道被选通,进而使得LED显示阵列102的第1行第4列的发光二极管点亮。需要说明的是,在该时间1的时段内,LED显示阵列102中的第2行第1列的发光二极管、第3行第2列的发光二极管以及第4行第3列的发光二极管均点亮,而第2行第1列的发光二极管、第3行第2列的发光二极管以及第4行第3列的发光二极管点亮的原理与LED显示阵列102的第1行第4列的发光二极管点亮的原理相同,此处不再赘述。

当行扫描控制信号P11由低电平变为高电平,且第一行消隐信号B1由低电平变为高电平后,行扫描控制信号P11控制第一开关元件M1关闭,第一行消隐信号B1控制第二开关元件M2打开,进而使得第一行通道寄生电容C1通过打开的第二开关元件M2进行放电,从而使得第一行通道寄生电容C1由高电平转变为低电平。

由于行扫描控制信号P1具有窄脉冲P11,并且此时第一行消隐信号B1为低电平,因此,行扫描控制信号P1的窄脉冲P11向电容C1充电,进而使得电容C2由低电平转为高电平,而由图13可知,在行扫描控制信号P1的窄脉冲P11之后,第一行消隐信号B1具有一段高电平B11,该高电平B11使得第二开关元件M2打开,进而使得第一行通道寄生电容C1通过打开的第二开关元件M2进行放电,从而使得第一行通道寄生电容C1由重新由高电平转变为低电平。

在时间2的时段内,由于此时的片选信号CEB为高电平,而当片选信号CEB为高电平时,行扫描控制信号P1-P4被屏蔽,即行扫描控制信号P1-P4的高低电平均不会选通LED显示阵列102中相应的行通道,并且此时的列控制信号N1-N4均为低电平,因此,LED显示阵列102中的各个发光二极管均不发光;此外,值得注意的是,在时间2的时段内,由于第一行消隐信号B1中的高电平B1 1将第一行通道寄生电容C1因行扫描控制信号P1的窄脉冲P11产生的高电平已经拉低,因此,第一行通道寄生电容C1维持低电平状态。

在时间3的时段内,当片选信号CEB重新变为低电平,行扫描控制信号P1由高电平变为低电平,且第一行消隐信号B1持续为低电平时,行扫描控制信号P1输出使能,即行扫描控制信号P1控制第一开关元件M1打开,第一行消隐信号B1控制第二开关元件M2关闭,进而使得LED显示阵列102的第一行通道被选通,此时外部电压(图中未示出)通过打开的第一开关元件M1向第一行通道寄生电容C1充电,第一行通道寄生电容C1由之前维持的低电平状态转换为高电平状态,但是由于此时的列扫描控制信号N1-N4均为低电平,因此LED显示阵列102的第一行通道中无发光二极管点亮。

当行扫描控制信号P11由低电平变为高电平,且第一行消隐信号B1由低电平变为高电平后,行扫描控制信号P11控制第一开关元件M1关闭,第一行消隐信号B1控制第二开关元件M2打开,进而使得第一行通道寄生电容C1通过打开的第二开关元件M2进行放电,从而使得第一行通道寄生电容C1由高电平转变为低电平。

由于行扫描控制信号P1具有窄脉冲P11,并且此时第一行消隐信号B1为低电平,因此,行扫描控制信号P1的窄脉冲P11向电容C1充电,进而使得电容C2由低电平转为高电平,而由图13可知,在行扫描控制信号P1的窄脉冲P11之后,第一行消隐信号B1具有一段高电平B11,该高电平B11使得第二开关元件M2打开,进而使得第一行通道寄生电容C1通过打开的第二开关元件M2进行放电,从而使得第一行通道寄生电容C1由重新由高电平转变为低电平,进而使得LED显示阵列102的第一行通道中无发光二极管点亮,从而消除了LED显示阵列102中出现的残影,解决了LED显示屏出现消隐不完全的问题。

需要说明的是,在该时间3的时段内,LED显示阵列102中的第2行第2列的发光二极管、第3行第3列的发光二极管以及第4行第4列的发光二极管均点亮,而第2行第2列的发光二极管、第3行第2列的发光二极管以及第4行第2列的发光二极管点亮的原理前述的LED显示阵列102的第1行第4列的发光二极管点亮的原理相同,此处不再赘述。

此外,上述只是针对当行扫描控制信号P1出现窄脉冲时,消隐信号产生模块103根据第一行消隐信号B1对该行扫描控制信号P1所引起LED显示阵列102中相应行通道的残影进行消除处理为例,对本发明实施例提供的LED显示控制电路10的工作原理进行详细说明,而当行扫描控制信号P1-P4中的任一出现窄脉冲时,本发明实施例所提供的LED显示控制电路10进行消影处理的原理与上述方法相同,此处不再赘述。

进一步地,本发明实施例还提供一种LED显示屏,该LED显示屏包括LED显示控制电路10,由于本发明实施例所提供的LED显示屏是基于图4至图13所提供的LED显示控制电路10实现的,因此,关于本发明实施例所提供的LED显示屏的原理可参考上述图4至图13中对显示控制电路10的具体描述,此处不再赘述。

在本发明实施例中,通过采用包括多个行扫描控制芯片、多个列扫描控制芯片、LED显示阵列以及多个消隐信号产生模块的LED显示控制电路,使得行扫描控制芯片根据多个驱动信号生成多个行扫描控制信号,并将行扫描控制信号输出至LED显示阵列,以选通LED显示阵列中与行扫描控制信号对应的行通道;其中,行扫描控制信号具有窄脉冲;同时行扫描控制芯片将行扫描控制信号输出至消隐信号产生模块,消隐信号产生模块根据行扫描控制信号生成行消隐信号,以对LED显示阵列中与行消隐信号对应的行通道进行消隐处理;其中,在窄脉冲的上升沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度,或者在窄脉冲的下降沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度;或者在窄脉冲的上升沿时刻,行消隐信号由高电平变为低电平,且低电平持续的时间大于窄脉冲的脉冲宽度;或者在窄脉冲的下降沿时刻,行消隐信号由低电平变为高电平,且高电平持续的时间大于窄脉冲的脉冲宽度,从而使得当行扫描控制信号产生窄脉冲时,消隐信号产生模块可以产生行消隐信号对该窄脉冲信号所产生的残影进行行消隐处理,使得LED显示阵列中被选通的行通道不会产生残影现象,从而解决了现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1