液晶显示装置的制作方法

文档序号:14177138阅读:188来源:国知局
液晶显示装置的制作方法

本发明涉及一种显示技术,尤其涉及一种液晶显示装置。



背景技术:

现今的高分辨率液晶显示器通常会增加解多工器在源极驱动电路以及数据线之间以解决源极驱动电路输出埠(pin)数目不足的问题,同时也提高显示器分辨率,然而显示器在两个数据极性不同的数据信号转换期间,数据线会从正电压瞬间转换成负电压,在大尺寸显示器上容易产生数据线在充电时有阻容负载(rcloading)过大造成阻容延迟(rcdelay)的问题,特别是在两个画面期间因此在显示器会有显示不均(mura)的现象,此现象在大尺寸显示器上犹为明显。



技术实现要素:

本发明的一目的在提供一种液晶显示装置,其主要是提供一种像素配置搭配驱动方法,通过一个像素区域包含第一子像素与第二子像素,在第一画面期间,提供至第一子像素的数据信号为第一极性;在第二画面期间,提供至第二子像素的数据信号为第二极性,使得数据线在两个画面期间转换时,不需要进行数据信号反转,以解决液晶显示装置的数据线阻容负载过大造成阻容延迟的问题,特别是低温多晶硅制程的液晶显示装置因负载大造成的阻容延迟。

本发明提出一种液晶显示装置,液晶显示装置包括有多条数据线、多条栅极线、源极驱动电路、第一栅极驱动电路、第二栅极驱动电路、多个解多工模块以及像素阵列。多条数据线,包含多条第2m条数据线及多条第2m+1条数据线。多条栅极线,包含多条第2n条栅极线及多条第2n+1条栅极线。源极驱动电路,电性耦接数据线,源极驱动电路包含多个输出埠以输出数据信号,并且相邻两条数据线传输的数据信号彼此电压极性不同。第一栅极驱动电路,电性耦接第2n+1条栅极线,用以输出第一栅极驱动信号。第二栅极驱动电路,电性耦接第2n条栅极线,用以输出第二栅极驱动信号。多个解多工模块,电性耦接于源极驱动电路与数据线之间。像素阵列,具有以阵列方式排列的多个像素,每一像素具有第一子像素及第二子像素;其中,第一子像素电性耦接第2n+1条的栅极线,第二子像素电性耦接第2n条的栅极线,第一子像素及第二子像素的其中之一电性耦接第2m条的数据线,以及第一子像素及第二子像素的其中的另一电性耦接第2m+1条的数据线,其中每一第一子像素和每一第二子像素的极性彼此相反,且m和n为正整数。

在本发明的液晶显示装置中,其主要是提供一种像素配置搭配驱动方法,通过一个像素区域包含第一子像素与第二子像素,在第一个画面期间,提供至第一子像素的数据信号为第一极性;在第二画面期间,提供至第二子像素的数据信号为第二极性,使得数据线在两个画面期间转换时,不需要进行数据信号反转,以解决液晶显示装置的数据线阻容负载过大造成阻容延迟的问题,特别是低温多晶硅制程的液晶显示装置因负载大造成的阻容延迟。

为了让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合附图说明书附图,作详细说明如下。

附图说明

图1为依照本发明一实施例的液晶显示装置的电路示意图;

图2为依照本发明一实施例的液晶显示装置的示意图;以及

图3为依照本发明一实施例的液晶显示装置的时序图。

附图标记说明:

100:液晶显示装置

11:源极驱动电路

12、13:栅极驱动电路

14:解多工模块

141、142:解多工器

15:像素阵列

151、152:子像素

t1、t2:晶体管

c1、c2:液晶电容

p1、p1’:像素

d1、d2、d3、d4:数据线

g0、g1、g2、g3、g4、g5、g2n、g2n+1:栅极线

d1、d2:距离

具体实施方式

图1绘有依照本发明一实施例的液晶显示装置的电路示意图。如图1所示,本发明提出一种液晶显示装置100,此液晶显示装置100例如是低温多晶硅显示面板(lowtemperaturepoly-silicon,ltps),但本发明不以此为限,液晶显示装置100包括有数据线d1-d4、栅极线g0-g5、源极驱动电路11、栅极驱动电路12、栅极驱动电路13、解多工模块14以及像素阵列15。如图1所示栅极驱动电路12及栅极驱动电路13分布于像素阵列15的相对两侧,本发明并不以此为限。

源极驱动电路11可通过解多工模块14电性耦接数据线d1-d4,源极驱动电路11包含多个输出埠用以输出数据信号至解多工模块14,并且相邻两条数据线d1与d2传输的数据信号彼此电压极性不同,意即当第2m+1条数据线(奇数条数据线)传输的数据信号为正电压,第2m条数据线(偶数条数据线)传输的数据信号则是负电压,反之亦然。栅极驱动电路12电性耦接第2n+1条栅极线(奇数条栅极线),用以输出栅极驱动信号g1、g3及g5。栅极驱动电路13电性耦接第2n条栅极线(偶数条栅极线),用以输出栅极驱动信号g0、g2及g4。解多工模块14电性耦接于源极驱动电路11与数据线d1-d4之间。像素阵列15以阵列方式排列,每一像素p1具有子像素151及152。子像素151电性耦接第2n+1条的栅极线,子像素152电性耦接第2n条的栅极线,子像素151及152的其中之一电性耦接第2m条的数据线,以及子像素151及152的其中的另一电性耦接第2m+1条的数据线,其中提供至子像素151及152的数据信号极性彼此相反,且m和n为正整数。当子像素151依据第2m条的数据线提供的数据信号被驱动,则子像素152依据第2m+1条的数据线上传输的数据信号而被驱动以显示画面。当子像素151依据第2m+1条的数据线上传输的数据信号而被驱动,则子像素152也是依据第2m条的数据线上传输的数据信号而被驱动以显示画面。

接着说明解多工模块14,请继续参考图1,解多工模块14包括解多工器141及142,解多工器141电性耦接源极驱动电路11的输出埠的其中之一以及数据线d1及d3,用以将从源极驱动电路11馈入的数据信号分配至数据线d1及d3;以及解多工器142电性耦接源极驱动电路11的输出埠的其中的另一以及数据线d2及d4,用以将从源极驱动电路11馈入的数据信号分配至数据线d2及d4。在本发明的实施例中,是采用一对二的解多工器,一个源极驱动电路11的输出埠对应两条数据线,本发明的解多工器是指输出固定极性的电压并且与间隔一条的数据线耦接,举例而言,解多工器141是与数据线d1及d3耦接并且输出负极性电压,解多工器142是与数据线d2及d4耦接并且输出正极性电压,因此此架构可以到像素间正负极性的切换。

请参考图2,图2为依照本发明一实施例的液晶显示装置的子像素配置示意图。图2并未绘出源极驱动电路11、第一栅极驱动电路12、第二栅极驱动电路13、解多工模块14等元件,仅绘出数据线d1、d2及d3、栅极线g0、g1、g2及g3、像素p1、p1’与子像素151及152,但并不影响本实施例的操作。在图2的范例中,仅以像素p1及p1’内的子像素151及152举例说明,本领域技术人员,应可以从以下叙述推之其他子像素与栅极线和数据线的耦接关系,本说明书不再赘述。接着说明每一像素p1包含的子像素151及152,子像素151包括晶体管t1及液晶电容c1。晶体管t1的源极端电性耦接数据线d1,晶体管t1的栅极端电性耦接栅极线g1,液晶电容c1电性耦接该晶体管t1的漏极端。子像素152包括晶体管t2及液晶电容c2。晶体管t2的源极端电性耦接数据线d2,晶体管t2的栅极端电性耦接栅极线g2,液晶电容c2电性耦接晶体管t2的漏极端。其中数据线d1与数据线d2提供的数据信号极性不同。然而像素矩阵15内的其他像素p1的子像素配置亦可有所变化,例如是下一列像素p1’的子像素151可耦接数据线d2而子像素152可耦接数据线d1,以此种方式配置像素p1’所提供的数据信号极性仍为不同。因此本发明不以图2所绘示的子像素配置为限,只要是在像素p1内提供给子像素151跟子像素152的数据信号极性不同即可完成本发明。

请继续参考图2,接着说明像素p1及子像素151及152的耦接关系及操作,子像素151是连接到数据线d1以及栅极线g1,子像素152是连接到数据线d2以及栅极线g2,接着一个画面期间导通一组栅极线(奇数组栅极线一组,偶数组栅极线一组),因此如果栅极线g1、g3导通,数据线d1将负极性数据信号输入至子像素151,像素p1此时为负极性。然而当下一个画面期间时,导通另一组栅极线,因此栅极线g0、g2导通,数据线d2将正极性数据信号输入至子像素152,像素p1此时即为正极性。因此由此实施例可以看出像素p1的极性可以随着帧的转换,而有正负极性的切换,但数据线d1、d2及d3只需要输出固定极性的数据信号(意即充正电荷或负电荷)即可,不需要做正负极性的切换。

请继续参考图2,本发明的栅极线配置是由奇数组栅极线与偶数组栅极线彼此平行交错设置,第2n+1条的栅极线与第2n条的栅极线两者之间具有距离d1,第2n+1条的栅极线与第2n+2条的栅极线两者之间具有距离d2,而距离d1小于距离d2。由图2所示的范例中可以看出,栅极线g0与栅极线g1之间的距离d1小于栅极线g1与栅极线g2之间的距离d2,然此并非用以限制本发明。本发明的栅极线配置特征在于,多加了一组栅极线但在不影响像素开口率的情况下,奇数组栅极线的其中之一会与偶数组栅极线的其中的一间隔一距离,并且与偶数组栅极线的其中的另一间隔另一距离,偶数组栅极线的配置情况与奇数组相同,在此不再赘述。

接着请一并参考图2及图3,图3为依照本发明一实施例的液晶显示装置的时序图。由图2及图3的范例中可知,在第一个画面期间时是由栅极线g1(奇数组栅极线)上所传送的栅极驱动信号来导通每一个像素p1的子像素151,接着在最后一条栅极线g2n+1驱动完毕后,继续第二画面期间,在第二个画面期间由栅极线g2(偶数组栅极线)上所传送的栅极驱动信号来导通每一个像素p1的子像素152。请再参考图2及图3,在第一个画面期间时数据线d1提供负极性数据信号至子像素151,数据线d2提供正极性数据信号至像素p1’的子像素151,像素p1此时为负极性,而像素p1’此时为正极性,而在第二个画面期间时数据线d2提供正极性数据信号至子像素152,像素p1此时为正极性,由此可看出数据线d2是分时提供正极性数据信号至像素p1的子像素151及像素p1’的子像素152,搭配在不同画面期间时奇数组栅极线及偶数组栅极线会轮流导通子像素151、152,使得数据线可以只输出固定极性的数据信号,但可让像素p1的子像素151与子像素152不同极性的切换。

综上所述,由于本发明的液晶显示装置中,利用两组栅极线以及两个子像素共用一个像素区域,在一个画面期间的时间内驱动奇数组栅极线,在下一个画面期间的时间内驱动偶数组栅极线,使得频率转换间可以让像素内部极性反转,但数据线不需要做不同极性的电压转换只需要充固定极性的电压(例如:0v~5v或0v~-5v),相较于原本的电压范围(例如:-5v~5v),本发明除了可以降低电源的供应外,也解决数据线阻容负载过大造成阻容延迟而产生在显示装置会有显示不均现象的问题。

虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何熟习此技术者,在不脱离本发明的精神和范围内,当可做些许的变动与润饰,因此本发明的保护范围当视所附的权利要求所界定者为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1