一种显示面板的驱动电路、驱动方法及显示装置与流程

文档序号:17152286发布日期:2019-03-19 23:33阅读:123来源:国知局
一种显示面板的驱动电路、驱动方法及显示装置与流程

本申请属于显示技术领域,尤其涉及一种显示面板的驱动电路、驱动方法及显示装置。



背景技术:

随着显示技术的不断发展,液晶面板、显示器等显示设备不断向着高分辨率、大屏化、低功耗、低成本的方向发展。液晶面板包括成行和成列的像素单元,在液晶面板工作时,栅极驱动信号控制像素单元中的薄膜晶体管(thinfilmtransistor,tft)的开启和关闭,从而完成液晶面板的行扫描,实现液晶面板显示图像的功能,为了提升显示效果,通常对显示面板采用主动阵列led驱动电路进行驱动。

然而,由于薄膜晶体管在长时间的栅极应力(gatestress)下会因为阈值电压的漂移而使得薄膜晶体管的电流发生漂移,从而导致微发光二极管出现显示不均的问题。

申请内容

本申请实施例提供一种显示面板的驱动电路、驱动方法及显示装置,旨在解决由于薄膜晶体管在长时间的栅极应力(gatestress)下会因为阈值电压的漂移而使得薄膜晶体管的电流发生漂移,从而导致微发光二极管出现显示不均的问题。

本申请实施例提供了一种显示面板的驱动电路,包括:

第一开关单元,所述第一开关单元的输入端与数据线连接,所述第一开关单元的控制端与第一扫描线连接,设置为根据所述第一扫描线输入的第一扫描信号控制所述数据线提供的数据电压信号的导通和关断;

第一电容单元,所述第一电容单元的第一端与所述第一开关单元的输出端连接;

第二电容单元,所述第二电容单元的第一端与所述第一电容单元的第二端连接;

第二开关单元,所述第二开关单元的输出端与所述第一电容单元的第二端连接,所述第二开关单元的控制端与第二扫描线连接,所述第二扫描线设置为提供第二扫描信号;

第三开关单元,所述第三开关单元的输出端与所述第二开关单元的输入端连接,所述第三开关单元的控制端与第三扫描线连接,所述第三开关单元的输入端与电源线连接,其中,所述第三扫描线设置为提供第三扫描信号,所述电源线设置为提供电源信号;

第四开关单元,所述第四开关单元的输入端与所述第三开关单元的输出端连接,所述第四开关单元的控制端与所述第一电容单元的第二端连接,所述第四开关单元的输出端与所述第二电容单元的第二端连接;以及

发光单元,所述发光单元的第一端与所述第四开关单元的输出端连接,所述发光单元的第二端与公共电极连接。

可选的,所述第一开关单元、所述第二开关单元、所述第三开关单元以及所述第四开关单元为电子开关管。

可选的,所述电子开关管为n型薄膜晶体场效应管;

所述n型薄膜晶体场效应管的漏极为所述电子开关管的输入端,所述n型薄膜晶体场效应管的源极为所述电子开关管的输出端,所述n型薄膜晶体场效应管的栅极为所述电子开关管的控制端。

可选的,所述第一电容单元包括:第一电容;

所述第一电容的第一端作为所述第一电容单元的第一端,所述第一电容的第二端作为所述第一电容单元的第二端。

可选的,所述第二电容单元包括:第二电容;

所述第二电容的第一端作为所述第二电容单元的第一端,所述第二电容的第二端作为所述第二电容单元的第二端。

可选的,所述发光单元包括:微发光二极管;

所述微发光二极管的阳极为所述发光单元的第一端,所述微发光二极管的阴极为所述发光单元的第二端。

可选的,所述电子开关管为多晶硅薄膜晶体管、非晶硅薄膜晶体管、氧化锌基薄膜晶体管或有机薄膜晶体管中的任意一项。

本申请实施例还提供了一种上述任一项实施例所述的显示面板的驱动电路的驱动方法,所述驱动方法包括:

在初始化阶段,将所述第一扫描信号、所述第二扫描信号以及所述第三扫描信号设置为高电平,将所述数据电压信号设置为第一数据电压;

在阈值电压补偿阶段,将所述第一扫描信号和所述第二扫描信号设置为高电平,将所述第三扫描信号设置为低电平,将所述数据电压信号设置为第一数据电压;

在充电阶段,将所述第一扫描信号和所述第三扫描信号设置为高电平,将所述第二扫描信号设置为低电平,将所述数据电压信号设置为第二数据电压;

在发光阶段,将所述第一扫描信号和所述第二扫描信号设置为低电平,将所述第三扫描信号设置为高电平,将所述数据电压信号设置为第三数据电压。

可选的,所述驱动方法还包括:

在所述初始化阶段,将所述第一电容单元充电至第一数据电压。

本申请的另一实施例还提供一种显示装置,包括:

显示面板;以及

控制单元,其中,所述控制单元包括如上述任一项实施例所述的驱动电路。

本申请实施例提供了一种显示面板的驱动电路、驱动方法及显示装置,第一开关单元接收第一扫描线提供的第一扫描信号,第二开关单元接收第二扫描线提供的第二扫描信号,第三开关单元接收第三扫描线提供的第三扫描信号和电源线提供的电源信号,第四开关单元作为驱动单元,通过控制数据线提供的数据电压信号的导通或关断,以对第一电容单元和第二电容单元进行充电,从而使得流过发光单元的电流不受驱动单元的阈值电压的影响,避免了发光单元出现显示不均的问题。

附图说明

为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本申请的一个实施例提供的显示面板的驱动电路的结构示意图;

图2为本申请的另一个实施例提供的显示面板的驱动电路的结构示意图;

图3为本申请的一个实施例提供的驱动方法的流程示意图;

图4为本申请一个实施例提供的驱动方法的驱动时序示意图;

图5为本申请的一个实施例提供的显示装置的结构示意图。

具体实施方式

为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。

本申请的说明书和权利要求书及上述附图中的术语“包括”以及它们任何变形,意图在于覆盖不排他的包含。例如包含一系列步骤或单元的过程、方法或系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,术语“第一”、“第二”和“第三”等是设置为区别不同对象,而非设置为描述特定顺序。

图1为本申请的一个实施例提供的显示面板的驱动电路的结构示意图。如图1所示,本实施例中的驱动电路包括:

第一开关单元10,第一开关单元10的输入端与数据线连接,第一开关单元10的控制端与第一扫描线连接,设置为根据第一扫描线输入的第一扫描信号控制数据线提供的数据电压信号的导通和关断;

第一电容单元101,第一电容单元101的第一端与第一开关单元10的输出端连接;

第二电容单元102,第二电容单元102的第一端与第一电容单元101的第二端连接;

第二开关单元20,第二开关单元20的输出端与第一电容单元101的第二端连接,第二开关单元20的控制端与第二扫描线连接,第二扫描线设置为提供第二扫描信号;

第三开关单元30,第三开关单元30的输出端与第二开关单元20的输入端连接,第三开关单元30的控制端与第三扫描线连接,第三开关单元30的输入端与电源线连接,其中,第三扫描线设置为提供第三扫描信号,电源线设置为提供电源信号;

第四开关单元40,第四开关单元40的输入端与第三开关单元30的输出端连接,第四开关单元40的控制端与第一电容单元101的第二端连接,第四开关单元40的输出端与第二电容单元102的第二端连接;以及

发光单元103,发光单元103的第一端与第四开关单元40的输出端连接,发光单元103的第二端与公共电极连接。

在一个实施例中,第一开关单元、第二开关单元、第三开关单元以及第四开关单元为电子开关管。

在一个实施例中,电子开关管为n型薄膜晶体场效应管;

n型薄膜晶体场效应管的漏极为电子开关管的输入端,n型薄膜晶体场效应管的源极为电子开关管的输出端,n型薄膜晶体场效应管的栅极为电子开关管的控制端。

图2为本申请的另一个实施例提供的显示面板的驱动电路的结构示意图。参见图2,在一个实施例中,第一电容单元101包括:第一电容c1;

第一电容c1的第一端作为第一电容单元101的第一端,第一电容c1的第二端作为第一电容单元101的第二端。

在一个实施例中,第一电容单元101还可以为多个电容的串联或者并联,例如,多个串联的电容的第一端作为第一电容单元101的第一端,多个串联的电容的第二端作为第一电容单元101的第二端。

参见图2,在一个实施例中,第二电容单元102包括:第二电容c2;

第二电容c2的第一端作为第二电容单元102的第一端,第二电容c2的第二端作为第二电容单元102的第二端。

在一个实施例中,第二电容单元102还可以为多个电容的串联或者并联,例如,多个串联的电容的第一端作为第二电容单元102的第一端,多个串联的电容的第二端作为第二电容单元102的第二端。

参见图2,在一个实施例中,发光单元103包括:微发光二极管uled;

微发光二极管uled的阳极为发光单元103的第一端,微发光二极管uled的阴极为发光单元103的第二端。

参见图2,在一个实施例中,第一开关单元10包括第一薄膜晶体管m1,第一薄膜晶体管m1的漏极为第一开关单元10的输入端,第一薄膜晶体管m1的源极为第一开关单元10的输出端,第一薄膜晶体管m1的栅极为第一开关单元10的控制端。

参见图2,在一个实施例中,第二开关单元20包括第二薄膜晶体管m2,第二薄膜晶体管m2的漏极为第二开关单元20的输入端,第二薄膜晶体管m2的源极为第二开关单元20的输出端,第二薄膜晶体管m2的栅极为第二开关单元20的控制端。

参见图2,在一个实施例中,第三开关单元30包括第三薄膜晶体管m3,第三薄膜晶体管m3的漏极为第三开关单元30的输入端,第三薄膜晶体管m3的源极为第三开关单元30的输出端,第三薄膜晶体管m3的栅极为第三开关单元30的控制端。

参见图2,在一个实施例中,第四开关单元40包括第四薄膜晶体管m4,第四薄膜晶体管m4的漏极为第四开关单元40的输入端,第四薄膜晶体管m4的源极为第四开关单元40的输出端,第四薄膜晶体管m4的栅极为第四开关单元40的控制端。

在一个实施例中,将第一开关单元m1的输出端设置为节点o,将第一电容单元101的第二端设为节点n,将第三开关单元m3的输出端设置为节点m,将第四开关单元40的输出端设置为节点p。

参见图2,本申请的另一实施例提供了一种显示面板的驱动电路,包括:

第一薄膜晶体管m1,第一薄膜晶体管m1的漏极与数据线连接,第一薄膜晶体管m1的栅极与第一扫描线连接,设置为根据第一扫描线输入的第一扫描信号控制数据线提供的数据电压信号的导通和关断;

第一电容c1,第一电容c1的第一端与第一薄膜晶体管m1的源极连接;

第二电容c2,第二电容c2的第一端与第一薄膜晶体管m1的源极连接;

第二薄膜晶体管m2,第二薄膜晶体管m2的源极于第一电容c1的第二端连接,第二薄膜晶体管m2的栅极与第二扫描线连接,第二扫描线设置为提供第二扫描信号;

第三薄膜晶体管m3,第三薄膜晶体管m3的源极于第二薄膜晶体管m2的漏极连接,第三薄膜晶体管m3的栅极与第三扫描线连接,第三薄膜晶体管m3的源极与电源线连接,其中,第三扫描线设置为提供第三扫描信号,电源线设置为提供电源信号;

第四薄膜晶体管m4,第四薄膜晶体管m4的漏极与第三薄膜晶体管m3的源极连接,第四薄膜晶体管m4的栅极与第一电容c1的第二端连接,第四薄膜晶体管m4的源极于第二电容c2的第二端连接;以及

微发光二极管uled,微发光二极管的正极与第四薄膜晶体管m4的源极连接,微发光二极管uled的阴极与公共电极vss连接。

在一个实施例中,公共电极vss设置一个预设的电压信号,该电压信号设置为提高驱动电路的稳定性。

在一个实施例中,公共电极vss可以直接接地。

在一个实施例中,将第一薄膜晶体管m1的源极设为节点o,将第一电容c1的第二端设为节点n,将第三薄膜晶体管m3的源极设为节点m,将第四薄膜晶体管的源极设为节点p。

图3为本申请的一个实施例提供的一种上述任一项实施例的显示面板的驱动电路的驱动方法的流程示意图。如图3所示,本实施例中的驱动方法包括:

在初始化阶段,将第一扫描信号、第二扫描信号以及第三扫描信号设置为高电平,将数据电压信号设置为第一数据电压;

在阈值电压补偿阶段,将第一扫描信号和第二扫描信号设置为高电平,将第三扫描信号设置为低电平,将数据电压信号设置为第一数据电压;

在充电阶段,将第一扫描信号和第三扫描信号设置为高电平,将第二扫描信号设置为低电平,将数据电压信号设置为第二数据电压;

在发光阶段,将第一扫描信号和第二扫描信号设置为低电平,将第三扫描信号设置为高电平,将数据电压信号设置为第三数据电压。

在一个实施例中,本实施例中的驱动方法还包括:

在初始化阶段,将第一电容单元充电至第一数据电压。

图4为本申请一个实施例提供的驱动方法的驱动时序示意图。如图4所示,在对驱动电路的驱动过程中,整个驱动过程分为四个阶段,包括初始化阶段t1、阈值电压补偿阶段t2、充电阶段t3以及发光阶段t4。

具体的,一帧时间t=(t1+t2+t3+t4)·t,t为扫描线的数目,也就是一帧画面扫描的次数,若扫描频率为60hz,则一帧时间t=1/60=16.7ms,若扫描频率为120hz,则一帧时间t=1/120=8.33ms,例如,对于高解析度(highdefinition,hd)1366*768,有768条gate线,t=768,对应的t1+t2+t3+t4=21.7μs(60hz情况,也可以为120hz,120hz对应扫描t=10.85μs),对于全高清(fullhighdefinition,fhd)解析度,t=1080,对应的t1+t2+t3+t4=15.4μs,对于4k解析度,即4096×2160的像素分辨率,t=2160,对应的t1+t2+t3+t4=7.7μs。

在初始化阶段t1,第一扫描信号gate1、第二扫描信号gate2以及第三扫描信号gate3均为高电平vgh,同时,数据电压信号设置为第一数据电压vref,该第一数据电压vref可以作为一个参考电平信号,由于第一扫描信号gate1、第二扫描信号gate2以及第三扫描信号gate3均为高电平vgh,此时,第一薄膜晶体管m1打开,第一数据电压vref储存在第一电容c1中,因此,节点o处的电压vo=vref,第二薄膜晶体管m2和第三薄膜晶体管m3打开,节点m和节点n均初始化至电源信号的电压vdd,即vm=vn=vdd。

在阈值电压补偿阶段t2,第三扫描信号gate3设置为低电平,此时,第三薄膜晶体管截止,因此,节点m和节点n处的电压vm=vn=vth+vp,其中,vth为第四薄膜晶体管m4的阈值电压,vp为节点p的电压,此时,第一电容c1中存储的电压为:

v′o=vn-vo=vth+vp-vref;

其中,第四薄膜晶体管m4作为驱动电路的驱动开关管。

在充电阶段t3,第二扫描信号gate2设置为低电平vgl,第三扫描信号gate3和第一扫描信号gate1设置为高电平vgh,本阶段完成数据电压信号的写入,数据电压信号设置为第二数据电压vdata,此时,数据电压信号写入节点o,节点o处的电压从vref提升至vdata,由于电容耦合效应,此时,节点n处的电压vn为:

其中,vth为第四薄膜晶体管m4的阈值电压,vp为节点p的电压。

在发光阶段t4,第一扫描信号gate1和第二扫描信号gate2设置为低电平vgl,第三扫描信号gate3设置为高电平vgh,此时,流过微发光二极管uled的电流为:

其中,vdata为第二数据电压,vref为第一数据电压,k为半导体层迁移率相关的一个常数,k=u·cox·w/l,u为半导体层的电子迁移率,cox为薄膜晶体管器件的金属绝缘半导体(metal-insulator-semiconductor,mis)结构的单位面积电容,w/l为tft沟道的宽长比。

由以上公式可知,流过第一薄膜晶体管m1的电流是与vth不相关的公式,此时,第一薄膜晶体管m1作为驱动开关管,因此,驱动开关管的阈值电压漂移对微发光二极管uled的驱动电流iuled无较大影响,从而可以得到高质量的显示图像。

图5为本申请的一个实施例提供的显示装置的结构示意图。

如图5所示,本实施例中的显示装置60,包括:

显示面板60;以及

控制单元61,其中,控制单元61包括如上述任一项的驱动电路610。

在一个实施例中,显示装置60可以为设置有上述驱动电路610的任意类型的显示装置,例如液晶显示装置(liquidcrystaldisplay,lcd)、有机电激光显示(organicelectroluminesencedisplay,oled)显示装置、量子点发光二极管(quantumdotlightemittingdiodes,qled)显示装置或曲面显示装置等。

在一个实施例中,显示面板62包括由多行像素和多列像素组成的像素阵列。

在一个实施例中,控制单元61,可以通过通用集成电路,例如中央处理器(centralprocessingunit,cpu),或通过专用集成电路(applicationspecificintegratedcircuit,asic)来实现。

本申请实施例提供了一种显示面板的驱动电路、驱动方法及显示装置,第一开关单元接收第一扫描线提供的第一扫描信号,第二开关单元接收第二扫描线提供的第二扫描信号,第三开关单元接收第三扫描线提供的第三扫描信号和电源线提供的电源信号,第四开关单元作为驱动单元,通过控制数据线提供的数据电压信号的导通或关断,以对第一电容单元和第二电容单元进行充电,从而使得流过发光单元的电流不受驱动单元的阈值电压的影响,避免了发光单元出现显示不均的问题。

本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体(read-onlymemory,rom)或随机存储记忆体(randomaccessmemory,ram)等。

以上所述仅为本申请的可选的实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本申请的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1