脉冲产生电路的制作方法

文档序号:19812019发布日期:2020-01-31 18:31阅读:来源:国知局

技术特征:

1.一种脉冲产生电路,包含:

一输入电路,耦接一第一电压源、一第二电压源及一节点,该输入电路用以接收一第一输入信号或一第二输入信号,并根据该第一输入信号或该第二输入信号决定该节点的电压;

一稳压电路,耦接该节点、该第一电压源及该第二电压源,该稳压电路用以接收该节点的电压或该第二输入信号,并根据该节点的电压或该第二输入信号维持一输出端的电压;

一上拉电路,耦接该节点、一第三电压源及该输出端,该上拉电路用以接收该节点的电压,该上拉电路根据该节点的电压,将该第三电压源的电压输出到该输出端;以及

一下拉电路,耦接该输出端及该第二电压源,该下拉电路用以接收该第二输入信号,该下拉电路根据该第二输入信号,将该第二电压源的电压输出到该输出端。

2.如权利要求1所述的脉冲产生电路,其中该输入电路包含:

一第一晶体管,包含一第一端、一第二端及一控制端,该第一晶体管的该第一端耦接该第一电压源,该第一晶体管的该第二端耦接该节点,该第一晶体管的该控制端耦接该第一输入信号,该第一晶体管根据该第一输入信号选择性地导通;

一第二晶体管,包含一第一端、一第二端及一控制端,该第二晶体管的该第一端耦接该第一晶体管的该第二端及该节点,该第二晶体管的该控制端耦接该第二输入信号,该第二晶体管根据该第二输入信号选择性地导通;

一第三晶体管,包含一第一端、一第二端及一控制端,该第三晶体管的该第一端耦接该第一电压源,该第三晶体管的该第二端耦接该第二晶体管的该第二端,该第三晶体管的该控制端耦接该第一晶体管的该第二端、该第二晶体管的该第一端及该节点,该第三晶体管根据该节点的电压选择性地导通;

一第四晶体管,包含一第一端、一第二端及一控制端,该第四晶体管的该第一端耦接该第三晶体管的该第二端,该第四晶体管的该第二端耦接该第二电压源,该第四晶体管的该控制端耦接该第二输入信号,该第四晶体管根据该第二输入信号选择性地导通。

3.如权利要求1所述的脉冲产生电路,其中该稳压电路包含:

一第一晶体管,包含一第一端、一第二端及一控制端,该第一晶体管的该第一端耦接该第一晶体管的该控制端,该第一晶体管的该第一端及该控制端用以接收该第二输入信号,该第一晶体管根据该第二输入信号选择性地导通;

一第二晶体管,包含一第一端、一第二端及一控制端,该第二晶体管的该第一端耦接该第一晶体管的该第二端,该第二晶体管的该第二端耦接该第二电压源,该第二晶体管的该控制端耦接该节点,该第二晶体管根据该节点的电压选择性地导通;

一第三晶体管,包含一第一端、一第二端及一控制端,该第三晶体管的该第一端耦接该节点,该第三晶体管的该控制端耦接第一晶体管的该第二端及该第二晶体管的该第一端;

一第四晶体管,包含一第一端、一第二端及一控制端,该第四晶体管的该第一端耦接该第三晶体管的该第二端,该第四晶体管的该第二端耦接该第二电压源,该第四晶体管的该控制端耦接该第三晶体管的该控制端、该第一晶体管的该第二端及该第二晶体管的该第一端;

一第五晶体管,包含一第一端、一第二端及一控制端,该第五晶体管的该第一端耦接该输出端,第五晶体管的该第二端耦接该第三晶体管的该第二端及该第四晶体管的该第一端,该第五晶体管的该控制端耦接该第一晶体管的该第二端、该第二晶体管的该第一端、该第三晶体管的该控制端及该第四晶体管的该控制端;

一第六晶体管,包含一第一端、一第二端及一控制端,该第六晶体管的该第一端耦接该第三晶体管的该第二端及该第四晶体管的该第一端,该第六晶体管的该第二端耦接该第一电压源,该第六晶体管的控制端耦接该节点,该第六晶体管根据该节点的电压选择性地导通。

4.如权利要求1所述的脉冲产生电路,其中该上拉电路包含:

一晶体管,包含一第一端、一第二端及一控制端,该晶体管的该第一端耦接一第三电压源,该晶体管的该第二端耦接输出端,该晶体管的该控制耦接该节点,该晶体管根据该节点的电压选择性地导通;

一电容,包含一第一端、一第二端,该电容的该第一端耦接该节点,该电容的该第二端耦接该输出端。

5.如权利要求1所述的脉冲产生电路,其中该下拉电路包含:

一晶体管,包含一第一端、一第二端及一控制端,该晶体管的该第一端耦接该输出端,该晶体管的该第二端耦接该第二电压源,该晶体管的该控制端用以接收该第二输入信号,该晶体管根据该第二输入信号选择性地导通。

6.如权利要求1所述的脉冲产生电路,其中该脉冲产生电路根据该第一输入信号或该第二输入信号将该第二电压源的电压或该第三电压源的电压输出到该输出端。

7.如权利要求1所述的脉冲产生电路,其中该脉冲产生电路操作于一操作模式中,该操作模式包含一第一输入时间、一致能时间、一下拉时间及一重置时间。

8.如权利要求7所述的脉冲产生电路,其中该脉冲产生电路于该致能时间区间内输出一高电压。

9.如权利要求7所述的脉冲产生电路,其中该脉冲产生电路于该下拉时间区间内输出一低电压。

10.如权利要求7所述的脉冲产生电路,其中该稳压电路于该致能时间区间内,维持该节点的电压为一高电压。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1