一种像素结构、其驱动方法及相关显示装置的制造方法_2

文档序号:9647325阅读:来源:国知局
;所述驱动控制模块在所述第一节点和所述驱动控制模块的第三端的控制下驱动所述发光器件发光。
[0038]相应地,本发明实施例还提供了一种有机电致发光显示面板,包括呈矩阵排列的
Μ列像素区域,还包括与每行像素区域--对应的本发明实施例提供的上述任一种像素结构,且各所述像素结构中发光器件的数量相等;其中,Μ等于Ν ;
[0039]各所述像素结构中的发光器件和像素补偿电路均设置于对应行的像素区域中,且一个像素区域中设置一个发光器件以及与所述发光器件连接的一个像素补偿电路。
[0040]相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述有机电致发光显示面板。
[0041]本发明实施例提供的像素结构、其驱动方法及相关显示装置,包括Ν个发光器件、与各发光器件一一对应连接的像素补偿电路、以及一个电位转换电路和一个电压输入控制电路,其中,Ν为大于0的正整数;通过将多个像素补偿电路均连接同一个电位转换电路以及同一个电压输入控制电路,相当于使多个像素补偿电路共用一个电位转换电路和一个电压输入控制电路,这与现有技术中各像素补偿电路中均包括有一个用于控制电源电压以及参考信号的输入的控制模块相比,可以简化各像素补偿电路的结构,从而可以降低像素区域中像素补偿电路的占用面积,进而提高每个像素区域的开口率。
【附图说明】
[0042]图la为本发明实施例提供的像素结构的结构示意图之一;
[0043]图lb为本发明实施例提供的像素结构的结构示意图之二 ;
[0044]图2a为本发明实施例提供的像素结构的具体结构示意图之一;
[0045]图2b为本发明实施例提供的像素结构的具体结构示意图之二 ;
[0046]图3a为本发明实施例提供的像素结构的具体结构示意图之三;
[0047]图3b为本发明实施例提供的像素结构的具体结构示意图之四;
[0048]图4a为图2b提供的像素结构的电路时序图;
[0049]图4b为图3b提供的像素结构的电路时序图;
[0050]图5为本发明实施例提供的有机电致发光显示面板中的像素结构的结构示意图。
【具体实施方式】
[0051]下面结合附图,对本发明实施例提供的像素结构、其驱动方法及相关显示装置的【具体实施方式】进行详细的说明。
[0052]本发明实施例提供的一种像素结构,如图la所示,包括N个发光器件l_n(n = 1、
2、3…N)、以及与各发光器件l_n的第一端la 对应连接的像素补偿电路2_n ;还包括:一个电位转换电路3和一个电压输入控制电路4,其中,N为大于0的正整数;
[0053]电位转换电路3的第一输入端3a与第一电源端VDD相连,第二输入端3b与第二电源端VSS相连,第三输入端3c与参考信号端Ref相连,第一控制端3d与第一电位转换端E1相连,第二控制端3e与第二电位转换端E2相连,第一输出端3f与各像素补偿电路2_n相连,第二输出端3g与各发光器件l_n的第二端lb相连;电位转换电路3用于在第一电位转换端E1的控制下将第一电源端VDD的电压提供给各发光器件l_n,同时将参考信号端Ref的电压提供给各像素补偿电路2_n,在第二电位转换端E2的控制下将第二电源端VSS的电压分别提供给各发光器件l_n和各像素补偿电路2_n ;
[0054]电压输入控制电路4的输入端4a与第一电源端VDD相连,第一输出端4b和第二输出端4c分别与各像素补偿电路2_n相连,第一控制端4d与充电控制端DC相连,第二控制端4e与发光控制端EM相连;电压输入控制电路4用于在充电控制端DC的控制下将第一电源端VDD的电压提供给各像素补偿电路2_n,以对各像素补偿电路2_n充电,在发光控制端EM的控制下将第一电源端VDD的电压提供给各像素补偿电路2_n,以控制像素补偿电路2_n驱动发光器件l_n发光;
[0055]第一电源端VDD的电压和参考信号端Ref的电压均高于第二电源端VSS的电压。
[0056]本发明实施例提供的上述像素结构,包括N个发光器件、与各发光器件一一对应连接的像素补偿电路、以及一个电位转换电路和一个电压输入控制电路,其中,N为大于0的正整数;通过将多个像素补偿电路均连接同一个电位转换电路以及同一个电压输入控制电路,相当于使多个像素补偿电路共用一个电位转换电路和一个电压输入控制电路,这与现有技术中各像素补偿电路中均包括有一个用于控制电源电压以及参考信号的输入的控制模块相比,可以简化各像素补偿电路的结构,从而可以降低像素区域中像素补偿电路的占用面积,进而提尚每个像素区域的开口率。
[0057]在具体实施时,在本发明实施例提供的上述像素结构中,如图lb所示(以N等于1为例),像素补偿电路2_1具体包括:数据写入模块21,补偿控制模块22和驱动控制模块23 ;其中,
[0058]数据写入模块21,其第一端21a与扫描信号端Scan相连,第二端21b与数据信号端Data相连,第三端21c分别与驱动控制模块23的第一端23a以及发光器件1_1的第一端la相连;数据写入模块21用于在扫描信号端Scan的控制下将数据信号端Data的信号提供给驱动控制模块23的第一端23a ;
[0059]补偿控制模块22,其第一端22a与补偿控制端EC相连,第二端22b分别与电压输入控制电路4的第一输出端4b、驱动控制模块23的第二端23b以及第一节点A相连,第三端22c分别与电压输入控制电路4的第二输出端4c、驱动控制模块23的第三端23c相连,第四端22d与电位转换电路3的第一输出端3f以及第二节点B相连;补偿控制模块22用于,在电位转换电路3的第一输出端3f和电压输入控制电路4的第一输出端4b的控制下实现充电,在补偿控制端EC的控制下使第一节点A与驱动控制模块23的第一端23a导通,以将驱动控制模块23的阈值电压以及驱动控制模块23的第一端23a的电压均储存于第一节点A ;
[0060]驱动控制模块23,用于在第一节点A和电压输入控制电路4的第二输出端4c的控制下驱动发光器件1_1发光。
[0061]上述像素补偿电路通过数据写入模块、补偿控制模块和驱动控制模块三个模块的相互配合,可以使各像素补偿电路中驱动控制模块驱动发光器件发光的工作电流仅与数据信号端的电压和参考信号端的电压有关,与驱动控制模块中的阈值电压和第一电源端的电压无关,能避免阈值电压与IR Drop对流过发光器件的电流的影响,从而使驱动发光器件发光的工作电流保持稳定,可以提高显示装置中显示区域画面亮度的均匀性。
[0062]在具体实施时,在本发明实施例提供的上述像素结构中,如图lb所示,电位转换电路3可以包括:第一转换模块31和第二转换模块32 ;其中,
[0063]第一转换模块31分别与第一电源端VDD、参考信号端Ref、第一电位转换端E1、电位转换电路3的第一输出端3f、以及电位转换电路3的第二输出端3g相连;第一转换模块31用于在第一电位转换端E1的控制下,将参考信号端Ref的电压提供给各像素补偿电路2_1,同时将第一电源端VDD的电压提供给各发光器件1_1 ;
[0064]第二转换模块32分别与第二电源端VSS、第二电位转换端E2、电位转换电路3的第一输出端3f、以及电位转换电路3的第二输出端3g相连;第二转换模块32用于在第二电位转换端E2的控制下,将第二电源端VSS的电压分别提供给各发光器件1_1和各像素补偿电路2_1。
[0065]下面结合具体实施例,对本发明实施例提供的上述像素结构进行详细说明。需要说明的是,本发明实施例仅是为了更好的解释本发明,但不限制本发明。
[0066]在具体实施时,在本发明实施例提供的上述像素结构中,如图2a至图3b所示(以N等于1为例),驱动控制模块23具体可以包括:驱动晶体管M0 ;其中,
[0067]驱动晶体管M0的栅极与第一节点A相连,源极与电压输入控制电路4的第二输出端4c相连,漏极与发光器件1_1的第一端相连。
[0068]在具体实施时,本发明实施例提供的上述像素结构中的发光器件一般为有机电致发光二极管。发光器件在驱动晶体管的饱和电流的作用下实现发光。
[0069]在具体实施时,本发明实施例提供的上述像素结构中,驱动发光器件发光的驱动晶体管为N型晶体管。为了保证驱动晶体管能正常工作,对应的第一电源端的电压需要为正电压,第二电源端的电压需要低于第一电源端的电压。
[0070]在具体实施时,在本发明实施例提供的上述像素结构中,如图2a至图3b所示,第一转换模块31具体可以包括:第一开关晶体管Ml和第二开关晶体管M2 ;其中,
[0071]第一开关晶体管Ml的栅极与第一电位转换端E1相连,源极与第一电源端VDD相连,漏极与电位转换电路3的第二输出端3g相连;
[0072]第二开关晶体管M2的栅极与第一电位转换端E1相连,源极与参考信号端Ref相连,漏极与电位转换电路3的第一输出端3f相连。
[0073]在具体实施时,在本发明实施例提供的上述像素结构中,如图2a和图2b所示,第一开关晶体管Ml和第二开关晶体管M2可以为N型开关晶体管;或者,如图3a和图3b所示,第一开关晶体管Ml和第二开关晶体管M2也可以均P型开关晶体管,在此不作限定。
[0074]以上仅是举例说明像素结构
当前第2页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1