一种基于fpga、arm架构的卫星导航接收电路的制作方法

文档序号:6211095阅读:463来源:国知局
一种基于fpga、arm架构的卫星导航接收电路的制作方法
【专利摘要】本实用新型涉及一种基于FPGA、ARM架构的卫星导航接收电路,BD低噪放电路、GLONASS低噪放电路、GPS低噪放电路各自通过滤波通道电路与合路电路连接,合路电路依次通过AD转换电路、FPGA、ARM与RS422接口电路和RS232ARM接口电路连接,电源滤波电路、SDRAM和NORFLASH分别与FPGA、ARM连接,本振信号产生电路分别与合路电路、FPGA连接,所述复位电路与ARM连接。特点是:具有体积小,功耗低、通用性强等特点,可以适应多个项目的需求。信号处理部分采取单FPGA和单ARM的方案,不仅节约了资源,降低了成本,而且减少了电路板布板的压力。处理器选择市面上主流的FPGA和ARM芯片,满足了项目需求,又降低了开发难度。
【专利说明】—种基于FPGA、ARM架构的卫星导航接收电路
【技术领域】
[0001]本实用新型涉及一种基于FPGA、ARM架构的卫星导航接收电路,该电路是基于FPGA、ARM硬件平台的北斗B3频点的数字接收单元设计,用于卫星导航接收装置。
【背景技术】
[0002]“北斗二号”是我国自行研制的卫星导航系统,能够向用户提供高精度的导航、定位和授时服务。北斗B3频点的卫星信号在军用领域得到更加广泛的应用。但由于卫星信号功率非常微弱、接收机载体通常用于高速运动中的物体,为提高其导航、定位和授时的精确性,因此卫星导航系统高动态、高灵敏度成为必需解决的问题。

【发明内容】

[0003]鉴于现有技术的现状及发展需要,本实用新型提供一种基于FPGA、ARM架构的卫星导航接收电路。
[0004]本实用新型为实现上述目的,所采取的技术方案是:一种基于FPGA、ARM架构的卫星导航接收电路,其特征在于:包括BD低噪放电路、GL0NASS低噪放电路、GPS低噪放电路、滤波通道电路、本振信号产生电路、合路电路、AD转换电路、FPGA, SDRAM、N0RFLASH、电源滤波电路、ARM、复位电路、RS422接口电路、RS232ARM接口电路,所述BD低噪放电路、GL0NASS低噪放电路、GPS低噪放电路各自通过滤波通道电路与合路电路连接,所述合路电路依次通过AD转换电路、FPGA, ARM与RS422接口电路和RS232ARM接口电路连接,所述电源滤波电路、SDRAM和N0RFLASH分别与FPGA、ARM连接,所述本振信号产生电路分别与合路电路、FPGA连接,所述复位电路与ARM连接。
[0005]本实用新型的特点是:本实用新型与卫星导航接收天线组合使用,具有体积小,功耗低、通用性强等特点,可以适应多个项目的需求。信号处理部分采取单FPGA和单ARM的方案,不仅节约了资源,降低了成本,而且减少了电路板布板的压力,将卫星导航小型化的水平达到一个新的高度。处理器选择市面上主流的FPGA和ARM芯片,满足了项目需求,又降低了开发难度。
【专利附图】

【附图说明】
[0006]图1为本实用新型的电路连接框图。
【具体实施方式】
[0007]如图1所示,一种基于FPGA、ARM架构的卫星导航接收电路,包括BD低噪放电路、GL0NASS低噪放电路、GPS低噪放电路、滤波通道电路、本振信号产生电路、合路电路、AD转换电路、FPGA、SDRAM、N0RFLASH、电源滤波电路、ARM、复位电路、RS422接口电路、RS232ARM接口电路,BD低噪放电路、GL0NASS低噪放电路、GPS低噪放电路各自通过滤波通道电路与合路电路连接,合路电路依次通过AD转换电路、FPGA, ARM与RS422接口电路和RS232ARM接口电路连接,电源滤波电路、SDRAM和NORFLASH分别与FPGA、ARM连接,所述本振信号产生电路分别与合路电路、FPGA连接,复位电路与ARM连接。
[0008]工作原理:此卫星导航抗接收单元接收天上的北斗、GPS、GLONASS卫星信号,采用FPGA和ARM架构,实现对卫星信号的数字化处理,再将处理后的数据通过RS422、RS232输出与电脑显示软件相连。可与一种卫星导航接收天线组合使用,在高动态情况下,能够输出准确的三系统卫星定位信息。
[0009]AD转换电路选用两片16位的AD9268BCPZ-125,模拟信号由外部输入,输出的16位数字信号送给FPGA处理;
[0010]FPGA 选用 Xilinx 公司 Spartan-6 系列型号为 XC6SLX150-3FGG484I 的芯片。与两片AD、ARM、SDRAM、NOR FLASH、EEPROM等连接。卫星定位主要通过FPGA来实现。
[0011]ARM 选用 NXP Semiconductors 公司型号为 LPC3250FET296 的芯片。其与 NANDFLASH、电平转换芯片、复位电路等连接。ARM主要实现参数设置等功能。
[0012]电源芯片选用凌特公司型号为LTC8026芯片,芯片输出通过滤波电路后为其他各电路供电。
[0013]BD低噪放电路采用万通公司型号为WHM14-3020BE芯片。
[0014]滤波通道电路采用最基本的电阻、电容、电感组合设计的电路。
【权利要求】
1.一种基于FPGA、ARM架构的卫星导航接收电路,其特征在于:包括BD低噪放电路、GLONASS低噪放电路、GPS低噪放电路、滤波通道电路、本振信号产生电路、合路电路、AD转换电路、FPGA、SDRAM、N0RFLASH、电源滤波电路、ARM、复位电路、RS422接口电路、RS232ARM接口电路,所述BD低噪放电路、GLONASS低噪放电路、GPS低噪放电路各自通过滤波通道电路与合路电路连接,所述合路电路依次通过AD转换电路、FPGA, ARM与RS422接口电路和RS232ARM接口电路连接,所述电源滤波电路、SDRAM和N0RFLASH分别与FPGA、ARM连接,所述本振信号产生电路分别与合路电路、FPGA连接,所述复位电路与ARM连接。
【文档编号】G01S19/35GK203720361SQ201320847856
【公开日】2014年7月16日 申请日期:2013年12月22日 优先权日:2013年12月22日
【发明者】于大蔚, 倪大森, 王朝勋, 张刚, 柴彩娟, 张敬明, 齐彩利, 项勇跃 申请人:天津七六四通信导航技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1