一种阵列雷达数字化实验系统的制作方法

文档序号:19366419发布日期:2019-12-10 20:53阅读:143来源:国知局
一种阵列雷达数字化实验系统的制作方法

本发明属于一种雷达数字化实验系统,特别是一种阵列雷达的数字化实验系统。



背景技术:

数字阵列雷达是一种发射波束和接收波束都采用数字波束形成技术的全数字有源相控阵雷达,具有高抗干扰能力、多种目标自适应识别能力、低截获率等优点,是现代雷达技术的前沿与重要发展方向。本发明实现了阵列雷达实验系统,实现了对阵列雷达信号处理过程的实时仿真,便于理解阵列雷达信号处理的全过程。



技术实现要素:

本发明的目的在于提供一种阵列雷达数字化实验系统,本发明可以实时仿真阵列雷达的信号处理流程。

实现本发明目的的技术解决方案为:一种阵列雷达数字化实验系统,系统主要由四部分组成:

阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路、视频显示电路等四部分组成。

发射信号处理电路。该电路接收上位机通过千兆以太网接口传来的阵列雷达配置信号,然后根据配置的命令完成相应的处理并将n个数字信号发出。

中频测试电路。该电路对n个数字信号进行数模转换(dac)后,利用n个sma高频接口对中频信号进行观察,然后通过高频电缆连接到另外n个sma高频接口,然后变换为数字信号输出。

接收信号处理电路。该电路接收n个阵元的数字阵列信号后进行阵列雷达信号处理。

视频显示电路。该电路将接收信号处理电路的中间结果,经过数模转换(dac)后得到视频信号输出。

本发明与现有技术相比,其显著优点:本发明可以实现整个阵列雷达实验系统,可以实时仿真阵列雷达的信号处理流程并观察仿真结果。

附图说明

图1是阵列雷达数字化实验系统。

图2是发射信号处理电路。

图3是中频测试电路。

图4是接收信号处理电路。

图5是视频显示电路。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明确,以下参照附图对本发明进一步详细说明。

本发明实现了一种阵列雷达数字化实验系统,具体流程如图1所示。

阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路和视频显示电路组成。

发射信号处理电路结构图如图2所示,其由物理接口收发器(phy)芯片、闪存(flash)、fpga等组成。

发射信号处理电路对于输入的上位机传来的配置阵列雷达的信号,经物理接口收发器(phy)芯片后,输出至fpga,fpga根据配置信息对信号进行处理,将处理后的结果通过电缆输出到中频测试电路。闪存在每次上电时对fpga进行数据加载,fpga将上位机的配置信息通过高速lvds总线输出到接收信号处理电路。

中频测试电路如图3所示,其由数模转换器(dac)、模数转换器(adc)、sma高频接口、高频电缆等组成。

中频测试电路对于发射信号处理电路输出的n个数字信号,首先进行数模转换运算,然后将数模转换后的n个阵元的模拟阵列信号输出至n个sma高频接口,将n个sma高频接口输出阵列模拟信号通过高频电缆输入至另外n个sma高频接口,对n个sma高频接口的输出进行模数转换运算,得到数字信号输出。

接收信号处理电路如图4所示,其由闪存和fpga组成。

接收信号处理电路对于中频测试电路输出的n个阵元的数字阵列信号,根据发射信号处理电路输出的配置信息进行阵列雷达雷达信号处理,然后将处理的中间结果输出至视频显示电路,将最终的处理结果通过lvds高速总线输出到发射信号处理电路,通过千兆以太网口输出到上位机。上电时,闪存向fpga输出加载数据。

视频显示电路如图5所示,其主要由数模转换器和sma高频接口组成。

视频显示电路首先将接收信号处理电路通过电缆输出的n个阵元的数字阵列信号处理的中间结果进行数模转换运算,将运算结果输出到sma高频接口进行观测。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1