基于dsp的雷达数据通信装置的制造方法

文档序号:9027180阅读:259来源:国知局
基于dsp的雷达数据通信装置的制造方法
【技术领域】
[0001]本实用新型涉及雷达信号领域,特别是基于DSP的雷达数据通信装置。
【背景技术】
[0002]随着天气雷达技术的快速发展,信号处理器的采样率和采样精度不断提高,导致数据传输量大幅增加。传统的数据传输模式和传输链路已不能满足现代雷达系统的要求,大带宽的数据传输成了天气雷达信号处理器快速发展的瓶颈。
[0003]计算机技术及网络通信技术的快速发展,搭载千兆网网口的计算机已经普及,为了更方便的进行数据通信,寻找更好的通信方式是技术发展的必然途径。随着网络通信技术的不断发展,嵌入式设备在网络通信中起到越来越重要的作用。
[0004]现有技术中的天气雷达高速数据传送装置多采用PC1-E总线结构作为传输接口,装置由光纤接口、光纤收发驱动电路、电平转换电路、FPGA处理器、数据存储电路(SRAM)和PC1-E接口桥电路等构成,完成雷达数据接收、解析、存储和PC1-E总线数据交互等功能,同时还具备雷达系统控制功能。但其需要开发一张PC1-E数据处理卡,开发成本提高,给系统稳定性带来影响;缺少应用灵活性,现在的便携式计算机大都不会有多余的PC1-E接口或位置来安装一张PC1-E数据处理卡。
[0005]丞待出现一种可有效提高数据通信速率的通信装置。
【实用新型内容】
[0006]本实用新型提供的基于DSP的雷达数据通信装置,其目的在于提供一种可以解决上述问题的通信装置。
[0007]本实用新型的技术方案是这样实现的:基于DSP的雷达数据通信装置,包括通信接口,数字中频定时器FPGA通过通信接口连接存储装置,所述通信接口是以DSP芯片为核心处理器的通信接口。
[0008]进一步地,所述通信接口的以太网物理接口是PHY芯片。
[0009]进一步地,所述通信接口的外部存储器接口为DDR2芯片。
[0010]进一步地,所述DSP芯片包括:用于数据收发的EMAC模块;用于与PHY芯片建立连接的MD1模块;用于EMAC模块和MD1模块提供接口的EMAC控制模块。
[0011]优化地,所述DSP芯片还包括I2C模块;所述DSP芯片通过I2C模块连接存储装置。
[0012]优化地,所述DSP芯片为TMS320C6455。
[0013]优化地,所述PHY芯片为BCM5461。
[0014]本实用新型提供的基于DSP的雷达数据通信装置,使用DSP芯片和千兆以太网物理接口 PHY芯片,大大提升数据通信速率;本实用新型实现将雷达回波数据直接接入网络,不需要网络中的终端计算机上或其他设备即可接收数据,增加了系统应用灵活性、系统稳定性,同时大大降低硬件成本和开发成本。
【附图说明】
[0015]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0016]图1:本实用新型的模块示意图;
[0017]图2:AT24LC256 与 I2C 接口示意图;
[0018]图3:实用新型的系统结构框图。
[0019]图中:100、通信接口;110、DSP 芯片;111、EMAC 控制模块;112、EMAC 模块;113、MD1模块;114、I2C模块;120、PHY芯片;130、DDR2芯片;200、数字中频定时器FPGA ;300、存储装置。
【具体实施方式】
[0020]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0021]结合图1本实用新型的模块示意图可知,基于DSP的雷达数据通信装置,包括通信接口 100,数字中频定时器FPGA200通过通信接口 100连接存储装置300,所述通信接口 100是以DSP芯片110为核心处理器的通信接口 100。进一步地,所述通信接口 100的以太网物理接口是PHY芯片120。进一步地,所述通信接口 100的外部存储器接口为DDR2芯片130。
[0022]进一步地,所述DSP芯片110包括:用于数据收发的EMAC模块112 ;用于与PHY芯片120建立连接的MD1模块113 ;用于EMAC模块112和MD1模块113提供接口的EMAC控制模块111。优化地,所述DSP芯片110还包括I2C模块114 ;所述DSP芯片110通过I2C模块连接存储装置300。
[0023]优化地,所述DSP芯片110为TMS320C6455。优化地,所述PHY芯片120为BCM5461。
[0024]具体地,本实用新型采用TMS320C6455的千兆以太网MAC的GMII接口模式,GMII接口模式是8bit并行同步收发接口,采用8位接口数据,工作时钟125MHz,因此传输速率可达1000Mbps。同时兼容MII所规定的10/100Mbps工作方式。GMII接口数据结构符合IEEE以太网标准;芯片包括EMAC模块112、MD1模块113和EMAC控制模块111,三个模块为其以太网网络的网络功能模块。其中,EMAC模块112用于数据的收发,芯片内集成8个8K的收发缓冲器。MD1模块1113采用串行通信,用于和以太网物理接口 PHY芯片120建立连接,当出现接口变化、掉电等情况,可以通过MD1接口 113获得相应信息。EMAC控制模块111提供DSP芯片110与EMAC模块112和MD1模块113之间的接口,主要是控制中断和分配设备内存。
[0025]TMS320C6455 包括 EMIF 接口,即 External Memory Interface,使得 DSP 芯片 110可以和数字中频定时器FPGA200很方便地进行大数据量的数据传输。TMS320C6455的EMIF接口可以访问多种外部存储装置300。
[0026]根据图2 AT24LC256与I2C接口示意图和图3本实用新型的系统结构框图所示,TMS320C6455内部还集成I2C模块114,符合I2C总线规范2.1,支持任何主/从兼容I2C的设备与之连接。本实用新型通过I2C模块114与外部存储装置300,在本实施例中具体的为EEPR0M,即AT24LC256进行通信,将雷达控制参数进行存储,当请求雷达控制参数时,通过I2C模块114将存储在AT24LC256中的雷达控制参数发送至数字中频定时器FPGA200进行控制,或者将雷达控制参数通过千兆以太网发送至终端计算机进行参数配置。
[0027]本实用新型通过达533MHz的DDR2芯片130作为外部存储装置接口,扩展了系统内存容量,实现了存储器I/O与处理器性能的平衡,数据总线为32bit,容量最高为512M字节,本实用新型中的DDR2芯片130缓存EMIF接口接收的雷达回波数据,以及用于以后在DSP芯片110上进行雷达一次产品生成时留下系统运行的内存空间。
[0028]本实用新型优选的另一具体实施例是通过TMS320C6455的千兆以太网MAC的SPI模式,通过McBSP接口与数字中频定时器FPGA200进行通信,完成千兆以太网接收或者从AT24LC256中读出的雷达控制参数发送。
[0029]本实用新型提供的基于DSP的雷达数据通信装置,使用DSP芯片110和千兆以太网物理接口 PHY芯片120,大大提升数据通信速率;本实用新型实现将雷达回波数据直接接入网络,不需要网络中的终端计算机上或其他设备即可接收数据,增加了系统应用灵活性、系统稳定性,同时大大降低硬件成本和开发成本。
[0030]当然,在不背离本实用新型精神及其实质的情况下,熟悉本领域的技术人员应该可以根据本实用新型作出各种相应的改变和变形,但这些相应的改变和变形都应属于本实用新型所附的权利要求的保护范围。
【主权项】
1.基于DSP的雷达数据通信装置,包括通信接口,数字中频定时器FPGA通过通信接口连接存储装置,其特征在于:所述通信接口是以DSP芯片为核心处理器的通信接口。2.根据权利要求1所述的基于DSP的雷达数据通信装置,其特征在于:所述通信接口的以太网物理接口是PHY芯片。3.根据权利要求2所述的基于DSP的雷达数据通信装置,其特征在于:所述通信接口的外部存储器接口为DDR2芯片。4.根据权利要求3所述的基于DSP的雷达数据通信装置,其特征在于:所述DSP芯片包括:用于数据收发的EMAC模块;用于与PHY芯片建立连接的MD1模块;用于EMAC模块和MD1模块提供接口的EMAC控制模块。5.根据权利要求4所述的基于DSP的雷达数据通信装置,其特征在于:所述DSP芯片还包括I2C模块;所述DSP芯片通过I2C模块连接存储装置。6.根据权利要求1所述的基于DSP的雷达数据通信装置,其特征在于:所述DSP芯片为 TMS320C6455。7.根据权利要求2所述的基于DSP的雷达数据通信装置,其特征在于:所述PHY芯片为 BCM5461。
【专利摘要】本实用新型涉及雷达信号领域,是基于DSP的雷达数据通信装置,其目的在与提供一种可有效提高数据通信速率的通信装置,本实用新型的技术方案是这样实现的:基于DSP的雷达数据通信装置,包括通信接口,数字中频定时器FPGA通过通信接口连接存储装置,所述通信接口是以DSP芯片为核心处理器的通信接口。本实用新型提供的基于DSP的雷达数据通信装置,使用DSP芯片和千兆以太网物理接口PHY芯片,大大提升数据通信速率;本实用新型实现将雷达回波数据直接接入网络,不需要网络中的终端计算机上或其他设备即可接收数据,增加了系统应用灵活性、系统稳定性,同时大大降低硬件成本和开发成本。
【IPC分类】G01S7/02
【公开号】CN204679627
【申请号】CN201520036523
【发明人】舒伟
【申请人】成都远望科技有限责任公司
【公开日】2015年9月30日
【申请日】2015年1月20日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1