基于DSP与FPGA的控制电路装置的制作方法

文档序号:12249693阅读:来源:国知局

技术特征:

1.基于DSP与FPGA的控制电路装置,其特征在于,所述控制电路装置包括DSP单元、FPGA单元和电阻单元,所述FPGA单元包括第一FPGA模块,所述电阻单元包括第一电阻和第二电阻;

其中,所述DSP单元的第零I/O口连接所述第一FPGA模块的DATA0管脚,所述DSP单元的第一I/O口连接所述第一FPGA模块的nSTATUS管脚,所述DSP单元的第二I/O口连接所述第一FPGA模块的nCONFIG管脚,所述DSP单元的第三I/O口连接所述第一FPGA模块的CONF_DONE管脚,所述DSP单元的第四I/O口连接所述第一FPGA模块的DCLK管脚;

所述第一电阻的一端和所述第二电阻的一端连接预定正电压,所述第一电阻的另一端连接所述DSP单元的第一I/O口,所述第二电阻的另一端连接所述DSP单元的第三I/O口;

所述第一FPGA模块的MSEL0管脚、MSEL1管脚与nCE管脚接地。

2.根据权利要求1所述的基于DSP与FPGA的控制电路装置,其特征在于,所述第一FPGA模块的nCE0管脚空置。

3.根据权利要求1所述的基于DSP与FPGA的控制电路装置,其特征在于,所述FPGA单元还包括第二FPGA模块;

所述DSP单元的第零I/O口连接所述第二FPGA模块的DATA0管脚,所述DSP单元的第一I/O口连接所述第二FPGA模块的nSTATUS管脚,所述DSP单元的第二I/O口连接所述第二FPGA模块的nCONFIG管脚,所述DSP单元的第三I/O口连接所述第二FPGA模块的CONF_DONE管脚,所述DSP单元的第四I/O口连接所述第二FPGA模块的DCLK管脚;

所述第一FPGA模块的nCE0管脚连接所述第二FPGA模块的nCE管脚,所述第二FPGA模块的MSEL0管脚与MSEL1管脚接地。

4.根据权利要求1所述的基于DSP与FPGA的控制电路装置,其特征在于,所述DSP单元采用TMS320F28335芯片。

5.根据权利要求1所述的基于DSP与FPGA的控制电路装置,其特征在于,所述预定正电压为3.3V,所述第一电阻和所述第二电阻的阻值均为1K欧姆。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1