扫描移位电路、触控移位电路、驱动方法及相关装置与流程

文档序号:11235291
扫描移位电路、触控移位电路、驱动方法及相关装置与流程

本发明涉及显示技术领域,特别涉及一种扫描移位电路及其驱动方法、触控移位电路及其驱动方法、栅极驱动电路、触控驱动电路及显示装置。



背景技术:

随着显示技术的飞速发展,内嵌式触摸屏(Touch Screen Panel)已经逐渐遍及人们的生活中。目前,内嵌式触摸屏将触摸屏的触控电极内嵌在显示面板内部,以减薄模组整体的厚度以及降低触摸屏的制作成本,受到了各大面板厂家青睐。具体地,内嵌式触摸屏是将触控扫描线和触控感应线集成在显示面板中的装置,如触控扫描线和触控感应线集成在液晶显示屏(Liquid Crystal Display,LCD)或有机电致发光显示屏(Organic Light Emitting Device,OLED)中。一般触控扫描线上的触控扫描信号是由触控驱动电路中的各级触控移位电路提供,并且显示面板中的栅线上的栅极扫描信号一般是由栅极驱动电路中的各级扫描移位电路提供。目前,虽然可以通过输入较多的不同功能的控制信号来实现上述触控扫描信号或栅极扫描信号的输出,但是这样导致各级触控移位电路或扫描移位电路中元器件的个数较多,以及导致各元器件之间连接的具体结构也比较复杂,从而导致工艺难度加大以及生产成本增加,进而使得触控显示面板不具备竞争力。



技术实现要素:

本发明实施例提供一种扫描移位电路及其驱动方法、触控移位电路及其驱动方法、栅极驱动电路、触控驱动电路及显示装置,用以通过简单的结构实现信号的输出,可以简化制备工艺以及降低生产成本。

因此,本发明实施例提供了一种扫描移位电路,包括:输入模块、复位模块、锁存控制模块、扫描信号输出模块;其中,

所述输入模块分别与输入信号端、第一参考信号端以及第一节点相连,用于在所述输入信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;

所述复位模块分别与复位信号端、所述输入信号端以及第二节点相连,用于在所述复位信号端的控制下将所述输入信号端的信号提供给所述第二节点;

所述锁存控制模块分别与所述第一节点以及所述第二节点相连,用于控制所述第一节点的电位与所述第二节点的电位相反;

所述扫描信号输出模块分别与时钟信号端、第一使能信号端、所述第一参考信号端、所述第一节点、所述第二节点以及所述扫描移位电路的扫描信号输出端相连,用于在所述第一节点的信号与所述第二节点的信号的共同控制下将所述时钟信号端的信号提供给所述扫描信号输出端,在所述第一使能信号端与所述第一节点的信号的共同控制下将所述第一参考信号端的信号提供给所述扫描信号输出端。

优选地,在本发明实施例提供的上述扫描移位电路中,所述锁存控制模块包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管以及第六晶体管;其中,

所述第一晶体管的控制极与所述输入信号端相连,所述第一晶体管的第一极与第二参考信号端相连,所述第一晶体管的第二极与所述第二晶体管的第一极相连;

所述第二晶体管的控制极与所述第二节点相连,所述第二晶体管的第二极与所述第一节点相连;

所述第三晶体管的控制极与所述第二节点相连,所述第三晶体管的第一极与第二使能信号端相连,所述第三晶体管的第二极与所述第一节点相连;

所述第四晶体管的控制极与所述复位信号端相连,所述第四晶体管的第一极与所述第二参考信号端相连,所述第四晶体管的第二极与所述第五晶体管的第一极相连;

所述第五晶体管的控制极与所述第一节点相连,所述第五晶体管的第二极与所述第二节点相连;

所述第六晶体管的控制极与所述第一节点相连,所述第六晶体管的第一极与所述第一参考信号端相连,所述第六晶体管的第二极与所述第二节点相连。

优选地,在本发明实施例提供的上述扫描移位电路中,所述输入模块包括:第七晶体管;其中,

所述第七晶体管的控制极与所述输入信号端相连,所述第七晶体管的第一极与所述第一参考信号端相连,所述第七晶体管的第二极与所述第一节点相连。

优选地,在本发明实施例提供的上述扫描移位电路中,所述复位模块包括:第八晶体管;其中,

所述第八晶体管的控制极与所述复位信号端相连,所述第八晶体管的第一极与所述输入信号端相连,所述第八晶体管的第二极与所述第二节点相连。

优选地,在本发明实施例提供的上述扫描移位电路中,所述扫描信号输出模块包括:第一传输门、第九晶体管以及第十晶体管;其中,

所述第一传输门的第一控制端与所述第一节点相连,所述第一传输门的第二控制端与所述第二节点相连,所述第一传输门的输入端与所述时钟信号端相连,所述第一传输门的输出端与所述扫描信号输出端相连;

所述第九晶体管的控制极与所述第一节点相连,所述第九晶体管的第一极与所述第一参考信号端相连,所述第九晶体管的第二极与所述第十晶体管的第一极相连;

所述第十晶体管的控制极与所述第一使能信号端相连,所述第十晶体管的第二极与所述扫描信号输出端相连。

相应地,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的上述任一种扫描移位电路;其中,

第一级扫描移位电路的输入信号端与帧触发信号端相连;

除所述第一级扫描移位电路之外,其余各级扫描移位电路的输入信号端分别与其相邻的上一级扫描移位电路的扫描信号输出端相连;

除最后一级扫描移位电路之外,其余各级扫描移位电路的复位信号端分别与其相邻的下一级扫描移位电路的扫描信号输出端相连。

相应地,本发明实施例还提供了一种触控移位电路,包括:输入模块、复位模块、锁存控制模块、级联信号输出模块、触控驱动模块以及触控信号输出模块;其中,

所述输入模块分别与输入信号端、第一参考信号端以及第一节点相连,用于在所述输入信号端的控制下将所述第一参考信号端的信号提供给所述第一节点;

所述复位模块分别与复位信号端、所述输入信号端以及第二节点相连,用于在所述复位信号端的控制下将所述输入信号端的信号提供给所述第二节点;

所述锁存控制模块分别与所述第一节点以及所述第二节点相连,用于控制所述第一节点的电位与所述第二节点的电位相反;

所述级联信号输出模块分别与时钟信号端、第一使能信号端、所述第一参考信号端、所述第一节点、所述第二节点以及所述触控移位电路的级联信号输出端相连,用于在所述第一节点的信号与所述第二节点的信号的共同控制下将所述时钟信号端的信号提供给所述级联信号输出端,在所述第一使能信号端与所述第一节点的信号的共同控制下将所述第一参考信号端的信号提供给所述级联信号输出端;

所述触控驱动模块分别与触控使能信号端、所述第一参考信号端、所述级联信号输出端以及第三节点相连,用于在所述级联信号输出端的控制下将所述触控使能信号端的信号或所述第一参考信号端的信号提供给所述第三节点;

所述触控信号输出模块分别与触控电极信号端、公共电极信号端、所述第三节点以及所述触控移位电路的触控信号输出端相连,用于在所述第三节点的信号的控制下将所述触控电极信号端的信号或所述公共电极信号端的信号提供给所述触控信号输出端。

优选地,在本发明实施例提供的上述触控移位电路中,所述锁存控制模块包括:第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管以及第十六晶体管;其中,

所述第十一晶体管的控制极与所述输入信号端相连,所述第十一晶体管的第一极与第二参考信号端相连,所述第十一晶体管的第二极与所述第十二晶体管的第一极相连;

所述第十二晶体管的控制极与所述第二节点相连,所述第十二晶体管的第二极与所述第一节点相连;

所述第十三晶体管的控制极与所述第二节点相连,所述第十三晶体管的第一极与第二使能信号端相连,所述第十三晶体管的第二极与所述第一节点相连;

所述第十四晶体管的控制极与所述复位信号端相连,所述第十四晶体管的第一极与所述第二参考信号端相连,所述第十四晶体管的第二极与所述第五晶体管的第一极相连;

所述第十五晶体管的控制极与所述第一节点相连,所述第十五晶体管的第二极与所述第二节点相连;

所述第十六晶体管的控制极与所述第一节点相连,所述第十六晶体管的第一极与所述第一参考信号端相连,所述第十六晶体管的第二极与所述第二节点相连。

优选地,在本发明实施例提供的上述触控移位电路中,所述输入模块包括:第十七晶体管;其中,所述第十七晶体管的控制极与所述输入信号端相连,所述第十七晶体管的第一极与所述第一参考信号端相连,所述第十七晶体管的第二极与所述第一节点相连;

所述复位模块包括:第十八晶体管;其中,所述第十八晶体管的控制极与所述复位信号端相连,所述第十八晶体管的第一极与所述输入信号端相连,所述第十八晶体管的第二极与所述第二节点相连。

优选地,在本发明实施例提供的上述触控移位电路中,所述级联信号输出模块包括:第二传输门、第十九晶体管以及第二十晶体管;其中,

所述第二传输门的第一控制端与所述第一节点相连,所述第二传输门的第二控制端与所述第二节点相连,所述第二传输门的输入端与所述时钟信号端相连,所述第二传输门的输出端与所述级联信号输出端相连;

所述第十九晶体管的控制极与所述第一节点相连,所述第十九晶体管的第一极与所述第一参考信号端相连,所述第十九晶体管的第二极与所述第二十晶体管的第一极相连;

所述第二十晶体管的控制极与所述第一使能信号端相连,所述第二十晶体管的第二极与所述级联信号输出端相连。

优选地,在本发明实施例提供的上述触控移位电路中,所述触控驱动模块包括:第三传输门、第一反相器以及第二十一晶体管;其中,

所述第三传输门的第二控制端分别与所述第一反相器的输入端以及所述级联信号输出端相连,所述第三传输门的第一控制端与所述第一反相器的输出端以及所述第二十一晶体管的控制极相连,所述第三传输门的输入端与所述触控使能信号端相连,所述第三传输门的输出端与所述第三节点相连;

所述第二十一晶体管的第一极与所述第一参考信号端相连,所述第二十一晶体管的第二极与所述第三节点相连。

优选地,在本发明实施例提供的上述触控移位电路中,所述触控信号输出模块包括:第四传输门、第五传输门、第二反相器以及第三反相器;其中,

所述第二反相器的输入端与所述第三节点相连,所述第二反相器的输出端与所述第三反相器的输入端、所述第四传输门的第一控制端以及所述第五传输门的第二控制端相连;

所述第三反相器的输出端分别与所述第四传输门的第二控制端以及所述第五传输门的第一控制端相连;

所述第四传输门的输入端与所述触控电极信号端相连,所述第四传输门的输出端与所述触控信号输出端相连;

所述第五传输门的输入端与所述公共电极信号端相连,所述第五传输门的输出端与所述触控信号输出端相连。

相应地,本发明实施例还提供了一种触控驱动电路,包括级联的多个本发明实施例提供的上述任一种触控移位电路;其中,

第一级触控移位电路的输入信号端与触控起始信号端相连;

除所述第一级触控移位电路之外,其余各级触控移位电路的输入信号端分别与其相邻的上一级触控移位电路的级联信号输出端相连;

除最后一级触控移位电路之外,其余各级触控移位电路的复位信号端分别与其相邻的下一级触控移位电路的级联信号输出端相连。

相应地,本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述栅极驱动电路;和/或,本发明实施例提供的上述触控驱动电路。

相应地,本发明实施例还提供了一种本发明实施例上述任一种扫描移位电路的驱动方法,包括:第一阶段、第二阶段以及第三阶段;

在所述第一阶段,向所述输入信号端与所述第一使能信号端分别提供第一电位信号,向所述复位信号端、所述时钟信号端以及所述第一参考信号端分别提供第二电位信号;

在所述第二阶段,向所述时钟信号端与所述第一使能信号端分别提供第一电位信号,向所述输入信号端、所述复位信号端以及所述第一参考信号端分别提供第二电位信号;

在所述第三阶段,向所述复位信号端与所述第一使能信号端分别提供第一电位信号,向所述输入信号端、所述时钟信号端以及所述第一参考信号端分别提供第二电位信号。

相应地,本发明实施例还提供了一种本发明实施例提供的上述任一种触控移位电路的驱动方法,包括:第一阶段、第二阶段以及第三阶段;

在所述第一阶段,向所述输入信号端与所述第一使能信号端分别提供第一电位信号,向所述复位信号端、所述时钟信号端以及所述第一参考信号端分别提供第二电位信号;

在所述第二阶段,向所述时钟信号端与所述第一使能信号端分别提供第一电位信号,向所述输入信号端、所述复位信号端以及所述第一参考信号端分别提供第二电位信号,向所述触控使能信号端提供预设时长的第一电位信号;

在所述第三阶段,向所述复位信号端与所述第一使能信号端分别提供第一电位信号,向所述输入信号端、所述时钟信号端以及所述第一参考信号端分别提供第二电位信号。

本发明实施例提供的扫描移位电路及其驱动方法、触控移位电路及其驱动方法、栅极驱动电路、触控驱动电路及显示装置,其中,扫描移位电路包括:输入模块、复位模块、锁存控制模块以及扫描信号输出模块,通过这4个模块的相互配合,可以通过结构简单的扫描移位电路实现栅极扫描信号的输出,从而简化制备工艺以及降低生产成本。触控移位电路包括:输入模块、复位模块、锁存控制模块、级联信号输出模块、触控驱动模块以及触控信号输出模块,通过这6个模块的相互配合,可以通过结构简单的触控移位电路实现触控扫描信号的输出,从而简化制备工艺以及降低生产成本。

附图说明

图1为本发明实施例一提供的扫描移位电路的结构示意图;

图2a为本发明实施例一提供的扫描移位电路的具体结构示意图之一;

图2b为本发明实施例一提供的扫描移位电路的具体结构示意图之二;

图2c为本发明实施例一提供的扫描移位电路的具体结构示意图之三;

图2d为本发明实施例一提供的扫描移位电路的具体结构示意图之四;

图3为本发明实施例二中的电路时序图;

图4为本发明实施例三提供的触控移位电路的结构示意图;

图5a为本发明实施例三提供的触控移位电路的具体结构示意图之一;

图5b为本发明实施例三提供的触控移位电路的具体结构示意图之二;

图5c为本发明实施例三提供的触控移位电路的具体结构示意图之三;

图5d为本发明实施例三提供的触控移位电路的具体结构示意图之四;

图6为本发明实施例四中的电路时序图;

图7为本发明实施例提供的扫描移位电路的驱动方法的流程图;

图8为本发明实施例提供的触控移位电路的驱动方法的流程图;

图9为本发明实施例提供的栅极驱动电路的结构示意图;

图10为本发明实施例提供的触控驱动电路的结构示意图。

具体实施方式

为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的扫描移位电路及其驱动方法、触控移位电路及其驱动方法、栅极驱动电路、触控驱动电路及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

实施例一、

本发明实施例提供了一种扫描移位电路,如图1所示,包括:输入模块110、复位模块120、锁存控制模块130、扫描信号输出模块140;其中,

输入模块110分别与输入信号端Input、第一参考信号端Vref1以及第一节点A相连,用于在输入信号端Input的控制下将第一参考信号端Vref1的信号提供给第一节点A;

复位模块120分别与复位信号端Reset、输入信号端Input以及第二节点B相连,用于在复位信号端Reset的控制下将输入信号端Input的信号提供给第二节点B;

锁存控制模块130分别与第一节点A以及第二节点B相连,用于控制第一节点A的电位与第二节点B的电位相反;

扫描信号输出模块140分别与时钟信号端CK、第一使能信号端EN1、第一参考信号端Vref1、第一节点A、第二节点B以及扫描移位电路的扫描信号输出端S-out相连,用于在第一节点A的信号与第二节点B的信号的共同控制下将时钟信号端CK的信号提供给扫描信号输出端S-out,在第一使能信号端EN1与第一节点A的信号的共同控制下将第一参考信号端Vref1的信号提供给扫描信号输出端S-out。

本发明实施例提供的上述扫描移位电路,包括:输入模块、复位模块、锁存控制模块、扫描信号输出模块;其中,输入模块用于在输入信号端的控制下将第一参考信号端的信号提供给第一节点;复位模块用于在复位信号端的控制下将输入信号端的信号提供给第二节点;锁存控制模块分别与第一节点以及第二节点相连,用于控制第一节点的电位与第二节点的电位相反;扫描信号输出模块用于在第一节点的信号与第二节点的信号的共同控制下将时钟信号端的信号提供给扫描信号输出端,在第一使能信号端与第一节点的信号的共同控制下将第一参考信号端的信号提供给扫描信号输出端。因此,本发明实施例提供的上述扫描移位电路,通过上述4个模块的相互配合,可以通过结构简单的扫描移位电路实现栅极扫描信号的输出,从而简化制备工艺以及降低生产成本。

下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a至图2d所示,锁存控制模块130具体可以包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5以及第六晶体管M6;其中,

第一晶体管M1的控制极与输入信号端Input相连,第一晶体管M1的第一极与第二参考信号端Vref2相连,第一晶体管M1的第二极与第二晶体管M2的第一极相连;

第二晶体管M2的控制极与第二节点B相连,第二晶体管M2的第二极与第一节点A相连;

第三晶体管M3的控制极与第二节点B相连,第三晶体管M3的第一极与第二使能信号端EN2相连,第三晶体管M3的第二极与第一节点A相连;

第四晶体管M4的控制极与复位信号端Reset相连,第四晶体管M4的第一极与第二参考信号端Vref2相连,第四晶体管M4的第二极与第五晶体管M5的第一极相连;

第五晶体管M5的控制极与第一节点A相连,第五晶体管M5的第二极与第二节点B相连;

第六晶体管M6的控制极与第一节点A相连,第六晶体管M6的第一极与第一参考信号端Vref1相连,第六晶体管M6的第二极与第二节点B相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a与图2b所示,第一晶体管M1、第二晶体管M2、第四晶体管M4以及第五晶体管M5可以为P型晶体管,第三晶体管M3与第六晶体管M6可以为N型晶体管。或者,如图2c与图2d所示,第一晶体管M1、第二晶体管M2、第四晶体管M4以及第五晶体管M5也可以为N型晶体管,第三晶体管M3与第六晶体管M6也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管以及第六晶体管分别在其控制极的信号的控制下处于导通状态时,可以将其第一极的信号提供给其第二极。其中,第二晶体管、第三晶体管、第五晶体管以及第六晶体管可以形成具有锁存功能的锁存器,从而使第一节点的电位与第二节点的电位相反,并在无外界信号输入时,保持第一节点与第二节点的电位稳定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a至图2d所示,输入模块110具体可以包括:第七晶体管M7;其中,

第七晶体管M7的控制极与输入信号端Input相连,第七晶体管M7的第一极与第一参考信号端Vref1相连,第七晶体管M7的第二极与第一节点A相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a与图2b所示,第七晶体管M7可以为N型晶体管。或者,如图2c与图2d所示,第七晶体管M7也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第七晶体管在输入信号端的控制下处于导通状态时,可以将第一参考信号端的信号提供给第一节点。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a至图2d所示,复位模块120具体可以包括:第八晶体管M8;其中,

第八晶体管M8的控制极与复位信号端Reset相连,第八晶体管M8的第一极与输入信号端Input相连,第八晶体管M8的第二极与第二节点B相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a与图2b所示,第八晶体管M8可以为N型晶体管。或者,如图2c与图2d所示,第八晶体管M8也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第八晶体管在复位信号端的控制下处于导通状态时,可以将输入信号端的信号提供给第二节点。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a至图2d所示,扫描信号输出模块140具体可以包括:第一传输门TG1、第九晶体管M9以及第十晶体管M10;其中,

第一传输门TG1的第一控制端与第一节点A相连,第一传输门TG1的第二控制端与第二节点B相连,输入端与时钟信号端CK相连,第一传输门TG1的输出端与扫描信号输出端S-out相连;

第九晶体管M9的控制极与第一节点A相连,第九晶体管M9的第一极与第一参考信号端Vref1相连,第九晶体管M9的第二极与第十晶体管M10的第一极相连;

第十晶体管M10的控制极与第一使能信号端EN1相连,第十晶体管M10的第二极与扫描信号输出端S-out相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2a与图2b所示,第一传输门TG1的第一控制端为其负相控制端,第一传输门TG1的第二控制端为其正相控制端;第九晶体管M9与第十晶体管M10可以为N型晶体管。或者,如图2c与图2d所示,第一传输门TG1的第一控制端为其正相控制端,第一传输门TG1的第二控制端为其负相控制端;第九晶体管M9与第十晶体管M10也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第一传输门仅在其负相控制端的信号为低电位信号,正相控制端的信号为高电位信号时处于导通状态,可以将时钟信号端的信号输出。第九晶体管在第一节点的信号的控制下处于导通状态时,可以将第一参考信号端的信号提供给第十晶体管的第一极。第十晶体管在第一使能信号端的控制下处于导通状态时,可以将其第一极的信号提供给扫描信号输出端。

进一步地,为了提高输出的信号的波形的稳定性,在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2b与图2d所示,扫描信号输出模块140具体还可以包括:第一输出反相器N01与第二输出反相器N02;其中,

第一传输门TG1的输出端和第十晶体管M10的第二极分别通过第一输出反相器N01和第二输出反相器N02与扫描信号输出端S-out相连。具体地,第一输出反相器N01的输入端分别与第一传输门TG1的输出端和第十晶体管M10的第二极相连,第一输出反相器N01的输出端与第二输出反相器N02的输入端相连,第二输出反相器N02的输出端与扫描信号输出端S-out相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第一输出反相器与第二输出反相器可以使其输出端的信号与输入端的信号的相位相反。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2b与图2d所示,扫描信号输出模块140具体还可以包括:第一初始化晶体管M01;其中,第一初始化晶体管M01的控制极与第一使能信号端EN1相连,第一极与第二参考信号端Vref2相连,第二极与扫描信号输出端S-out相连。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,如图2b所示,第一初始化晶体管M01可以为P型晶体管;或者,如图2d所示,第一初始化晶体管M01也可以为N型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述扫描移位电路中,第一初始化晶体管在第一使能信号端的控制下处于导通状态时,可以将第一参考信号端的信号提供给扫描信号输出端。这样可以通过第一使能信号端的控制直接对扫描移位电路进行初始化。

以上仅是举例说明本发明实施例提供的扫描移位电路中各模块的具体结构,在具体实施时,上述各模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。

为了减少信号线的设置,在具体实施时,在本发明实施例提供的上述扫描移位电路中,第一使能信号端与第二参考信号端可以为同一信号端。第二使能信号端与第一参考信号端可以为同一信号端。

进一步的,在具体实施时,在本发明实施例提供的上述扫描移位电路中,N型晶体管在高电位信号作用下导通,在低电位信号作用下截止;P型晶体管在高电位信号作用下截止,在低电位信号作用下导通。

需要说明的是,在本发明实施例提供的上述扫描移位电路中,在输入信号端的有效脉冲信号为高电位信号时,第一参考信号端的信号为低电位信号,第二参考信号端的信号为高电位信号,第一使能信号端的信号为高电位信号,第二使能信号端的信号为低电位信号。在输入信号端的有效脉冲信号为低电位信号时,第一参考信号端的信号为高电位信号,第二参考信号端的信号为低电位信号,第一使能信号端的信号为低电位信号,第二使能信号端的信号为高电位信号。

需要说明的是,本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。在具体实施中,上述开关晶体管的控制极可以作为其栅极,并且根据晶体管类型以及输入信号的不同,可以将第一极作为其源极或漏极,以及将第二极作为其漏极或源极。

下面结合电路时序图对本发明实施例提供的上述扫描移位电路的工作过程作以描述。下述描述中以1表示高电位信号,0表示低电位信号,其中,1和0代表其逻辑电位,仅是为了更好的解释本发明实施例提供的上述扫描移位电路的工作过程,而不是在具体实施时施加在各开关晶体管的控制极上的电位。

实施例二、

以图2b所示的扫描移位电路的结构为例,第一参考信号端Vref1的信号为低电位信号,第二参考信号端Vref2的信号为高电位信号,第一使能信号端EN1的信号为高电位信号,第二使能信号端EN2的信号为低电位信号;对应的输入输出时序图如图3所示。具体地,主要选取图3所示的输入输出时序图中的T1、T2以及T3三个阶段。

在T1阶段,Input=1,Reset=0,CK=0。

由于Input=1,因此第一晶体管M1截止,第七晶体管M7导通并将第一参考信号端Vref1的低电位信号提供给第一节点A,使第一节点A的电位为低电位。由于第一节点A的电位为低电位,因此第五晶体管M5导通,第六晶体管M6与第九晶体管M9均截止。由于Reset=0,因此第四晶体管M4导通,第八晶体管M8截止。由于第五晶体管M5与第四晶体管M4均导通,可以将第二参考信号端Vref2的高电位信号提供给第二节点B,使第二节点B的电位为高电位。由于第一节点A的电位为低电位,第二节点B的电位为高电位,因此第一传输门TG1导通并将时钟信号端CK的低电位信号通过第一输出反相器N01与第二输出反相器N02输出给扫描信号输出端S-out,因此扫描信号输出端S-out输出低电位的栅极扫描信号。

在T2阶段,Input=0,Reset=0,CK=1。

由于Input=0,因此第一晶体管M1导通,第七晶体管M7截止。由于Reset=0,因此第四晶体管M4导通,第八晶体管M8截止。由于第二晶体管M2、第三晶体管M3、第五晶体管M5以及第六晶体管M6形成具有锁存功能的结构,可以保持第一节点A的电位为低电位以及保持第二节点B的电位为高电位,从而使第六晶体管M6与第九晶体管M9均截止,以及使第五晶体管M5导通以将第二参考信号端Vref2的高电位信号提供给第二节点B,使第二节点B的电位进一步为高电位,进一步使第三晶体管M3导通以及第二使能信号端EN2的低电位信号提供给第一节点A,使第一节点A的电位进一步为低电位。由于第一节点A的电位为低电位,第二节点B的电位为高电位,因此第一传输门TG1导通并将时钟信号端CK的高电位信号通过第一输出反相器N01与第二输出反相器N02输出给扫描信号输出端S-out,因此扫描信号输出端S-out输出高电位的栅极扫描信号。

在T3阶段,Input=0,Reset=1,CK=0。

由于Reset=1,因此第四晶体管M4截止,第八晶体管M8导通并将输入信号端Input的低电位信号提供给第二节点B,使第二节点B的电位为低电位。由于第二节点B的电位为低电位,因此第二晶体管M2导通。由于Input=0,因此第七晶体管M7截止,第一晶体管M1导通。由于第一晶体管M1与第二晶体管M2均导通,可以将第二参考信号端Vref2的高电位信号提供给第一节点A,使第一节点A的电位为高电位。由于第一节点A的电位为高电位,第二节点B的电位为低电位,因此第一传输门TG1截止,第九晶体管M9导通。由于EN1=1,因此第十晶体管M10导通,从而可以将第一参考信号端Vref1的低电位信号通过第一输出反相器N01与第二输出反相器N02输出给扫描信号输出端S-out,因此扫描信号输出端S-out输出低电位的栅极扫描信号。

在T3阶段之后,由于Input=0,Reset=0,因此第七晶体管M7与第八晶体管M8均截止,使得由第二晶体管M2、第三晶体管M3、第五晶体管M5以及第六晶体管M6形成具有锁存功能的结构,保持第一节点A的电位为高电位以及保持第二节点B的电位为低电位,从而使第九晶体管M9导通,以及使第一传输门TG1截止。由于EN1=1,因此第十晶体管M10导通。从而可以将第一参考信号端Vref1的低电位信号通过第一输出反相器N01与第二输出反相器N02输出给扫描信号输出端S-out,因此扫描信号输出端S-out输出低电位的栅极扫描信号。直至输入信号端Input的信号再次变为高电位信号时为止。

本发明实施例提供的上述扫描移位电路中,采用反相器、传输门以及晶体管的结构输出栅极扫描信号,可以使扫描移位电路的结构简单,功耗降低。

基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述任一种扫描移位电路的驱动方法,如图7所示,包括:第一阶段、第二阶段以及第三阶段;

S701、在第一阶段,向输入信号端与第一使能信号端分别提供第一电位信号,向复位信号端、时钟信号端以及第一参考信号端分别提供第二电位信号;

S702、在第二阶段,向时钟信号端与第一使能信号端分别提供第一电位信号,向输入信号端、复位信号端以及第一参考信号端分别提供第二电位信号;

S703、在第三阶段,向复位信号端与第一使能信号端分别提供第一电位信号,向输入信号端、时钟信号端以及第一参考信号端分别提供第二电位信号。

在具体实施时,在本发明实施例提供的扫描移位电路的驱动方法中,还包括:在第一阶段至第三阶段,向第二参考信号端提供第一电位信号。

在具体实施时,在本发明实施例提供的扫描移位电路的驱动方法中,第一电位信号可以为高电位信号,第二电位信号可以为低电位信号。或者,第一电位信号也可以为低电位信号,第二电位信号也可以为高电位信号。

基于同一发明构思,本发明实施例还提供了一种栅极驱动电路,如图9所示,包括级联的多个本发明实施例提供的上述任一种扫描移位电路SR(1)、SR(2)…SR(n-1)、SR(n)…SR(N-1)、SR(N)(共N个扫描移位电路,1≤n≤N);其中,

第一级扫描移位电路SR(1)的输入信号端Input与帧触发信号端STV1相连;

除第一级扫描移位电路SR(1)之外,其余各级扫描移位电路SR(n)的输入信号端Input分别与其相邻的上一级扫描移位电路SR(n-1)的扫描信号输出端S-out_n-1相连;

除最后一级扫描移位电路SR(N)之外,其余各级扫描移位电路SR(n)的复位信号端Reset分别与其相邻的下一级扫描移位电路的扫描信号输出端相连。

具体地,上述栅极驱动电路可以应用于液晶显示面板中,也可以应用于有机电致发光显示面板中,在此不作限定。并且,上述栅极驱动电路解决问题的原理与前述扫描移位电路相似,因此该栅极驱动电路的实施可以参见前述扫描移位电路的实施,重复之处在此不再赘述。

在具体实施时,在本发明提供的上述栅极驱动电路中,如图9所示,第2k-1级扫描移位电路的时钟信号端CK均与同一时钟端即第一时钟端ck1相连;第2k级扫描移位电路的时钟信号端CK均与同一时钟端即第二时钟端ck2相连;其中,k为正整数,第一时钟端ck1的信号与第二时钟端ck2的信号的周期相同且相位相反。并且,各级扫描移位电路的第一使能信号端EN1均与同一第一使能端en1相连,各级扫描移位电路的第二使能信号端EN2均与同一第二使能端en2相连,各级扫描移位电路的第一参考信号端Vref1均与同一第一参考端vref1相连,各级扫描移位电路的第二参考信号端Vref2均与同一第二参考端vref2相连。

实施例三、

基于同一发明构思,本发明实施例还提供了一种触控移位电路,如图4所示,包括:输入模块210、复位模块220、锁存控制模块230、级联信号输出模块240、触控驱动模块250以及触控信号输出模块260;其中,

输入模块210分别与输入信号端Input、第一参考信号端Vref1以及第一节点A相连,用于在输入信号端Input的控制下将第一参考信号端Vref1的信号提供给第一节点A;

复位模块220分别与复位信号端Reset、输入信号端Input以及第二节点B相连,用于在复位信号端Reset的控制下将输入信号端Input的信号提供给第二节点B;

锁存控制模块230分别与第一节点A以及第二节点B相连,用于控制第一节点A的电位与第二节点B的电位相反;

级联信号输出模块240分别与时钟信号端CK、第一使能信号端EN1、第一参考信号端Vref1、第一节点A、第二节点B以及触控移位电路的级联信号输出端P-out相连,用于在第一节点A的信号与第二节点B的信号的共同控制下将时钟信号端CK的信号提供给级联信号输出端P-out,在第一使能信号端EN1与第一节点A的信号的共同控制下将第一参考信号端Vref1的信号提供给级联信号输出端P-out;

触控驱动模块250分别与触控使能信号端TX-EN、第一参考信号端Vref1、级联信号输出端P-out以及第三节点C相连,用于在级联信号输出端P-out的控制下将触控使能信号端TX-EN的信号或第一参考信号端Vref1的信号提供给第三节点C;

触控信号输出模块260分别与触控电极信号端TX、公共电极信号端Vcom、第三节点C以及触控移位电路的触控信号输出端T-out相连,用于在第三节点C的信号的控制下将触控电极信号端TX的信号或公共电极信号端Vcom的信号提供给触控信号输出端T-out。

本发明实施例提供的上述触控移位电路,包括:输入模块、复位模块、锁存控制模块、级联信号输出模块、触控驱动模块以及触控信号输出模块;其中,输入模块用于在输入信号端的控制下将第一参考信号端的信号提供给第一节点;复位模块用于在复位信号端的控制下将输入信号端的信号提供给第二节点;锁存控制模块用于控制第一节点的电位与第二节点的电位相反;级联信号输出模块用于在第一节点的信号与第二节点的信号的共同控制下将时钟信号端的信号提供给级联信号输出端,在第一使能信号端与第一节点的信号的共同控制下将第一参考信号端的信号提供给级联信号输出端;触控驱动模块用于在级联信号输出端的控制下将触控使能信号端的信号或第一参考信号端的信号提供给第三节点;触控信号输出模块用于在第三节点的信号的控制下将触控电极信号端的信号或公共电极信号端的信号提供给触控信号输出端。因此,本发明实施例提供的上述触控移位电路,通过上述6个模块的相互配合,可以通过结构简单的触控移位电路实现触控扫描信号的输出,从而简化制备工艺以及降低生产成本。

下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,锁存控制模块230具体可以包括:第十一晶体管M11、第十二晶体管M12、第十三晶体管M13、第十四晶体管M14、第十五晶体管M15以及第十六晶体管M16;其中,

第十一晶体管M11的控制极与输入信号端Input相连,第十一晶体管M11的第一极与第二参考信号端Vref2相连,第十一晶体管M11的第二极与第十二晶体管M12的第一极相连;

第十二晶体管M12的控制极与第二节点B相连,第十二晶体管M12的第二极与第一节点A相连;

第十三晶体管M13的控制极与第二节点B相连,第十三晶体管M13的第一极与第二使能信号端EN2相连,第十三晶体管M13的第二极与第一节点A相连;

第十四晶体管M14的控制极与复位信号端Reset相连,第十四晶体管M14的第一极与第二参考信号端Vref2相连,第十四晶体管M14的第二极与第五晶体管M15的第一极相连;

第十五晶体管M15的控制极与第一节点A相连,第十五晶体管M15的第二极与第二节点B相连;

第十六晶体管M16的控制极与第一节点A相连,第十六晶体管M16的第一极与第一参考信号端Vref1相连,第十六晶体管M16的第二极与第二节点B相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a与图5b所示,第十一晶体管M11、第十二晶体管M12、第十四晶体管M14以及第十五晶体管M15可以为P型晶体管,第十三晶体管M13与第十六晶体管M16可以为N型晶体管。或者,如图5c与图5d所示,第十一晶体管M11、第十二晶体管M12、第十四晶体管M14以及第十五晶体管M15也可以为N型晶体管,第十三晶体管M13与第十六晶体管M16也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管以及第十六晶体管分别在其控制极的信号的控制下处于导通状态时,可以将其第一极的信号提供给其第二极。其中,第十二晶体管、第十三晶体管、第十五晶体管以及第十六晶体管可以形成具有锁存功能的锁存器,从而使第一节点的电位与第二节点的电位相反,并在无外界信号输入时,保持第一节点与第二节点的电位稳定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,输入模块210具体可以包括:第十七晶体管M17;其中,第十七晶体管M17的控制极与输入信号端Input相连,第十七晶体管M17的第一极与第一参考信号端Vref1相连,第十七晶体管M17的第二极与第一节点A相连;

复位模块220具体可以包括:第十八晶体管M18;其中,第十八晶体管M18的控制极与复位信号端Reset相连,第十八晶体管M18的第一极与输入信号端Input相连,第十八晶体管M18的第二极与第二节点B相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a与图5b所示,第十七晶体管M17与第十八晶体管M18可以为N型晶体管。或者,如图5c与图5d所示,第十七晶体管M17与第十八晶体管M18也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第十七晶体管在输入信号端的控制下处于导通状态时,可以将第一参考信号端的信号提供给第一节点。第十八晶体管在复位信号端的控制下处于导通状态时,可以将输入信号端的信号提供给第二节点。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,级联信号输出模块240具体可以包括:第二传输门TG2、第十九晶体管M19以及第二十晶体管M20;其中,

第二传输门TG2的第一控制端与第一节点A相连,第二传输门TG2的第二控制端与第二节点B相连,第二传输门TG2的输入端与时钟信号端CK相连,第二传输门TG2的输出端与级联信号输出端P-out相连;

第十九晶体管M19的控制极与第一节点A相连,第十九晶体管M19的第一极与第一参考信号端Vref1相连,第十九晶体管M19的第二极与第二十晶体管M20的第一极相连;

第二十晶体管M20的控制极与第一使能信号端EN1相连,第二十晶体管M20的第二极与级联信号输出端P-out相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a与图5b所示,第二传输门TG2的第一控制端为其负相控制端,第二传输门TG2的第二控制端为其正相控制端;第十九晶体管M19与第二十晶体管M20可以为N型晶体管。或者,如图5c与图5d所示,第二传输门TG2的第一控制端为其正相控制端,第二传输门TG2的第二控制端为其负相控制端;第十九晶体管M19与第二十晶体管M20也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第二传输门仅在其负相控制端的信号为低电位信号,正相控制端的信号为高电位信号时处于导通状态,可以将时钟信号端的信号输出。第十九晶体管在第一节点的信号的控制下处于导通状态时,可以将第一参考信号端的信号提供给第二十晶体管的第一极。第二十晶体管在第一使能信号端的控制下处于导通状态时,可以将其第一极的信号提供给级联信号输出端。

进一步地,为了提高输出的信号的波形的稳定性,在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5b与图5d所示,级联信号输出模块240具体还可以包括:第三输出反相器N03与第四输出反相器N04;其中,

第二传输门TG2的输出端和第二十晶体管M20的第二极分别通过第三输出反相器N03与第四输出反相器N04与级联信号输出端P-out相连。具体地,第三输出反相器N03的输入端分别与第二传输门TG2的输出端和第二十晶体管M20的第二极相连,第三输出反相器N03的输出端与第四输出反相器N04的输入端相连,第四输出反相器N04的输出端与级联信号输出端P-out相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第三输出反相器与第四输出反相器可以使其输出端的信号与输入端的信号的相位相反。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5b与图5d所示,级联信号输出模块240具体还可以包括:第二初始化晶体管M02;其中,第二初始化晶体管M02的控制极与第一使能信号端EN1相连,第一极与第二参考信号端Vref2相连,第二极与级联信号输出端P-out相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5b所示,第二初始化晶体管M02可以为P型晶体管;或者,如图5d所示,第二初始化晶体管M02也可以为N型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第二初始化晶体管在第一使能信号端的控制下处于导通状态时,可以将第一参考信号端的信号提供给级联信号输出端。这样可以通过第一使能信号端的控制直接对触控移位电路进行初始化。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,触控驱动模块250具体可以包括:第三传输门TG3、第一反相器N1以及第二十一晶体管M21;其中,

第三传输门TG3的第二控制端分别与第一反相器N1的输入端以及级联信号输出端P-out相连,第三传输门TG3的第一控制端与第一反相器N1的输出端以及第二十一晶体管M21的控制极相连,第三传输门TG3的输入端与触控使能信号端TX-EN相连,第三传输门TG3的输出端与第三节点C相连;

第二十一晶体管M21的第一极与第一参考信号端Vref1相连,第二十一晶体管M21的第二极与第三节点C相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a与图5b所示,第三传输门TG3的第一控制端为其负相控制端,第二控制端为其正相控制端,第二十一晶体管M21可以为N型晶体管。或者,如图5c与图5d所示,第三传输门TG3的第一控制端为其正相控制端,第二控制端为其负相控制端,第二十一晶体管M21也可以为P型晶体管,在此不作限定。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第三传输门在其负相控制端的信号为低电位信号,其正相控制端的信号为高电位信号时处于导通状态,可以将时钟信号端的信号输出。第二十一晶体管在其控制极的信号的控制下处于导通状态时,可以将第一参考信号端的信号提供给第三节点。第一反相器可以使其输出端输出的信号与其输入端输入的信号的电位相反。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,触控信号输出模块260具体可以包括:第四传输门TG4、第五传输门TG5、第二反相器N2以及第三反相器N3;其中,

第二反相器N2的输入端与第三节点C相连,第二反相器N2的输出端与第三反相器N3的输入端、第四传输门TG4的第一控制端以及第五传输门TG5的第二控制端相连;

第三反相器N3的输出端分别与第四传输门TG4的第二控制端以及第五传输门TG5的第一控制端相连;

第四传输门TG4的输入端与触控电极信号端TX相连,第四传输门TG4的输出端与触控信号输出端T-out相连;

第五传输门TG5的输入端与公共电极信号端Vcom相连,第五传输门TG5的输出端与触控信号输出端T-out相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5a至图5d所示,第四传输门TG4的第一控制端为其负相控制端,第二控制端为其正相控制端,第五传输门TG5的第一控制端为其负相控制端,第二控制端为其正相控制端。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第四传输门在其负相控制端的信号为低电位信号,其正相控制端的信号为高电位信号时导通,可以将触控电极信号端的信号提供给触控信号输出端。第五传输门在其负相控制端的信号为低电位信号,其正相控制端的信号为高电位信号时导通,可以将公共电极信号端的信号提供给触控信号输出端。第二反相器与第三反相器分别可以使其输出端输出的信号与其输入端输入的信号的电位相反。

进一步地,在具体实施时,在本发明实施例提供的上述触控移位电路中,如图5b与图5d所示,触控信号输出模块260具体还可以包括:第四反相器N4与第五反相器N5;其中,第三节点C通过第四反相器N4与第五反相器N5与第二反相器N2的输入端相连。具体地,第四反相器N4的输入端与第三节点C相连,第四反相器N4的输出端与第五反相器N5的输入端相连,第五反相器N5的输出端与第二反相器N2的输入端相连。

在具体实施时,在本发明实施例提供的上述触控移位电路中,第四反相器与第五反相器分别可以使其输出端输出的信号与其输入端输入的信号的电位相反。

以上仅是举例说明本发明实施例提供的触控移位电路中各模块的具体结构,在具体实施时,上述各模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。

为了减少信号线的设置,在具体实施时,在本发明实施例提供的上述触控移位电路中,第一使能信号端与第二参考信号端可以为同一信号端。第二使能信号端与第一参考信号端可以为同一信号端。

进一步的,在具体实施时,在本发明实施例提供的上述触控移位电路中,N型晶体管在高电位信号作用下导通,在低电位信号作用下截止;P型晶体管在高电位信号作用下截止,在低电位信号作用下导通。

需要说明的是,在本发明实施例提供的上述触控移位电路中,在输入信号端的有效脉冲信号为高电位信号时,第一参考信号端的信号为低电位信号,第二参考信号端的信号为高电位信号,第一使能信号端的信号为高电位信号,第二使能信号端的信号为低电位信号,公共电极信号端的信号为低电位信号。在输入信号端的有效脉冲信号为低电位信号时,第一参考信号端的信号为高电位信号,第二参考信号端的信号为低电位信号,第一使能信号端的信号为低电位信号,第二使能信号端的信号为高电位信号,公共电极信号端的信号为高电位信号。

需要说明的是,本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。在具体实施中,上述开关晶体管的控制极可以作为其栅极,并且根据晶体管类型以及输入信号的不同,可以将第一极作为其源极或漏极,以及将第二极作为其漏极或源极。

下面结合电路时序图对本发明实施例提供的上述触控移位电路的工作过程作以描述。下述描述中以1表示高电位信号,0表示低电位信号,其中,1和0代表其逻辑电位,仅是为了更好的解释本发明实施例提供的上述触控移位电路的工作过程,而不是在具体实施时施加在各开关晶体管的控制极上的电位。

实施例四、

以图5b所示的触控移位电路的结构为例,第一参考信号端Vref1的信号为低电位信号,第二参考信号端Vref2的信号为高电位信号,第一使能信号端EN1的信号为高电位信号,第二使能信号端EN2的信号为低电位信号,公共电极信号端Vcom的信号为低电位信号;对应的输入输出时序图如图6所示。具体地,主要选取图6所示的输入输出时序图中的T1、T2以及T3三个阶段。

在T1阶段,Input=1,Reset=0,CK=0,。

由于Input=1,因此第十一晶体管M11截止,第十七晶体管M17导通并将第一参考信号端Vref1的低电位信号提供给第一节点A,使第一节点A的电位为低电位。由于第一节点A的电位为低电位,因此第十五晶体管M15导通,第十六晶体管M16与第十九晶体管M19均截止。由于Reset=0,因此第十四晶体管M14导通,第十八晶体管M18截止。由于第十五晶体管M15与第十四晶体管M14均导通,可以将第二参考信号端Vref2的高电位信号提供给第二节点B,使第二节点B的电位为高电位。由于第一节点A的电位为低电位,第二节点B的电位为高电位,因此第二传输门TG2导通并将时钟信号端CK的低电位信号通过第三输出反相器N03与第四输出反相器N04输出给级联信号输出端P-out。由于级联信号输出端P-out的信号为低电位信号,因此第三传输门TG3截止,第二十一晶体管M21导通并将第一参考信号端Vref1的低电位信号提供给第三节点C,因此第三节点C的电位为低电位。由于第三节点C的电位为低电位,通过第四反相器N4、第五反相器N5、第二反相器N2以及第三反相器N3,使第四传输门TG4截止,第五传输门TG5导通。由于第五传输门TG5导通以将公共电极信号端Vcom的低电位信号提供给触控信号输出端T-out,因此触控信号输出端T-out输出低电位的触控扫描信号。

在T2阶段,Input=0,Reset=0,CK=1。

由于Input=0,因此第十一晶体管M11导通,第十七晶体管M17截止。由于Reset=0,因此第十四晶体管M14导通,第十八晶体管M18截止。由于第十二晶体管M12、第十三晶体管M13、第十五晶体管M15以及第十六晶体管M16形成具有锁存功能的结构,可以保持第一节点A的电位为低电位以及保持第二节点B的电位为高电位,从而使第十六晶体管M16与第十九晶体管M19均截止,以及使第十五晶体管M15导通以将第二参考信号端Vref2的高电位信号提供给第二节点B,使第二节点B的电位进一步为高电位,进一步使第十三晶体管M13导通以将第二使能信号端EN2的低电位信号提供给第一节点A,使第一节点A的电位进一步为低电位。由于第一节点A的电位为低电位,第二节点B的电位为高电位,因此第二传输门TG2导通并将时钟信号端CK的高电位信号通过第三输出反相器N03与第四输出反相器N04输出给级联信号输出端P-out。由于级联信号输出端P-out的信号为高电位信号,因此第三传输门TG3导通,第二十一晶体管M21截止。由于TX-EN=1,并且第三传输门TG3导通以将触控使能信号端TX-EN的高电位信号提供给第三节点C,因此第三节点C的电位为高电位。由于第三节点C的电位为高电位,通过第四反相器N4、第五反相器N5、第二反相器N2以及第三反相器N3,使第四传输门TG4导通,第五传输门TG5截止。由于第四传输门TG4导通以将触控电极信号端TX的信号提供给触控信号输出端T-out,因此触控信号输出端T-out输出具有多个脉冲信号的触控扫描信号。

之后,TX-EN=0,并且第三传输门TG3导通以将触控使能信号端TX-EN的低电位信号提供给第三节点C,因此第三节点C的电位为低电位。由于第三节点C的电位为低电位,通过第四反相器N4、第五反相器N5、第二反相器N2以及第三反相器N3,使第四传输门TG4截止,第五传输门TG5导通。由于第五传输门TG5导通以将公共电极信号端Vcom的低电位信号提供给触控信号输出端T-out,因此触控信号输出端T-out输出低电位的触控扫描信号。

在T3阶段,Input=0,Reset=1,CK=0。

由于Reset=1,因此第十四晶体管M14截止,第十八晶体管M18导通并将输入信号端Input的低电位信号提供给第二节点B,使第二节点B的电位为低电位。由于第二节点B的电位为低电位,因此第十二晶体管M12导通。由于Input=0,因此第十七晶体管M17截止,第十一晶体管M11导通。由于第十一晶体管M11与第十二晶体管M12均导通,可以将第二参考信号端Vref2的高电位信号提供给第一节点A,使第一节点A的电位为高电位。由于第一节点A的电位为高电位,第二节点B的电位为低电位,因此第二传输门TG2截止,第十九晶体管M19导通。由于EN1=1,因此第二十晶体管M20导通,从而可以将第一参考信号端Vref1的低电位信号通过第三输出反相器N03与第四输出反相器N04输出给级联信号输出端P-out。由于级联信号输出端P-out的信号为低电位信号,因此第三传输门TG3截止,第二十一晶体管M21导通并将第一参考信号端Vref1的低电位信号提供给第三节点C,因此第三节点C的电位为低电位。由于第三节点C的电位为低电位,通过第四反相器N4、第五反相器N5、第二反相器N2以及第三反相器N3,使第四传输门TG4截止,第五传输门TG5导通。由于第五传输门TG5导通以将公共电极信号端Vcom的低电位信号提供给触控信号输出端T-out,因此触控信号输出端T-out输出低电位的触控扫描信号。

在T3阶段之后,由于Input=0,Reset=0,因此第十七晶体管M17与第十八晶体管M18均截止,使得由第十二晶体管M12、第十三晶体管M13、第十五晶体管M15以及第十六晶体管M16形成具有锁存功能的结构,保持第一节点A的电位为高电位以及保持第二节点B的电位为低电位,从而使第十九晶体管M19导通,以及使第二传输门TG2截止。由于EN1=1,因此第二十晶体管M20导通。从而可以将第一参考信号端Vref1的低电位信号通过第三输出反相器N03与第四输出反相器N04输出给级联信号输出端P-out。由于级联信号输出端P-out的信号为低电位信号,因此第三传输门TG3截止,第二十一晶体管M21导通并将第一参考信号端Vref1的低电位信号提供给第三节点C,因此第三节点C的电位为低电位。由于第三节点C的电位为低电位,通过第四反相器N4、第五反相器N5、第二反相器N2以及第三反相器N3,使第四传输门TG4截止,第五传输门TG5导通。由于第五传输门TG5导通以将公共电极信号端Vcom的低电位信号提供给触控信号输出端T-out,因此触控信号输出端T-out输出低电位的触控扫描信号,直至输入信号端Input的信号再次变为高电位信号时为止。

本发明实施例提供的上述触控移位电路中,采用反相器、传输门以及晶体管的结构输出触控扫描信号,可以使触控移位电路的结构简单,功耗降低。

基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述任一种触控移位电路的驱动方法,如图8所示,包括:第一阶段、第二阶段以及第三阶段;

S801、在第一阶段,向输入信号端与第一使能信号端分别提供第一电位信号,向复位信号端、时钟信号端以及第一参考信号端分别提供第二电位信号;

S802、在第二阶段,向时钟信号端与第一使能信号端分别提供第一电位信号,向输入信号端、复位信号端以及第一参考信号端分别提供第二电位信号,向触控使能信号端提供预设时长的第一电位信号;

S803、在第三阶段,向复位信号端与第一使能信号端分别提供第一电位信号,向输入信号端、时钟信号端以及第一参考信号端分别提供第二电位信号。

在具体实施时,在本发明实施例提供的触控移位电路的驱动方法中,还包括:在第一阶段至第三阶段,向第二参考信号端提供第一电位信号。

在具体实施时,在本发明实施例提供的触控移位电路的驱动方法中,第一电位信号可以为高电位信号,第二电位信号可以为低电位信号。或者,第一电位信号也可以为低电位信号,第二电位信号也可以为高电位信号。

在具体实施时,在本发明实施例提供的触控移位电路的驱动方法中,如图6所示,可以将触控使能信号端的信号设置为周期变化的脉冲信号。并且预设时长可以大于0且小于或等于输入信号端的信号为第一电位信号的时长。在实际应用中,预设时长需要根据实际应用情况来设计确定,在此不作限定。

在具体实施时,在本发明实施例提供的触控移位电路的驱动方法中,如图6所示,可以将触控电极信号端TX的信号设置为周期变化的脉冲信号。以及可以使公共电极信号端的信号设置为公共电极信号,并且向触控电极信号端与公共电极信号端提供信号的方式与现有技术中的方式相同,在此不作赘述。

基于同一发明构思,本发明实施例还提供了一种触控驱动电路,如图10所示,包括级联的多个本发明实施例提供的上述任一种触控移位电路TR(1)、TR(2)…TR(n-1)、TR(n)、TR(n+1)…TR(N-1)、TR(N)(共N个触控移位电路,1≤n≤N);其中,

第一级触控移位电路TR(1)的输入信号端Input与触控起始信号端STV2相连;

除第一级触控移位电路TR(1)之外,其余各级触控移位电路TR(n)的输入信号端Input分别与其相邻的上一级触控移位电路TR(n-1)的级联信号输出端P-out_n-1相连;

除最后一级触控移位电路TR(N)之外,其余各级触控移位电路TR(n)的复位信号端Reset分别与其相邻的下一级触控移位电路TR(n+1)的级联信号输出端P-out_n+1相连。

具体地,上述触控驱动电路可以应用于液晶显示面板中,也可以应用于有机电致发光显示面板中,在此不作限定。并且,上述触控驱动电路解决问题的原理与前述触控移位电路相似,因此该触控驱动电路的实施可以参见前述触控移位电路的实施,重复之处在此不再赘述。

在具体实施时,在本发明提供的上述触控驱动电路中,如图10所示,第2k-1级触控移位电路的时钟信号端CK均与同一时钟端即第三时钟端ck3相连;第2k级触控移位电路的时钟信号端CK均与同一时钟端即第四时钟端ck4相连;其中,第三时钟端ck3的信号与第四时钟端ck4的信号的周期相同且相位相反。并且,各级触控移位电路的第一使能信号端EN1均与同一第三使能端en3相连,各级触控移位电路的第二使能信号端EN2均与同一第四使能端en4相连,各级触控移位电路的第一参考信号端Vref1均与同一第三参考端vref3相连,各级触控移位电路的第二参考信号端Vref2均与同一第四参考端vref4相连。

基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述栅极驱动电路。该显示面板的实施可以参见前述扫描移位电路的实施,重复之处在此不再赘述。或者,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述触控驱动电路。该显示面板的实施可以参见前述触控移位电路的实施,重复之处在此不再赘述。或者,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述栅极驱动电路与触控驱动电路。该显示面板解决问题的原理与前述扫描移位电路和触控移位电路相似,因此该触控显示面板的实施可以参见前述扫描移位电路和触控移位电路的实施,重复之处在此不再赘述。

在具体实施时,在显示面板包括栅极驱动电路时,栅极驱动电路中的各级扫描移位电路的扫描信号输出端分别与显示面板中的一条栅线一一对应连接。并且,该栅极驱动电路采用阵列基板行驱动(Gate Driver on Array,GOA)工艺集成在显示面板的阵列基板上。

在具体实施时,在显示面板包括触控驱动电路时,触控驱动电路中的各级触控移位电路的触控信号输出端分别与显示面板中的一条触控扫描线一一对应连接。并且,该触控驱动电路采用阵列基板行驱动(Gate Driver on Array,GOA)工艺集成在显示面板的阵列基板上。

基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

本发明实施例提供的扫描移位电路及其驱动方法、触控移位电路及其驱动方法、栅极驱动电路、触控驱动电路及显示装置,其中,扫描移位电路包括:输入模块、复位模块、锁存控制模块以及扫描信号输出模块,通过这4个模块的相互配合,可以通过结构简单的扫描移位电路实现栅极扫描信号的输出,从而简化制备工艺以及降低生产成本。触控移位电路包括:输入模块、复位模块、锁存控制模块、级联信号输出模块、触控驱动模块以及触控信号输出模块,通过这6个模块的相互配合,可以通过结构简单的触控移位电路实现触控扫描信号的输出,从而简化制备工艺以及降低生产成本。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

再多了解一些
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1