一种芯片的电压微调控制电路的制作方法_2

文档序号:9216743阅读:来源:国知局
三引脚端,第二个开关MOS管的源极为第二个电压调节信号输出 端、连接芯片内部的电源电压生成模块、还通过第二个保险丝接地; 第三个控制MOS管的栅极连接第三个多输入或门的输出端,第三个控制MOS管的源极 连接VIN供电端,第三个控制MOS管的漏极连接第三个开关MOS管的漏极,第三个开关MOS 管的栅极连接芯片的第三引脚端,第三个开关MOS管的源极为第三个电压调节信号输出 端、连接芯片内部的电源电压生成模块、还通过第三个保险丝接地; 第四个控制MOS管的栅极连接第四个多输入或门的输出端,第四个控制MOS管的源极 连接VIN供电端,第四个控制MOS管的漏极连接第四个开关MOS管的漏极,第四个开关MOS 管的栅极连接芯片的第三引脚端,第四个开关MOS管的源极为第四个电压调节信号输出 端、连接芯片内部的电源电压生成模块、还通过第四个保险丝接地; 第五个控制MOS管的栅极连接第五个多输入或门的输出端,第五个控制MOS管的源极 连接VIN供电端,第五个控制MOS管的漏极连接第五个开关MOS管的漏极,第五个开关MOS 管的栅极连接芯片的第三引脚端,第五个开关MOS管的源极为第五个电压调节信号输出 端、连接芯片内部的电源电压生成模块、还通过第五个保险丝接地。
[0019] 相较于现有技术,本发明提供的芯片的电压微调控制电路,在电压微调时,所述逻 辑电平生成模块输出逻辑电平信号使开关控制模块控制保险丝模块中的相应的保险丝熔 断,控制芯片内部的电源电压生成模块输出相应的电压。本发明通过使用开关控制模块替 换现有的PAD模块,实现了在精确调节电压的同时,节省了芯片的版图面积,降低了芯片的 成本,还提尚了芯片的性能。
【附图说明】
[0020] 图1为现有芯片的电压微调控制电路的电路图。
[0021] 图2为本发明实施例提供的芯片的电压微调控制电路的结构框图。
[0022] 图3为本发明实施例提供的芯片的电压微调控制电路中逻辑电平生成模块的电 路图。
[0023] 图4为本发明实施例提供的芯片的电压微调控制电路中开关控制模块的电路图。
【具体实施方式】
[0024] 本发明提供一种芯片的电压微调控制电路,当芯片需要进行参考电压调节或者频 率调节时,电压微调控制电路开始工作,不需要额外PAD模块就可以进行电压微调,而且电 路结构简单,能够在精确调苄基准电压的同时,不增加额外的芯片版图面积,提高了芯片 性,适合应用于任何存在电压微调控制电路的电子系统。 为使本发明的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本发 明进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定 本发明。
[0025] 请参阅图2,本发明提供的芯片的电压微调控制电路,与所述芯片内部的保险丝模 块10连接,其包括逻辑电平生成模块20和开关控制模块30;所述逻辑电平生成模块20、 开关控制模块30、保险丝模块10、及芯片内部的电源电压生成模块40依次串联,且同位于 芯片内部。
[0026] 在电压微调时,所述逻辑电平生成模块20输出逻辑电平信号使开关控制模块30 控制保险丝模块10中的相应的保险丝熔断,使开头控制模块输出高电平从而控制芯片内 部的电源电压生成模块40输出相应的电压。具体地,在某一保险丝熔断时,该路输出高电 平,使电源电压生成模块40对应该路的开关打开来微调电压,从而使芯片的基准电压更精 确。由于电源电压生成模块40为现有技术,此处不作详细。
[0027] 请继续参阅图1,在本发明的芯片的电压微调控制电路,所述逻辑电平生成模块 20包括分频单元21和逻辑输出单元22,所述分频单元21将芯片的第一引脚端PIN1输出 的信号分成若干个控制信号输出给逻辑输出单元22,所述逻辑输出单元22根据分频单元 21输出的控制信号和芯片的第二引脚端PIN2输出的信号进行逻辑判断,输出用于熔断保 险丝的逻辑电平给开关控制模块30,来控制保险丝模块10中的相应的保险丝熔断。
[0028] 较佳地,所述开关控制模块30包括控制单元31和开关单元32,所述控制单元31 根据逻辑输出单元22输出的逻辑电平输出熔断相应保险丝的控制信号,并由芯片的第三 引脚端PIN3控制开关单元32导通,开启相应保险丝的熔断控制通路。
[0029] 如图3所示,具体实施时,所述分频单元21包括与非门L1和至少一 D触发器,所 述与非门L1的第一输入端连接芯片的第一引脚端PIN1,与非门L1的第二输入端连接芯片 的第二引脚端PIN2,与非门L1的输出端连接D触发器的CLK端,D触发器的D端连接所述 D触发器的g端。所述D触发器可根据输入信号的时钟频率将信号分成两个信号输出。
[0030] 请一并参阅图3和图4,所述逻辑输出单元22包括至少一多输入或门,所述多输入 或门的第一输入端连接芯片的第二引脚端PIN2,所述多输入或门的第二输入端连接D触发 器的Q端或者g端,所述多输入或门的输出端连接控制单元31,当多输入或门的各个输入 端均为低电平时,多输入或门输出低电平使控制单元31启动。
[0031] 如图4所示,所述控制单元31包括至少一控制M0S管,所述控制M0S管的栅极连 接多输入或门的输出端,控制M0S管的源极连接VIN供电端,所述控制M0S管的漏极通过开 关单元32连接保险丝模块10,当多输入或门输出低电平时,所述控制M0S管导通。
[0032] 进一步地,所述开关单元32包括至少一开关M0S管,所述开关M0S管的栅极连接 芯片的第三引脚端PIN3,开关M0S管的漏极连接控制M0S管的源极,开关M0S管的源极通过 相应的保险丝接地,该开关M0S管导通与截止由芯片的第三引脚端PIN3输出高低电平信号 控制,在开关MOS管导通时,控制MOS管输出的信号使该通路上的保险丝熔断。
[0033] 具体实施过程中,所述控制M0S管的数量、开关M0S管的数量、多输入或门及其输 入端的数量相等、且不少于保险丝的数量;所述D触发器的数量比多输入或门的输入端的 数量少一个。芯片的第一引脚端PIN1、第二引脚端PIN2和第三引脚端PIN3为芯片原有的 任意三个PIN脚(即芯片的管脚)。所述控制M0S管采用P M0S管,开关M0S管采用N M0S 管。
[0034] 本发明提供的芯片的电压微调控制电路,利用芯片自身所带管脚:第一引脚端 PIN1和第二引脚端PIN2 (其为任意所选的2个PIN脚)输入不同的信号后经过逻辑电平生 成模块20产生高低电平来控制PM0S管[Pl~Pn(n=l、2、3……)]的开启。此种方法的好处 是芯片内部不需要使用PAD来占用芯片版图的面积;同时,逻辑电平生成模块20中可以通 过分频单元21等电路模块生成Logic l~Logic n (n=l、2、3......),那么完全可以根据需要 来确定n的数值,所以n的数值可以取到很大,而不会占用芯片很大面积,还可以得到精确 的基准电压,实现完全代替现有的电压微调电路的功能。
[0035] 较佳地,所述控制M0S管的数量、开关M0S管的数量、多输入或门及其输入端的数 量、保险丝的数量至少为四个,D触发器至少为3个。
[0
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1