基于Zigbee无线智能门锁的控制电路的制作方法

文档序号:9578715阅读:825来源:国知局
基于Zigbee无线智能门锁的控制电路的制作方法
【专利说明】基于Zigbee无线智能门锁的控制电路
[0001]
技术领域
[0002]本发明涉及控制电路领域,具体涉及一种基于Zigbee无线智能门锁的控制电路。
【背景技术】
[0003]在现代高科技高速发展的时代,各种无线技术的运用达到了空前的高端。Zigbee技术是一种新兴的无线网络技术,有着低功耗、低成本、自组网、高可靠、高稳定性的功能,势必被人们广泛应用,特别是在智能家居领域中的应用。

【发明内容】

[0004]本发明要解决的技术问题是提供一种基于Zigbee无线智能门锁的控制电路,其采用Zigbee技术,利用Zigbee的典型双向通讯功能实现对智能门锁的开启和关闭。
[0005]本发明的技术方案为:
基于Zigbee无线智能门锁的控制电路,包括有MCU模块集成传输电路,与MCU模块集成传输电路连接的MCU集成电路、读卡发送和检测集成电路、射频集成电路、门锁驱动控制与电量检测集成电路、锁状态检测及开关集成电路、时钟芯片集成电路、存储器集成电路、电源集成电路和Zigbee模块集成电路;
所述的MCU模块集成传输电路包括有单片机V4 ;
所述的MCU集成电路包括有JTAG仿真器J8,晶振Y2,电容C23、C24、C6,电阻Rl5和开关二极管D3 ;所述的JTAG仿真器J8的2脚连接VCC_33,9脚连接地,1、3、5和7脚分别连接单片机V4的54、55、56和57脚;所述的开关二极管D3的负极与电阻R15的上端并联连接VCC_33,开关二极管的D3正极与R15下端、电容C6的上端并联连接到JTAG仿真器J8的11脚,电容C6的下端接地;所述的电容C23的左端和电容C24的左端并联接地,电容C23的右端与晶振Y2的上端并联连接到单片机V4的8脚,电容C24的右端与晶振Y2并联连接到单片机V4的9脚;
所述的读卡发送和检测集成电路包括有插座J9,场效应管Q1,电磁感应线圈L1、L2,电容C13、C21、C14、C15和C22,电阻R28、R27和R30,开关二极管D2 ;所述的插座J9的I脚连接ANTA端,插座J9的2脚接地,所述的场效应管Ql的栅极连接芯片V6的脚43,场效应管Ql的漏极与电磁感应线圈LI的下端、电容C21的上端并联连接至电容C22的左端,电容C22的右端与电磁感应线圈L2的左端连接,场效应管Ql的源极与电容C21的下端并联接地,电磁感应线圈LI的上端与电容C13的左端并联接入VCC_33,电容C13的右端接地,电磁感应线圈L2的右端、电阻R30上端、开关二极管D2的正极并联连接至ANTA端,电阻R30的下端接地,开关二极管D2的负极与电阻R27的下端并联连接至电容C15的左端,电容C15的右端接地;电阻R27的上端与电容C14左端、电阻R28的左端并联连接至单片机V4的3脚,电阻R28的右端和电容C14的右端并联接地; 所述的射频集成电路包括有芯片V6,电容C5、C16、C17、C18、C19和C20、晶振Y3,电阻R29和二极管Dl ;所述的芯片V6的38脚、4脚、5脚和6脚分别连接单片机V4的28脚、29脚、30脚和31脚,芯片V6的I脚、3脚和39脚均连接单片机V4的16脚,芯片V6的8脚、21脚、23脚、41脚、46脚接地,芯片V6的7脚、9脚、45脚连接VCC_33,芯片V6的2脚连接电容C5的右端,电容C5的左端接地,芯片V6的10脚、芯片V6的11脚通过电容C16、芯片V6的12脚通过电容C17并联接入GND端,所述的二极管Dl的正极连接ANTA端,二极管Dl的负极与电阻R29的上端、电容C18的上端并联连接至芯片V6的13脚,电阻R29的下端与电容C18的下端并联连接GND端,晶振Y3的左端与电容C19的上端并联连接至芯片V6的18脚,晶振Y3的右端与电容C20的上端并联连接至芯片V6的19脚,电容C19的下端和电容C20的下端并联接地;
所述的门锁驱动控制与电量检测集成电路包括有PNP三极管T7、T5和T6、NPN三极管T2、T3 和 T4、电阻 R12、R13、R18、R19、R21、R22、R23、R24、R25 和 R26 ;所述的 NPN 三极管T2、T3和Τ4的发射极均接地,NPN三极管Τ2的基极连接电阻R21的右端,NPN三极管Τ2的集电极连接电阻R18的左端,电阻R21的左端连接单片机V4的22脚,电阻R18的右端与电阻R12的左端并联连接至PNP三极管Τ6的基极,电阻R12的右端与PNP三极管Τ6的发射极并联连接至VCC_IN,PNP三极管T6的集电极与电阻R26的上端、电阻R13的左端并联连接,电阻R13的右端与电阻R19的左端并联连接至单片机V4的2脚,电阻R19的右端接地,电阻R26的下端与PNP三极管T5的发射极、PNP三极管T7的发射极并联连接,电阻R23的左端与PNP三极管T5的集电极、NPN三极管T3的集电极并联连接至LOCK POffERl端,电阻R23的右端连接PNP三极管T7的基极,电阻R22的右端连接PNP三极管T5的基极,电阻R22的左端与PNP三极管T7的集电极、NPN三极管T4的集电极并联连接LOCK P0WER2端,所述的电阻R24的右端连接NPN三极管T3的基极,电阻R24的左端连接单片机V4的20脚,电阻R25的右端连接NPN三极管T4的基极,电阻R25的左端连接单片机V4的21脚,NPN三极管T3和T4的发射极均接地;
所述的锁状态检测及开关集成电路包括有芯片J1,电容C2和电阻R1、R2、R3、R4、R5和R6 ;所述的芯片Jl的I脚与电容C2的下端并联到LOCK POffERl端,芯片Jl的2脚与电容C2的上端并联到LOCK P0WER2端,芯片Jl的3脚和7脚接地,芯片Jl的8脚连接VCC_IN端,芯片Jl的4脚连接电阻R6的一端,芯片Jl的5脚连接电阻R5的一端,芯片Jl的6脚连接电阻R4的一端;所述的电阻R6的另一端与电阻R3的一端并联到单片机V4的17脚,电阻R5的另一端与电阻R2的一端并联到单片机V4的18脚,电阻R4的另一端与电阻Rl的一端并联到单片机V4的19脚,电阻的Rl、R2、R3的另一端并联连接VCC33 ;
所述的时钟芯片集成电路包括有时钟芯片U1,电容C9、C7,电阻R8、R9,和晶振Yl ;所述的时钟芯片Ul的2脚与晶振Yl的左端连接,时钟芯片Ul的I脚和晶振Yl的右端并联连接至电容C7的左端,时钟芯片Ul的8脚与电容C9的上端并联连接至VCC_33,时钟芯片Ul的4脚与电容C9的下端、电容C7的右端并联接地,电阻R8的上端与电阻R9的上端并联连接至VCC_33,电阻R8的下端与时钟芯片Ul的5脚并联连接至单片机V4的42脚,电阻R9的下端与时钟芯片Ul的6脚并联连接至单片机V4的41脚;
所述的存储器集成电路包括存储芯片V1、电阻RlO和Rll ;所述的存储芯片Vl的I脚、2脚、3脚、4脚并联接地,存储芯片Vl的5脚与电阻Rll的下端并联连接至单片机V4的脚6,存储芯片Vl的6脚与电阻RlO的下端并联连接至单片机V4的脚5,存储芯片Vl的7脚接地,存储芯片Vl的8脚与电阻RlO的上端、电阻Rll的上端并联连接至单片机V4的脚4 ;所述的电源集成电路包括有芯片V2,电容C3、C12和C8,极性电容ClO和C4 ;电容C3、C12的上端、极性电容C4的正极和芯片V2的输出端3并联连接到VCC_33,电容C3、C12、C8的下端、极性电容C4、ClO的负极和芯片V2的接地端I并联接地,电容C8的上端和极性电容ClO的正极与芯片V2的输入端2并联接入VCC_IN ;
所述的zigbee集成电路模块包括有芯片V5,芯片V5的脚I接地,芯片V5的VDD端接VCC_33,芯片V5的Pl.7端接单片机V4的脚32,芯片V5的Pl.6端接单片机V4的脚33,芯片V5的RST端接单片机V4的脚58。
[0006]所述的基于Zigbee无线智能门锁的控制电路还包括有蜂鸣器报警集成电路,包括有三极管Tl、电阻R16和蜂鸣器BEEPl,所述的三极管Tl的发射极接地,三极管Tl的基极连接R16的右端,三极管Tl的集电极连接蜂鸣器BEEPl的下端脚,电阻R16的左端连接所述的单片机V4的13脚,蜂鸣器BEEPl的上端脚连接VCC_33。
[0007]所述的基于Zigbee无线智能门锁的控制电路还包括有LED集成电路,包括有指示灯LED和电阻R17,指示灯LED的负极接地,指示灯LED的正极连接电阻R17的右端,R17的左端连接所述的单片机V4的14脚。
[0008]本发明的优点:
本发明采用Zigbee技术,使门锁的主控电子装置实现近距离的双向无线通讯功能,从而对门锁进行开启和关闭,且本发明采用低功耗设计,使本产品成本降低,功能稳定、可靠。
【附图说明】
[0009]图1是本发明MCU模块集成传输电路的电路图。
[0010]图2是本发明MCU集成电路的电路图。
[0011]图3是本发明读卡发送和检测集
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1