基于cpci总线传输的通信设备综合检测平台的制作方法

文档序号:9686802阅读:592来源:国知局
基于cpci总线传输的通信设备综合检测平台的制作方法
【技术领域】
[0001]本发明涉及一种通信设备综合检测平台,特别是一种基于CPCI总线传输的通信设备综合检测平台。
【背景技术】
[0002]随着通信技术的发展,各种通信设备大量使用在各种领域,如何快速的保证各通信设备在使用或维护时进行快速检测是一个需要解决的问题。作为通信设备的检测,工厂模式下需使用信号分析仪、频率计、频谱及其他综合测试仪表,检测设备繁多,操作复杂,将这些检测仪表设备运用到用户通信电台性能检测上,不利于用户快速对通信设备进行性能功能检测及维修。同时大量使用仪器仪表,增加了用户在野外环境下搭建测试平台的难度,不仅成本大,组织难度高,而且操作不变,检测误差大。因此,人们期待一种将各种测试仪表功能集中在一个单一的测试平台。

【发明内容】

[0003]本发明的目的是为了克服上述已有技术的不足,提供一种设计合理,操作简易,可扩展运用的基于CPCI总线传输的通信设备综合检测平台。
[0004]为了达到上述目的,本发明采用的技术方案是:
[0005]—种基于CPCI总线传输的通信设备综合检测平台,包括主板控制模块1,音频测试模块2、射频/中频测试模块3、射频前端模块4、人机交互模块5、CPCI接口模块6、接口组件7共7个部分。且主板控制模块1同时与人机交互模块5、CPCI接口模块6、接口组件7呈双向相连,音频测试模块2同时与CPCI接口模块6、接口组件7呈双向相连;射频/中频测试模块3同时与射频前端模块4、CPCI接口模块6、接口组件7相连,射频前端模块4同时与音频测试模块
3、接口组件7呈双向相连。各模块相结合构成一个模块化结构整体。其中:
[0006]所述主板控制模块1为模块化结构,又包括中央处理单元11、主板控制单元12、桥接芯片13、串口转换芯片14、网口芯片15。用于完成对整个系统的控制、运算,对其他模件的控制及与其他模件的信息交互。
[0007]所述音频测试模块2为模块化结构,又包括FPGA大规模现场可编程门阵列21、音频收处理单元22、音频发处理单元23、CPCI连接器24及桥芯片处理25,用于完成对音频信号的接收和发射处理,对音频信号进行解析,完成音频信号分析功能。
[0008]所述射频/中频3为模块化结构,又包括FPGA大规模现场可编程门阵列31、双路高速AD/DA芯片32、射频/中频输入输出处理模块33,切换电路34、调制解调模块35、中频处理模块36、I/Q信号输入电路37及高频晶振38和CPCI连接器39组成,用于完成对射频、中频信号的接收和发射处理。
[0009]所述射频前端模块4为模块化结构,用于完成射频前端信号检测、滤波处理,完成射频前端信号的发射和接收功能。
[0010]所述人机交互模块5为模块化结构,用于完成综合检测平台对外显示、键盘输入等人工交互功能。
[0011 ]所述CPCI接口模块6为模块化结构,用于完成各模块的CPCI数据连接。
[0012]所述接口组件7为模块化结构,用于完成综合检测平台对外接口功能,提供以太网接口、USB接口、RS232接口、平台适配器接口、信号源接口、中频口、射频口及数字I/Q接口等功能。
[0013]值得特别说明的是:
[0014]1.本发明能够实现对通信电台性能指标及相关接口进行测试,解决目前通信电台、车内通信器等设备的快速检测与维修任务。该平台可在多种环境下使用,满足室内台式、便携、以及携行箱上轮式工程车等要求,使用灵活,可在室内和野外均能快速搭建检测环境。
[0015]2.本发明工作时,通过人机交互窗口,下达各项测试指标,可以完成对被测射频的射频、中频、数字I /Q信号等指标测试。
[0016]总的来说,本发明具备设计合理,检测快捷、使用灵活、安装方面、操作简单等特点。
【附图说明】
[0017]图1是本发明整机架构电原理框图。
[0018]图2是本发明主板控制模件电原理图。
[0019]图3是本发明音频测试模件电原理图。
[0020]图4是本发明射频/中频测试模件电原理图。
[0021]图中符号说明:
[0022]1为主板控制模件;
[0023]11为中央处理单元;
[0024]111为四核处理芯片;
[0025]112为内存4G DDR3;
[0026]113为VGA 接口芯片;
[0027]114为PS2键盘八氧标芯片;
[0028]12为主板控制单元;
[0029]121 为 Intel 主板;
[0030]122为基本输入输出模块B1S;
[0031]123 为 128G 电子盘;
[0032]13为桥接芯片;
[0033]14为串口转换芯片;
[0034]15为网口芯片;
[0035]2为音频测试模件;
[0036]21为FPGA大规模现场可编程门阵列;
[0037]22为音频收处理单元;
[0038]221为LC滤波器;
[0039]222为运算放大器;
[0040]223为高精度ADC芯片;
[0041]23为音频发处理单元;
[0042]231为LC滤波器;
[0043]232为运算放大器;
[0044]233为高精度ADC芯片;
[0045]24 为 CPCI 连接器;
[0046]25为桥芯片;
[0047]3为射频/中频测试模块;
[0048]31为FPGA大规模现场可编程门阵列;
[0049]32为双路高速AD/DA芯片;
[0050]33为射频/中频输入输出处理模块;
[0051 ]34为切换电路;
[0052]35为调制解调模块;
[0053]36为中频处理模块;
[0054]37为I/Q信号输入电路;
[0055]38为尚频晶振;
[0056]39 为 CPCI 连接器;
[0057]4为射频前端模块;
[0058]5为人机交互模块;
[0059]6 为 CPCI 接口模块;
[0060]7为接口组件模块。
【具体实施方式】
[0061 ]请参阅附图1至附图4所示,为本发明具体实施例。
[0062]从图1可以看出:
[0063]本发明为基于CPCI总线传输的综合检测平台,包括主板控制模块1,音频测试模块
2、射频/中频测试模块3、射频前端模块4、人机交互模块5、CPCI接口模块6、接口组件7共7个部分,且主板控制模块1同时与人机交互模块5、后面板接口模块6、接口组件7相连,音频测试模块2同时与CPCI接口模块6、接口组件7相连,射频/中频测试模块3同时与射频前端模块
4、后面板接口模块6、接口组件7相连,射频前端模块4同时与音频测试模块3、接口组件7相连。各模块相结合构成一个整体。
[0064]结合图1和图2可以看出:
[0065]所述主板控制模块1为模块化结构,又包括中央处理单元11、主板控制单元12、桥接芯片13、串口转换芯片14、网口芯片15,其中:
[0066]所述中央处理单元11的第0脚至第31脚,依次分别与所述主板控制单元12的第128脚至第159脚相连接;所述中央处理单元11的第0脚至第31脚,依次分别与所述桥接芯片13的第16脚至第47脚相连接;所述中央处理单元11的第0脚至第8脚,依次分别与所述串口转换芯片的第0脚至第7脚相连接。
[0067]所述主板控制单元12的第0脚至第7脚,依次分别与所述网口芯片15的第0脚至第7脚相连接;
[0068]所述中央处理单元11,又包括四核处理器111,4G内存112,VGA接口芯片113,PS2键盘八氧标113,其中:
[0069]所述四核处理器111的第0脚至第31脚,依次分别与所述4G内存112的第0脚至第31脚相连接;所述四核处理器111的第0脚至第8脚,依次分别与所述VGA芯片113的第16脚至第23脚相连接;所述四核处理器111的第0脚至第8脚,依次分别与所述PS2键盘八氧标114的第5脚至第12脚相连接;
[0070]所述主板控制单元12,又包括主板芯片121,B10S基本输入输出单元122和128G电子盘123,其中:
[0071]所述Intel主板芯片121的第128脚至第135脚,依次分别与所述B1S基本输入输出单元122的第0脚至第7脚相连接;所述Intel主板芯片121的第128脚至第159脚,依次分别与所述128G电子盘123的第0脚至第31脚相连接。
[0072]所述桥接芯片13,通过32芯排线与所述CPCI接口模块6相连接
[0073]所述串口转换芯片14,通过标准9芯串口线与接口组件7相连接;
[0074]所述网口芯片15,通过标准RJ45接口线与接口组件7相连接。
[0075]结合图1和图3可以看出:
[0076]所述音频测试模件2为模块化结构,又包括FPGA大规模现场可编程门阵列21、音频收处理单元22、音频发处理单元23、CPCI连接器24及桥芯片处理25,其中:
[0077]所述FPGA大规模现场可编程门阵列21的第128脚至第159脚,依次分别与所述CPCI连接器24的第0脚至第31脚相连接;所述FPGA大规模现场可编程门阵列21的第0脚至第31脚,依次分别与所述桥芯片25的第0脚至第31脚相连接。
[0078]所述音频收处理单元22,又包括LC滤波器221,运算放大器电路222及高精度ADCS片223,其中:
[0079]所述LC滤波器电路221第1脚,与所述接口组件7的音频输入口通过射频线相连;所述LC滤波器电路222的第2脚,与所述运算放大器222的第1脚通过印制板走线相连接;所述运算放大器222的第2脚,与所述高精度ADC芯片223的第11脚相连;所述高精度ADC芯片223的第0脚至第9脚,依次分别与所述FPGA大规模现场可编程门阵列21的第128脚至第159脚相连;
[0080]所述音频发处理单元23,又包括LC滤波器231,运算放大器电路232及高精度DAC芯片233,其中:
[0081]所述LC滤波器电路231第1脚,与所述接口组件7的音频输出口通过射频线相连;所述LC滤波器电路232的第2脚,与所述运算放大器的第1脚通过印制板走线相连;所述运算放大器的第2脚,与
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1