一种微控制器soc内建io映射测试装置的制造方法

文档序号:10569403阅读:424来源:国知局
一种微控制器soc内建io映射测试装置的制造方法
【专利摘要】本发明公开了一种微控制器SOC内建IO映射测试装置,包括外部测试逻辑模块、微控制器内核、知识产权模块IP1、知识产权模块IP2、内部测试控制模块和IO控制模块。本发明的有益效果是:1、本方案可以高效地对微控制器SOC内部的集成IP进行测试。在微控制器SOC出现失效的时候,也可以在测试模式下对内部集成的IP进行失效分析。2、本方案能够改善微控制器SOC的测试效率,只需要增加极少的资源来实现内建IO映射测试逻辑,几乎不需要增加微控制器SOC的制造成本。
【专利说明】
一种微控制器SOC内建1映射测试装置
技术领域
[0001]本发明涉及一种主机系统,具体是一种微控制器SOC内建1映射测试装置。
【背景技术】
[0002]在微控制器SOC中,往往除了微控制器内核(mcu core)之外,还包括一些IP核。IP核是指由某一方提供的芯片设计的知识产权模块(intellectual property core,简称为IP)。在微控制器SOC内部,微控制器内核(mcu core)与一些功能IP核通过金属线相连接。在集成电路(Integrated Circuit,简称IC)产业中,IC测试成本占IC生产总成本的相当重要的一部分,测试费用在电路和系统总费用中所占的比例不断上升。在IC生产设计中,如何降低IC的测试成本成为现今的一个重要课题。

【发明内容】

[0003]本发明的目的在于提供一种微控制器SOC内建1映射测试装置,以解决上述【背景技术】中提出的问题。
[0004]为实现上述目的,本发明提供如下技术方案:
一种微控制器SOC内建1映射测试装置,包括外部测试逻辑模块、微控制器内核、知识产权模块IPl、知识产权模块IP2、内部测试控制模块和1控制模块,所述外部测试逻辑模块包括串行通信接口和外部测试控制模块,1控制模块分别连接外部测试控制模块、知识产权模块IPl、知识产权模块IP2、微控制器内核和内部测试控制模块,所述内部测试控制模块还连接串行通信接口。
[0005]作为本发明的优选方案:所述内部测试控制模块包括测试向量序号寄存器和内部测试控制模块。
[0006]与现有技术相比,本发明的有益效果是:1、本方案可以高效地对微控制器SOC内部的集成IP进行测试。在微控制器SOC出现失效的时候,也可以在测试模式下对内部集成的IP进行失效分析。2、本方案能够改善微控制器SOC的测试效率,只需要增加极少的资源来实现内建1映射测试逻辑,几乎不需要增加微控制器SOC的制造成本。
【附图说明】
[0007]图1为本发明的整体结构框图;
图2为1控制模块的原理图。
【具体实施方式】
[0008]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0009]请参阅图1-2,一种微控制器SOC内建1映射测试装置,包括外部测试逻辑模块、微控制器内核、知识产权模块IPl、知识产权模块IP2、内部测试控制模块和1控制模块,所述夕卜部测试逻辑模块包括串行通信接口和外部测试控制模块,1控制模块分别连接外部测试控制模块、知识产权模块IPl、知识产权模块IP2、微控制器内核和内部测试控制模块,所述内部测试控制模块还连接串行通信接口。
[0010]内部测试控制模块包括测试向量序号寄存器和内部测试控制模块。
[0011]本发明的工作原理是:本文提供一种用于微控制器SOC的1映射测试方案与装置。此方案用于微控制器SOC的测试。在测试微控制器SOC时,微控制器SOC外部的测试逻辑通过串行通信接口与芯片内部测试控制模块进行通过,请求芯片进入测试模式。微控制器SOC进入测试模式后,在微控制器SOC内部的1映射测试逻辑的作用下,将待测试的IP引脚映射至微控制器SOC的外部引脚。微控制器SOC外部的测试逻辑将测试激励由微控制器SOC的外部弓丨脚输入,就可以在测试模式下驱动微控制器SOC内部的集成IP。同时,微控制器SOC内部的集成IP在测试激励下的响应也可以通过微控制器SOC外部引脚来监测。本方案可以高效地对微控制器SOC内部的集成IP进行测试。在微控制器SOC出现失效的时候,也可以在测试模式下对内部集成的IP进行失效分析。本方案能够改善微控制器SOC的测试效率,只需要增加极少的资源来实现内建1映射测试逻辑,几乎不需要增加微控制器SOC的制造成本。
[0012]本发明提出一种面向键控类应用的MCU芯片中低功耗管理方案,当MCU芯片处于休眠状态,被工作于低频的按键扫描逻辑唤醒之后,能够立刻响应接下来的休眠请求,而不是需要等等至少2个低频的按键扫描时钟周期。藉此使得MCU内核才能够及时重新进入休眠状态,从而使芯片能够适合对功耗要求更加严格的应用场合。
[0013]外部测试逻辑:
外部测试逻辑可以通过内部的串行通信接口与微控制器内核中的内部测试控制模块进行通信。可以将一些测试指令通过串行通信接口传输至微控制器SOC内部。外部测试逻辑还负责产生用于驱动微控制器SOC内部的IP的对应的一些测试激励,并且对IP的在测试激励作用下的响应进行监测,以判断微控制器SOC是否存在失效。
[0014]微控制器内核(mcu_core):
微控制器内核是整个微控制器SOC的核心单元。
[0015]IP1/IP2
由某一方提供的芯片设计的知识产权模块(IP核)。一般是微控制器内核(mCU_C0re)的功能外设单元。
[0016]内部测试控制模块(test_ctrl):
内部测试控制模块在是微控制器SOC内部对整个测试逻辑进行控制的单元。内部测试控制模块负责与外部测试控制逻辑进行通信。内部测试控制接收到外部测试指令后进入测试模式,并且接收外部发送的测试量序号传送至内部测试控制模块(teSt_Ctrl),保存于内部的测试控制模块(teSt_Ctrl)的测试向量序号寄存器中。内部测试控制模块对测试向量序号进行译码,得到各1映射方向控制信号(dir_pl,dir_p2,dir_p3......),并将这些1
映射方向控制信号输入于1控制模块(gp1_ctrl)。
[0017]1控制模块(gp1_ctrl):
gp1_ctrl模块负责管理微控制器SOC的gp1功能以及微控制器SOC外设的输入输出在芯片引脚上的复用。在测试模式时,gp1_ctrl模块内部的测试1映射逻辑工作,负责将IPl
与IP2的待测试引脚(P1',P2',P3'......)对应地映射至微控制器SOC的芯片引脚(PI,P2,
P3......)上面。
[0018]本方案的原理如图1所示。微控制器SOC内部包括有微控制器内核、IPl和IP2两个功能IP(本方案一样能够适用于微控制器SOC内部包含更多IP的情况)。外部测试逻辑通过串行通信接口与微控制器SOC内部的测试控制模块(test_ctrl)进行通信。请求微控器SOC进入测试模式。当微控制器SOC内部进入测试模式后,内部测试控制模块输出控制信号testjnode的状态为高有效。微控制器SOC内部进入测试模式后,外部测试控制逻辑继续通过串行通信接口将测试向量序号传送至内部测试控制模块(teSt_Ctrl),保存于内部的测试控制模块(teSt_Ctrl)的测试向量序号寄存器中。在teSt_Ctrl根据测试向量序号进行译码,得到各1映射方向控制信号(dir_pl,dir_p2,dir_p3......),并将这些1映射方向控制信号输入于1控制模块(gp1_ctrl)。在微控制器SOC正常工作模式时,gp1_ctrl模块负责管理微控制器SOC的gp1功能以及微控制器SOC外设的输入输出在芯片引脚上的复用。在本方案中,gp1_ctrl模块除了上述功能之外,还附加了测试1映射逻辑。测试1映射逻辑的开启和关闭由测试模式控制信号(testjnode)来控制。通过测试1映射逻辑将IPl与IP2
的待测试引脚(P1',P2',P3'......)对应地映射至微控制器SOC的芯片引脚(P1,P2,P3......)上面。映射关系受1映射方向控制信号的控制。
[00?9 ] 1控制模块(gp i o_ctrl)的设计原理如图2所示。当内部测试控制模块(t e s t_(^!■1)输入至10控制模块(〖?;[0_01:1'1)的控制信号丨681:_1]10(16为高有效状态时,微控制器SOC处于正常工作模式,muxl选择器选择pl_oen作为输出缓冲buf I的控制信号,mux2选择器选择pl_o作为输出缓冲器bufl的输入信号,门控开关gl断开。此时,引脚Pl作为通用输入输出(gp1)功能来使用。当内部测试控制模块(test_ctrl)输入至1控制模块(gp1_ctrl)的控制信号test_mode为低电平状态时,muxl选择器选择1映射方向控制信号(dir_pl)作为输出缓冲器bufl的控制信号。对应的1映射的方向受1映射方向控制信号的控制。如1映射方向控制信号(dir_pl)为低电平时,门控开关gl导通,门控开关g2关闭,Pl作为输入口,Pl'作为输出口,外部测试激励可以由PI 口输入,通过PI'直接驱动IP。如1映射方向控制信号(dir_pl)为高电平时,门控开关g2导通,门控开关gl关闭,Pl作为输出口,Pl'作为输入口,外部测试逻辑可以通过Pl 口来监测内部IP的响应。其它对应1映射控制关系,如上述相同。通过此控制机制,微控制器SOC外部的测试逻辑将测试激励由微控制器SOC的外部引脚输入,就可以在测试模式下驱动微控制器SOC内部的集成IP。同时,微控制器SOC内部的集成IP在测试激励下的响应也可以通过微控制器SOC外部引脚来监测,外部测试逻辑通过差别响应的正确与否就能够判断微控制器SOC外部及其内部的IP是否失效。
【主权项】
1.一种微控制器SOC内建1映射测试装置,包括外部测试逻辑模块、微控制器内核、知识产权模块IPl、知识产权模块IP2、内部测试控制模块和1控制模块,其特征在于,所述外部测试逻辑模块包括串行通信接口和外部测试控制模块,1控制模块分别连接外部测试控制模块、知识产权模块IPl、知识产权模块IP2、微控制器内核和内部测试控制模块,所述内部测试控制模块还连接串行通信接口。2.根据权利要求1所述的一种微控制器SOC内建1映射测试装置,其特征在于,所述内部测试控制模块包括测试向量序号寄存器和内部测试控制模块。
【文档编号】G05B23/02GK105929818SQ201610525950
【公开日】2016年9月7日
【申请日】2016年7月5日
【发明人】万上宏, 叶媲舟, 黎冰, 涂柏生
【申请人】深圳市博巨兴实业发展有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1