一种pc时序分析仪的制作方法

文档序号:6586196阅读:471来源:国知局
专利名称:一种pc时序分析仪的制作方法
所属领域本发明涉及虚拟仪器技术领域,尤其涉及一种PC时序分析仪。
背景技术
时序分析仪是观察数字线路若干信号线间时序关系的仪器。它在数字线路的设计、调试和维护中发挥着重要的作用。目前现有的PC时序分析仪都是和状态分析仪做在一起,统称为逻辑分析卡/仪,用来满足高性能数字线路的设计、调试和维护,其I/O接口、控制器、采样部分完全通过可编程逻辑器件来实现。
现有技术存在以下缺点1.现有的产品使用方法复杂,价格昂贵,因而不能满足许多低端应用用户的要求。
2.现有的产品使用微机的并口与微机进行数据传输,但微机的并口通常连接打印机或加密狗,使用该产品时,常要不断的拔插接口,使用复杂且容易损坏接口。
3.现有产品的控制及执行部分全由可编程逻辑器件设计,但可编程逻辑器件适用于逻辑处理,由此导致由其做流程控制工作的设计工作量大,修改复杂。

发明内容
本发明的目的就是提供一种使用方法简单、成本低廉的PC时序分析仪,其与微机的数据传输采用串行接口方式,实现流程控制与逻辑处理的分离。
为了达到上述发明目的,本发明的技术方案以如下方式实现一种PC时序分析仪,其结构特点在于,包括串口电压变换器、主控单片机、逻辑控制器、采样时钟、高速存储器和采样数据接口,微机输入的命令通过微机串口传输到串口电压变换器,串口电压变换器将串口传输线上的传输电平转换为TTL标准电平,并将其传输到主控单片机上。主控单片机接收到命令后经过其内部预先编写存储的处理程序向逻辑控制器发出采样控制信号。逻辑控制器接收到的信号控制其内部预先固化的逻辑电路对采样时钟进行分频,并用分频后的时钟控制高速存储器的写信号和采样数据接口的使能信号,另外逻辑控制器还产生控制高速存储器的地址信号,写信号、地址信号、使能信号配合使高速存储器保存采样数据,在逻辑控制器执行采样命令结束后会向主控单片机发送采样结束信号。主控单片机接收到采样结束信号后经过处理程序向逻辑控制器发出数据传输控制信号。逻辑控制器接收到的信号控制其内部逻辑电路产生控制采样数据接口的使能信号,并根据主控单片机的读信号产生控制高速存储器的地址信号,读信号与地址信号配合使高速存储器发送数据。数据由主控单片机读入并进行处理后发送到串口电压变换器。串口电压变换器将TTL标准电平变换为串口传输电平后通过微机串口,发送给微机。
本发明采用市场现有普遍的器件而设计,在满足时序分析功能的基础上,使本发明装备结构简单、使用便捷、体积小、重量轻、低成本的特点。另外,本发明采用与微机数据传输使用串行接口方式,使用时避免了与其它设备争用打印口的情况。本发明流程控制使用单片机,逻辑处理使用可编程逻辑器件,根据不同情况使用相应的处理工具,使得系统功能实现更为灵活,使设计周期、修改升级的周期缩短。


图1为本发明的电路结构框图;图2为本发明的具体逻辑电路图。
具体实施例方式
参看图1、图2,一种PC时序分析仪,包括型号为MAX202的串口电压变换器U3、型号为AT89C52的主控单片机U1、型号为ISP1016的逻辑控制器U4、型号为CY7C199的高速存储器U5和逻辑三态门74HCT244组成的采样数据接口U6,采样时钟U7为50MHz的石英晶体频率发生器。串口电压变换器U3一端连接到微机,另一端连接到主控单片机U1;主控单片机U1一端通过控制总线L2连接到逻辑控制器U4,另一端通过数据总线L1连接到高速存储器U5及采样数据接口U6;逻辑控制器U4一端通过地址总线L3连接到高速存储器U5,另一端连接到采样时钟部分U6。微机输入的命令通过微机串口传输到串口电压变换器U3,串口电压变换器U3将串口传输线上的传输电平转换为TTL标准电平,并将其传输到主控单片机U1上。主控单片机U1接收到命令后经过其内部预先编写存储的处理程序向逻辑控制器U4发出采样控制信号。逻辑控制器U4接收到的信号控制其内部预先固化的逻辑电路对采样时钟U7进行分频,并用分频后的时钟控制高速存储器U5的写信号和采样数据接口U6的使能信号。另外逻辑控制器U4还产生控制高速存储器U5的地址信号,写信号、地址信号、使能信号配合使高速存储器U5保存采样数据,在逻辑控制器U4执行采样命令结束后会向主控单片机U1发送采样结束信号。主控单片机U1接收到采样结束信号后经过处理程序向逻辑控制器U4发出数据传输控制信号。逻辑控制器U4接收到的信号控制其内部逻辑电路产生控制采样数据接口U6的使能信号,并根据主控单片机U1的读信号产生控制高速存储器U5的地址信号,读信号与地址信号配合使高速存储器U5发送数据。数据由主控单片机U1读入并进行处理后发送到串口电压变换器U3。串口电压变换器U3将TTL标准电平变换为串口传输电平后通过微机串口,发送给微机。
权利要求
1.一种PC时序分析仪,其特征在于,它包括串口电压变换器(U3)、主控单片机(U1)、逻辑控制器(U4)、采样时钟(U7)、高速存储器(U5)和采样数据接口(U6),微机输入的命令通过微机串口传输到串口电压变换器(U3),串口电压变换器(U3)将串口传输线上的传输电平转换为TTL标准电平并将其传输到主控单片机(U1)上;主控单片机(U1)接收到命令后经过其内部预先编写存储的处理程序向逻辑控制器(U4)发出采样控制信号;逻辑控制器(U4)接收到的信号控制其内部预先固化的逻辑电路对采样时钟(U7)进行分频并用分频后的时钟控制高速存储器(U5)的写信号和采样数据接口(U6)的使能信号,另外逻辑控制器(U4)还产生控制高速存储器(U5)的地址信号,写信号、地址信号、使能信号配合使高速存储器(U5)保存采样数据,在逻辑控制器(U4)执行采样命令结束后向主控单片机(U1)发送采样结束信号;主控单片机(U1)接收到采样结束信号后经过处理程序向逻辑控制器(U4)发出数据传输控制信号;逻辑控制器(U4)接收到的信号控制其内部逻辑电路产生控制采样数据接口(U6)的使能信号,并根据主控单片机(U1)的读信号产生控制高速存储器(U5)的地址信号,读信号与地址信号配合使高速存储器(U5)发送数据;数据由主控单片机(U1)读入并进行处理后发送到串口电压变换器(U3);串口电压变换器(U3)将TTL标准电平变换为串口传输电平后通过微机串口,发送给微机。
2.按照权利要求1所述的PC时序分析仪,其特征在于,所述的主控单片机(U1)的型号为AT89C52。
3.按照权利要求1所述的PC时序分析仪,其特征在于,所述的串口电压变换器(U3)的型号为MAX202。
4.按照权利要求1所述的PC时序分析仪,其特征在于,所述的逻辑控制器(U4)的型号为ISP1016。
5.按照权利要求1所述的PC时序分析仪,其特征在于,所述的高速存储器(U5)的型号为CY7C199。
6.按照权利要求1所述的PC时序分析仪,其特征在于,所述的采样数据接口(U6)为逻辑三态门74HCT244。
7.按照权利要求1所述的PC时序分析仪,其特征在于,所述的采样时钟(U7)为50MHz的石英晶体频率发生器。
全文摘要
本发明公开了一种PC时序分析仪,属于虚拟仪器技术领域。本发明使用方法简单、成本低廉,其与微机的数据传输采用串行接口方式,实现流程控制与逻辑处理的分离。本发明包括串口电压变换器、主控单片机、逻辑控制器、高速存储器和采样数据接口,采样时钟。串口电压变换器一端连接到微机,另一端连接到主控单片机;主控单片机一端通过控制总线连接到逻辑控制器,另一端通过数据总线连接到高速存储器及采样数据接口;逻辑控制器一端通过地址总线连接到高速存储器,另一端连接到采样时钟部分。
文档编号G06F13/14GK1480856SQ02129348
公开日2004年3月10日 申请日期2002年9月4日 优先权日2002年9月4日
发明者杨春武, 冯一兵, 万韬 申请人:清华同方股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1