一种计算机显示板卡的制作方法

文档序号:16790013发布日期:2019-02-01 19:35阅读:405来源:国知局
一种计算机显示板卡的制作方法

本申请涉及计算机领域,并且更具体地,涉及一种计算机显示板卡。



背景技术:

在计算机应用中,出于取证、记录等目的,经常需要提取当前显示信息的图片进行存储。

在大多数的设计中,该功能都是在进入特定操作系统后,采用相关的函数工具进行操作。其不足之处在于,在未进入操作系统时,或进入DOS等其他系统时,无法进行该操作。

虽然为了实现该目的,可以在主板上信号源端对显示信号进行转码处理,但是这会增加产品设计的成本。事实上,在未进入操作系统时进行提取显示信息,是少数特殊的情况下的需要,例如前期开发调试时。

因此,如何在不影响正常显示的功能下,实现对计算机显示信息的提取,是目前亟待解决的问题。



技术实现要素:

本申请提供一种计算机显示板卡,能够不影响正常显示的功能下,实现对计算机显示信息的提取。

第一方面,提供了一种计算机显示板卡,包括:第一连接器,第二连接器,数据处理芯片,字符叠加电路和数据存储设备,其中,所述第一连接器与计算机的显示接口相连,用于接收所述计算机发出的视频信号;数据处理芯片,所述数据处理芯片用于接收所述第一连接器转发的第一信号,所述数据处理芯片还用于将所述第一信号转化为图片,并将所述图片写入至所述数据存储设备;字符叠加电路,所述字符叠加电路用于接收所述第一连接器转发的第二信号,其中,所述视频信号包括所述第一信号和所述第二信号;所述字符叠加电路还用于接收所述数据处理芯片发送的指示信息,所述指示信息用于指示所述数据存储设备写入数据失败或成功;所述第二连接器用于接收所述字符叠加电路输出的信号,所述第二连接器用于与所述计算机的显示器连接。

结合第一方面,在第一方面的第一种可能的实现方式中,所述第一连接器与所述字符叠加电路之间包括第一缓冲器。

结合第一方面及其上述实现方式,在第一方面的第二种可能的实现方式中,所述第一连接器和所述数据处理芯片之间包括第二缓冲器和AD转换器。

结合第一方面及其上述实现方式,在第一方面的第三种可能的实现方式中,所述数据处理芯片为FPGA芯片。

结合第一方面及其上述实现方式,在第一方面的第四种可能的实现方式中,当所述数据存储设备写入数据失败包括所述存储设备空间已满和/或所述数据存储设备与所述数据处理芯片连接失败。

结合第一方面及其上述实现方式,在第一方面的第五种可能的实现方式中,所述显示板卡还包括控制按键,所述控制按键用于将触发所述数据处理芯片将所述第一信号转化为图片,并将所述图片写入至所述数据存储设备。

结合第一方面及其上述实现方式,在第一方面的第六种可能的实现方式中,所述数据存储设备包括USB设备。

本申请的板卡可以通过字符叠加电路还接收数据处理芯片发送的指示信息,所述指示信息用于指示所述数据存储设备写入数据失败或成功,并将该数据写出成功或失败的信息输出,因此可以在不影响正常显示的功能下,实现对计算机显示信息的提取。

附图说明

图1是本申请一个实施例的板卡的示意图。

图2是本申请另一实施例的板卡的示意图。

具体实施方式

下面将结合附图,对本申请中的技术方案进行描述。

图1示出了本申请一个实施例的板卡的示意图。如图1所示,该一种计算机显示板卡,其特征在于,包括:第一连接器,第二连接器,数据处理芯片,字符叠加电路和数据存储设备,其中,所述第一连接器与计算机的显示接口相连,用于接收所述计算机发出的视频信号;所述数据处理芯片用于接收所述第一连接器转发的第一信号,所述数据处理芯片还用于将所述第一信号转化为图片,并将所述图片写入至所述数据存储设备;字符叠加电路,所述字符叠加电路用于接收所述第一连接器转发的第二信号,其中,所述视频信号包括所述第一信号和所述第二信号;所述字符叠加电路还用于接收所述数据处理芯片发送的指示信息,所述指示信息用于指示所述数据存储设备写入数据失败或成功;所述第二连接器用于接收所述字符叠加电路输出的信号,所述第二连接器用于与所述计算机的显示器连接。

具体地,例如,第一连接器为上行连接器,该第一连接器连接计算机的VGA显示接口,该计算机传输的视频信号可以为VGA信号,该VGA信号可以分为两路,第一信号和第二信号,第一信号经过缓冲器,以及模数转换器,输出至数字处理芯片;第二信号经过缓存直接连接到字符叠加电路。

因此,本申请实施例提供的方法,通过数据处理芯片向字符叠加电路发送指示信息,指示信息指示数据存储设备写入数据失败或成功,在不影响正常显示功能的情况下,字符叠加电路将上述指示信息发送至第二连接器,通过第二连接器将指示信息显示于计算机的显示器。

可选地,作为本申请一个实施例,所述第一连接器与所述字符叠加电路之间包括第一缓冲器。

可选地,作为本申请一个实施例,所述第一连接器和所述数据处理芯片之间包括第二缓冲器和AD转换器。

可选地,作为本申请一个实施例,所述数据处理芯片为FPGA芯片。

可选地,作为本申请一个实施例,当所述数据存储设备写入数据失败包括所述存储设备空间已满和/或所述数据存储设备与所述数据处理芯片连接失败。

可选地,作为本申请一个实施例,所述显示板卡还包括控制按键,所述控制按键用于将触发所述数据处理芯片将所述第一信号转化为图片,并将所述图片写入至所述数据存储设备。

可选地,作为本申请一个实施例,所述数据存储设备包括USB设备。

应理解,上述数据存储设备还包括其它设备,本申请不做限定。

图2是本申请另一实施例的板卡的示意图。

如图2所示,DB15连接器1为上行连接器,连接计算机的VGA显示接口。连接器传来的VGA信号分为两路,一路通过缓冲直接连接字符叠加电路,另一路经过缓冲,以及ADC进行AD转换后,接到数据处理芯片上。

数据处理芯片接有控制按键。在检测到按键按下后,数据处理芯片将收到的VGA显示信号转化为图片格式,并以预定方式为其命名,将其通过USB接口存储到USB设备预定位置下。数据处理芯片优选为FPGA。

此外,数据处理芯片还连接字符叠加电路。数据处理芯片向字符叠加电路发送需要显示的字符信息。字符叠加电路将字符信息叠加到VGA显示信号上并发送到DB15连接器2。DB15连接器2用于连接显示器。

数据处理芯片在检测到按键按下后,向USB设备写入数据。操作可能出现写入成功,因USB设备未插入导致无法完成,或因USB设备空间已满无法完成等情况。数据处理芯片将这些情况信息发给字符叠加电路,字符叠加电路将其叠加到显示输出上。这样显示器上除了会显示计算机的输出外,还可以显示操作是否成功的信息,供使用人员参考。

因此,在操作系统外不能实现提取显示信息的问题,通过设计独立的板卡,采用数据处理芯片将显示信息转化为图片格式存储,实现了提取计算机显示信息的有益效果。该功能也能提高计算机开发调试时的效率。该板卡支持几乎所有的计算机、服务器产品。同时,该板卡不属于计算机的一部分,不会增加计算机本身的成本。

本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。

所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。

在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。

所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。

另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。

所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者第二设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1