用于基于总线速度选择性地终接双向总线上的信号的方法和装置的制造方法

文档序号:9438910阅读:285来源:国知局
用于基于总线速度选择性地终接双向总线上的信号的方法和装置的制造方法
【专利说明】用于基于总线速度选择性地终接双向总线上的信号的方法和装置
[0001]公开领域
[0002]本公开涉及用于在双向数据总线的每一端处选择性地终接信号的方法和装置,并且更具体而言涉及用于控制双向数据总线的每一端处的信号终接和参考电压以及用于控制双向数据总线上的传输速度的方法和装置。
[0003]背景
[0004]电子设备包括数据在其上必须被以高速转移的各种通路。高速数据通路的一个示例是处理器与存储器设备之间的数据总线。当信令速率很高时,通常需要在通路上使用阻抗匹配信号终接来控制伪象,诸如电反射、码元间干扰、过冲、下冲、以及鸣振。然而,终接会消耗显著的电功率,并且因此当信号速率低到足以避免前述伪象时,其不会被使用。
[0005]迄今为止,使用高信号速率并且由此要求信号终接的设备往往是由AC线路供电的或者包含了足够大的电池组(例如,膝上型计算机),从而可以忽视信号终接电路系统的功率耗用。此外,许多电子组件(举例而言诸如动态随机存取存储器(DRAM)设备等的存储器设备)包含如管芯上终接(ODT)之类的基于信号传播方向来选择性地终接信号的内建特征。S卩,DRAM设备自身上的控制电路系统在信号接收期间选择性地启用信号终接,并且在其他时间禁用它。
[0006]制造商持续寻找减少功率使用以既延长电池寿命也降低必须耗散的热量的方法。因此将期望提供用于动态地控制信号终接的降低能量使用的系统和方法。
[0007]概述
[0008]以下描述本发明的示例性实施例。第一示例性实施例包括控制将第一设备连接到第二设备的至少一个总线上的信号终接的方法。该方法包括,通过双向数据总线将第一设备连接到第二设备,提供用于选择性地终接在第一设备处在该双向数据总线上接收到的信号的第一终接逻辑,以及提供用于选择性地终接在第二设备处在该双向数据总线上接收到的信号的第二终接逻辑。该方法还包括在该双向数据总线上以第一速度从第一设备向第二设备发送第一信号,停止第一信号的发送,以及在停止第一信号的发送之后,启用第二终接逻辑并且将第二设备的参考电压从第一电平移至第二电平。该方法进一步包括,在第二设备处启用第二终接逻辑之后,在双向数据总线上以第二速度(大于第一速度)将第二信号从第一设备发送到第二设备,以及基于在第一设备处在该双向数据总线上接收到的信号的速度来控制第一终接逻辑。
[0009]另一示例性实施例包括具有存储器接口以及通过控制总线并通过双向数据总线连接到该存储器接口的存储器设备。该系统包括用于选择性地终接在存储器接口处在该双向数据总线上接收到的信号的第一终接逻辑,用于选择性地终接在存储器设备处在该双向数据总线上接收到的信号的第二终接逻辑,以及用于选择性地终接在该存储器设备处在控制总线上接收到的信号的第三终接逻辑。该系统具有用于向存储器接口提供第一参考电压并且用于向存储器设备提供第二参考电压的参考电压生成器,以及用于选择性地启用第一终接逻辑和第二终接逻辑以及第三终接逻辑并且用于控制由参考电压生成器输出的第一和第二参考电压的控制器。该控制器还控制存储器接口与存储器设备之间在该双向数据总线上的数据传输,并且配置成基于在存储器接口处在该双向数据总线上接收到的信号的速度来选择性地启用第一终接逻辑,并且基于在存储器设备处在该双向数据总线上接收到的信号的速度来选择性地启用第二终接逻辑,并且基于在存储器设备处在控制总线上接收到的信号的速度来选择性地启用第三终接逻辑。该控制器还使得参考电压生成器在第一终接逻辑被启用时向存储器接口提供第一参考电压,并在第一终接逻辑不被启用时向存储器接口提供不同于第一参考电压的第二参考电压,以及在第三终接逻辑被启用时向存储器设备提供第三参考电压,并在第三终接逻辑不被启用时向存储器设备提供不同于第三参考电压的第四参考电压。该控制器还被配置成在启用或禁用第一终接逻辑之前以及在启用或禁用第二终接逻辑之前停止该双向数据总线上的话务。
[0010]进一步的示例性实施例包括一种系统,该系统具有将第一设备连接到第二设备的双向数据总线、用于选择性地终接在第一设备处在该双向数据总线上接收到的信号的第一终接装置、以及用于选择性地终接第二设备处在该双向数据总线上接收到的信号的第二终接装置。该系统还包括用于在该双向数据总线上以第一速度从第一设备向第二设备发送第一信号的装置以及用于停止第一信号的发送的装置,并且包括用于在停止第一信号的发送之后启用第二终接逻辑并且将第二设备的参考电压从第一电平移至第二电平的装置。该系统还包括,用于在第二设备处启用第二终接装置之后,在该双向数据总线上以第二速度(大于第一速度)将第二信号从第一设备发送到第二设备的装置,以及用于基于在第一设备处在该双向数据总线上接收到的信号的速度控制第一终接装置的装置。
[0011]另一示例性实施例包括一种控制将第一设备连接到第二设备的至少一个总线上的信号终接的方法,包括用于通过双向数据总线将第一设备连接到第二设备的步骤,用于提供用于选择性地终接在第一设备处在该双向数据总线上接收到的信号的第一终接逻辑的步骤,以及用于提供用于选择性地终接在第二设备处在该双向数据总线上接收到的信号的第二终接逻辑的步骤。该方法还包括用于在该双向数据总线上以第一速度从第一设备向第二设备发送第一信号的步骤,用于停止第一信号的发送的步骤,以及在停止第一信号的发送之后用于启用第二终接逻辑并且将第二设备的参考电压从第一电平移至第二电平的步骤。该方法还包括,在第二设备处启用第二终接逻辑之后,用于在该双向数据总线上以第二速度(大于第一速度)将第二信号从第一设备发送到第二设备的步骤,以及用于基于在第一设备处在该双向数据总线上接收到信号的速度来控制第一终接逻辑的步骤。
[0012]另一示例性实施例包括一种实施指令的非瞬态计算机可读介质,这些指令在由计算机执行时使得该计算机控制将第一设备连接到第二设备的至少一个总线上的信号终接,该控制是通过选择性地终接在第一设备处在该双向数据总线上接收到的信号并且选择性地终接在第二设备处在该双向数据总线上接收到的信号来进行的。这些指令还用于使得第一设备在该双向数据总线上以第一速度将第一信号从第一设备发送到第二设备,用于使得第一设备停止第一信号的发送,并且在使得第一设备停止第一信号的发送之后将第二设备的参考电压从第一电平移至第二电平。这些指令还用于在第二设备处启用第二终接逻辑之后,使得第一设备在该双向数据总线上以第二速度(大于第一速度)将信号从第一设备发送到第二设备,以及基于在第一设备处在该双向数据总线上接收到的信号的速度来控制第一终接逻辑。
[0013]附图简述
[0014]给出附图以帮助对本发明实施例进行描述,且提供附图仅用于解说实施例而非对其进行限定。
[0015]图1是解说根据本公开实施例的包括处理器和存储器设备的系统的电路图。
[0016]图2是图1的系统的功率控制器的一部分的电路图。
[0017]图3是解说根据本公开的方法的流程图。
[0018]图4是其中可使用本公开的实施例的示例性无线通信系统的示意图。
[0019]详细描述
[0020]本发明的各方面在以下针对本发明具体实施例的描述和有关附图中被公开。可以设计替换实施例而不会脱离本发明的范围。另外,本发明中众所周知的元素将不被详细描述或将被省去以免煙没本发明的相关细节。
[0021]措辞“示例性”在本文中用于表示“用作示例、实例或解说”。本文中描述为“示例性”的任何实施例不必被解释为优于或胜过其他实施例。同样,术语“本发明的各实施例”并不要求本发明的所有实施例都包括所讨论的特征、优点、或工作模式。
[0022]本文中所使用的术语仅出于描述特定实施例的目的,而并不旨在限定本发明的实施例。如本文所使用的,单数形式的“一”、“某”和“该”旨在也包括复数形式,除非上下文另有明确指示。还将理解,术语“包括”、“具有”、“包含”和/或“含有”在本文中使用时指明所陈述的特征、整数、步骤、操作、元素、和/或组件的存在,但并不排除一个或多个其他特征、整数、步骤、操作、元素、组件和/或其群组的存在或添加。
[0023]此外,许多实施例是根据将由例如计算设备的元件执行的动作序列来描述的。将认识到,本文描述的各种动作能由专用电路(例如,专用集成电路(ASIC))、由正被一个或多个处理器执行的程序指令、或由这两者的组合来执行。另外,本文描述的这些动作序列可被认为是完全体现在任何形式的计算机可读存储介质内,其内存储有一经执行就将使相关联的处理器执行本文所描述的功能性的相应计算机指令集。因此,本发明的各种方面可以用数种不同形式来体现,所有这些形式都已被构想落在所要求保护的主题内容的范围内。另外,对于本文描述的每个实施例,任何此类实施例的对应形式可在本文中被描述为例如被配置成执行所描述的动作的“逻辑”。
[0024]图1示意性地解说了包括处理器102和存储器设备104的系统100。处理器102包括中央处理单元(CPU) 106、控制器108 (其可包括例如有限状态机)、存储器接口 110和全局时钟控制112。尽管前
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1