一种高速大容量数据采集存储系统的制作方法

文档序号:8652354阅读:337来源:国知局
一种高速大容量数据采集存储系统的制作方法
【技术领域】
[0001]本实用新型涉及数据采集技术领域,尤其涉及一种高速大容量数据采集存储系统。
【背景技术】
[0002]在现代科研以及工程实际中,经常需要数据采集系统对一些信号量进行采集和存储。而现今数据采集系统容量相对较小,而且读取速度相对比较慢,相对于现今大数据时代越来越不满足人们需求。
【实用新型内容】
[0003]根据以上不足,本实用新型提供一种结构简单、抗干扰性强且性能稳定的高速大容量数据采集存储系统。
[0004]为实现上述目的,本实用新型高速大容量数据采集存储系统,主要内容为:包括输入电源、板上电源DC/DC、状态指示灯、微控制器、上位机、CPLD、模拟信号量、并行A/D转换器、数据缓冲器FIFO、电平转换/总线开关和存储器FLASH,其特征在于,所述板上电源DC/DC分别与输入电源和微控制器连接,所述状态指示灯和CPLD都与微控制器连接,所述上位机、数据缓冲器FIFO和电平转换/总线开关都与微控制器相连,所述并行A/D转换器分别与CPLD、模拟信号量和数据缓冲器FIFO连接,所述数据缓冲器FIFO与电平转换/总线开关连接,所述电平转换/总线开关与存储器FLASH相连。
[0005]作为优选,所述上位机通过USB或蓝牙等与微控制器交互。
[0006]作为优选,所述微控制器为DSP控制器。
[0007]本实用新型有益效果是:结构简单、抗干扰性强且性能稳定,适用范围广,不受恶劣环境影响。
【附图说明】
[0008]图1为本实用新型结构示意图。
[0009]附图标记说明:
[0010]1-输入电源,2-板上电源DC/DC,3-状态指示灯,4_微控制器,5-上位机,6-CPLD,7-模拟信号量,8-并行A/D转换器,9-数据缓冲器FIFO,10-电平转换/总线开关,11_存储器FLASH。
【具体实施方式】
[0011]下面结合附图及实施例描述本实用新型【具体实施方式】:
[0012]该系统主要内容为:包括输入电源1、板上电源DC/DC 2、状态指示灯3、微控制器4、上位机5、CPLD 6、模拟信号量7、并行A/D转换器8、数据缓冲器FIFO 9、电平转换/总线开关10和存储器FLASH 11,其特征在于,所述板上电源DC/DC 2分别与输入电源I和微控制器4连接,所述状态指示灯3和CPLD 6都与微控制器4连接,所述上位机5、数据缓冲器FIFO 9和电平转换/总线开关10都与微控制器4相连,所述并行A/D转换器8分别与CPLD 6、模拟信号量7和数据缓冲器FIFO 9连接,所述数据缓冲器FIFO 9与电平转换/总线开关10连接,所述电平转换/总线开关10与存储器FLASH 11相连。
[0013]所述上位机5通过USB或蓝牙等与微控制器4交互。
[0014]该系统中当被采信号通过A/D转换器8采集转换后,先输送到数据缓冲器FIFO 9中,再由微控制器4关闭数据总线的电平转换器,让出存储器FLASH 11数据总线,实现从FIFO 9中读出数据后同时写入存储器FLASH 11中;当需要从存储器FLASH 11中读出数据时,此时使FIFO 9的输出端无效为高阻状态,由微控制器4从存储器FLASH 11中读出数据后,利用USB接口发送给上位机5。
[0015]上面结合附图对本实用新型优选实施方式作了详细说明,但是本实用新型不限于上述实施方式,在本领域普通技术人员所具备的知识范围内,还可以在不脱离本实用新型宗旨的如提下做出各种变化。
[0016]不脱离本实用新型的构思和范围可以做出许多其他改变和改型。应当理解,本实用新型不限于特定的实施方式,本实用新型的范围由所附权利要求限定。
【主权项】
1.一种高速大容量数据采集存储系统,包括输入电源(I)、板上电源DC/DC(2)、状态指示灯(3)、微控制器(4)、上位机(5)、CPLD出)、模拟信号量(7)、并行A/D转换器(8)、数据缓冲器FIFO (9)、电平转换/总线开关(10)和存储器FLASH (11),其特征在于,所述板上电源DC/DC(2)分别与输入电源⑴和微控制器⑷连接,所述状态指示灯(3)和CPLD(6)都与微控制器(4)连接,所述上位机(5)、数据缓冲器FIFO (9)和电平转换/总线开关(10)都与微控制器(4)相连,所述并行A/D转换器(8)分别与CPLD出)、模拟信号量(7)和数据缓冲器FIFO(9)连接,所述数据缓冲器FIFO(9)与电平转换/总线开关(10)连接,所述电平转换/总线开关(10)与存储器FLASH(Il)相连。
2.如权利要求1所述的高速大容量数据采集存储系统,其特征在于:所述上位机(5)通过USB或蓝牙与微控制器(4)交互。
3.如权利要求1所述的高速大容量数据采集存储系统,其特征在于:所述微控制器(4)为DSP控制器。
4.如权利要求2所述的高速大容量数据采集存储系统,其特征在于:所述微控制器(4)采用5V的工作电压。
5.如权利要求2所述的高速大容量数据采集存储系统,其特征在于:所述数据缓冲器FIFO(9)采用CYPRESS公司生产的一款先进先出同步FIFO器件CY7C4241V。
【专利摘要】本实用新型公开了一种高速大容量数据采集存储系统,主要内容为:包括输入电源、板上电源DC/DC、状态指示灯、微控制器、上位机、CPLD、模拟信号量、并行A/D转换器、数据缓冲器FIFO、电平转换/总线开关和存储器FLASH,其特征在于,所述板上电源DC/DC分别与输入电源和微控制器连接,状态指示灯和CPLD都与微控制器连接,上位机、数据缓冲器FIFO和电平转换/总线开关都与微控制器相连,并行A/D转换器分别与CPLD、模拟信号量和数据缓冲器FIFO连接,数据缓冲器FIFO与电平转换/总线开关连接,电平转换/总线开关与存储器FLASH相连。本实用新型抗干扰性强且性能稳定,适用范围广,不受恶劣环境影响。
【IPC分类】G06F17-40
【公开号】CN204360378
【申请号】CN201420870853
【发明人】朱桂林, 陈佳玉
【申请人】朱桂林
【公开日】2015年5月27日
【申请日】2014年12月29日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1