一种DDR4标准的高速接收器电路的制作方法

文档序号:14992411发布日期:2018-07-20 22:35阅读:来源:国知局

技术特征:

技术总结
本发明公开了一种DDR4标准的输入接收器电路,包括第一晶体管MP1、第二晶体管MP2、第三晶体管MP3、第四晶体管MP4、第五晶体管MP5、第六晶体管MN1、第七晶体管MN2、第八晶体管MN3、第九晶体管MN4、第一反相器、第二反向器、第三反相器和第四反相器,其中MN4、MP5组成占空比调节电路,用于改善输出占空比。本发明的DDR4标准高速接收器电路具有结构简单、传输带宽高、传输延时小等优点。

技术研发人员:孙嘉斌;贾一平;刘紫璇;胡凯;张超;陈倩;孙晓哲
受保护的技术使用者:南京胜跃新材料科技有限公司
技术研发日:2018.04.29
技术公布日:2018.07.20
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1